     8      (                                                                    -   compulab,omap3-cm-t3530 ti,omap34xx ti,omap3             &            7CompuLab CM-T3530      chosen        aliases          =/ocp/i2c@48070000            B/ocp/i2c@48072000            G/ocp/i2c@48060000            L/ocp/serial@4806a000             T/ocp/serial@4806c000             \/ocp/serial@49020000          memory           dmemory           p            cpus                                 cpu@0            arm,cortex-a8            dcpu          p             t            {cpu                 (    H  А g8   O dp ` 	' p                     pmu          arm,cortex-a8-pmu            pT                           debugss       soc          ti,omap-infra      mpu          ti,omap3-mpu             mpu       iva       
   ti,iva2.2            iva    dsp          ti,omap3-c64                ocp          ti,omap3-l3-smx simple-bus           ph                  	   
                                            l3_main    l4@48000000          ti,omap3-l4-core simple-bus                                       H         scm@2000             ti,omap3-scm simple-bus          p                                                         pinmux@30             ti,omap3-padconf pinctrl-single          p   0  8                                                                         pinmux_uart3_pins           /  n     p            C           I         pinmux_mmc1_pins          0  /                                C           I         pinmux_green_led_pins           /             C          I        pinmux_dss_dpi_pins_common          /                                                                                                                                                                  C           I         pinmux_dss_dpi_pins_cm_t35x       0  /                                                  C           I         pinmux_ads7846_pins         /             C           I         pinmux_mcspi1_pins           /                           C           I         pinmux_i2c1_pins            /                C           I         pinmux_mcbsp2_pins           /                             C           I         pinmux_smsc1_pins           /         j          C           I         pinmux_hsusb0_pins        `  /  r      t      v    x    z    |    ~                              C           I         pinmux_twl4030_pins         /    A        C           I         pinmux_mmc2_pins          P  /  (    *    ,    .    0    2    4     6     8     :          C           I            scm_conf@270             syscon simple-bus            p  p  0                                        p  0        C           I      pbias_regulator          ti,pbias-omap3 ti,pbias-omap             p             Q      pbias_mmc_omap2430          Xpbias_mmc_omap2430          g w@         -        C           I            clocks                               mcbsp5_mux_fck                       ti,composite-mux-clock           t                          p   h        C           I         mcbsp5_fck                       ti,composite-clock           t            mcbsp1_mux_fck                       ti,composite-mux-clock           t                          p           C   
        I   
      mcbsp1_fck                       ti,composite-clock           t   	   
      mcbsp2_mux_fck                       ti,composite-mux-clock           t                          p           C           I         mcbsp2_fck                       ti,composite-clock           t            mcbsp3_mux_fck                       ti,composite-mux-clock           t               p   h        C           I         mcbsp3_fck                       ti,composite-clock           t            mcbsp4_mux_fck                       ti,composite-mux-clock           t                          p   h        C           I         mcbsp4_fck                       ti,composite-clock           t                  clockdomains          pinmux@a00            ti,omap3-padconf pinctrl-single          p  
    \                                                                         pinmux_twl4030_vpins             /                                   C           I                  aes@480c5000             ti,omap3-aes             aes          pHP    P                           A      B        tx rx         prm@48306000             ti,omap3-prm             pH0`   @                clocks                               virt_16_8m_ck                        fixed-clock          Y         C           I         osc_sys_ck                       ti,mux-clock             t                           p  @        C           I         sys_ck                       ti,divider-clock             t                                  p  p                 C           I         sys_clkout1                      ti,gate-clock            t            p  p                 dpll3_x2_ck                      fixed-factor-clock           t                               dpll3_m2x2_ck                        fixed-factor-clock           t                                 C           I         dpll4_x2_ck                      fixed-factor-clock           t                               corex2_fck                       fixed-factor-clock           t                                 C           I         wkup_l4_ick                      fixed-factor-clock           t                                 C   N        I   N      corex2_d3_fck                        fixed-factor-clock           t                                 C           I         corex2_d5_fck                        fixed-factor-clock           t                                 C           I            clockdomains             cm@48004000          ti,omap3-cm          pH @   @    clocks                               dummy_apb_pclk                       fixed-clock                   omap_32k_fck                         fixed-clock                    C   @        I   @      virt_12m_ck                      fixed-clock                   C           I         virt_13m_ck                      fixed-clock          ]@        C           I         virt_19200000_ck                         fixed-clock         $         C           I         virt_26000000_ck                         fixed-clock                 C           I         virt_38_4m_ck                        fixed-clock         I         C           I         dpll4_ck                         ti,omap3-dpll-per-clock          t               p        D  0        C           I         dpll4_m2_ck                      ti,divider-clock             t              ?         p  H                 C            I          dpll4_m2x2_mul_ck                        fixed-factor-clock           t                                  C   !        I   !      dpll4_m2x2_ck                        ti,gate-clock            t   !                    p                    C   "        I   "      omap_96m_alwon_fck                       fixed-factor-clock           t   "                              C   )        I   )      dpll3_ck                         ti,omap3-dpll-core-clock             t               p        @  0        C           I         dpll3_m3_ck                      ti,divider-clock             t                                  p  @                 C   #        I   #      dpll3_m3x2_mul_ck                        fixed-factor-clock           t   #                              C   $        I   $      dpll3_m3x2_ck                        ti,gate-clock            t   $                    p                    C   %        I   %      emu_core_alwon_ck                        fixed-factor-clock           t   %                              C   b        I   b      sys_altclk                       fixed-clock                     C   .        I   .      mcbsp_clks                       fixed-clock                     C           I         dpll3_m2_ck                      ti,divider-clock             t                                  p  @                 C           I         core_ck                      fixed-factor-clock           t                                 C   &        I   &      dpll1_fck                        ti,divider-clock             t   &                               p  	@                 C   '        I   '      dpll1_ck                         ti,omap3-dpll-clock          t      '         p  	  	$  	@  	4        C           I         dpll1_x2_ck                      fixed-factor-clock           t                                 C   (        I   (      dpll1_x2m2_ck                        ti,divider-clock             t   (                    p  	D                 C   <        I   <      cm_96m_fck                       fixed-factor-clock           t   )                              C   *        I   *      omap_96m_fck                         ti,mux-clock             t   *                       p  @        C   E        I   E      dpll4_m3_ck                      ti,divider-clock             t                                   p  @                 C   +        I   +      dpll4_m3x2_mul_ck                        fixed-factor-clock           t   +                              C   ,        I   ,      dpll4_m3x2_ck                        ti,gate-clock            t   ,                    p                    C   -        I   -      omap_54m_fck                         ti,mux-clock             t   -   .                    p  @        C   8        I   8      cm_96m_d2_fck                        fixed-factor-clock           t   *                              C   /        I   /      omap_48m_fck                         ti,mux-clock             t   /   .                    p  @        C   0        I   0      omap_12m_fck                         fixed-factor-clock           t   0                              C   G        I   G      dpll4_m4_ck                      ti,divider-clock             t                        p  @                 C   1        I   1      dpll4_m4x2_mul_ck                        ti,fixed-factor-clock            t   1                   +            8        C   2        I   2      dpll4_m4x2_ck                        ti,gate-clock            t   2                    p                     8        C           I         dpll4_m5_ck                      ti,divider-clock             t              ?         p  @                 C   3        I   3      dpll4_m5x2_mul_ck                        ti,fixed-factor-clock            t   3                   +            8        C   4        I   4      dpll4_m5x2_ck                        ti,gate-clock            t   4                    p                     8        C   j        I   j      dpll4_m6_ck                      ti,divider-clock             t                         ?         p  @                 C   5        I   5      dpll4_m6x2_mul_ck                        fixed-factor-clock           t   5                              C   6        I   6      dpll4_m6x2_ck                        ti,gate-clock            t   6                    p                    C   7        I   7      emu_per_alwon_ck                         fixed-factor-clock           t   7                              C   c        I   c      clkout2_src_gate_ck                       ti,composite-no-wait-gate-clock          t   &                    p  p        C   9        I   9      clkout2_src_mux_ck                       ti,composite-mux-clock           t   &      *   8         p  p        C   :        I   :      clkout2_src_ck                       ti,composite-clock           t   9   :        C   ;        I   ;      sys_clkout2                      ti,divider-clock             t   ;                      @         p  p         K      mpu_ck                       fixed-factor-clock           t   <                              C   =        I   =      arm_fck                      ti,divider-clock             t   =         p  	$                 emu_mpu_alwon_ck                         fixed-factor-clock           t   =                              C   d        I   d      l3_ick                       ti,divider-clock             t   &                    p  
@                 C   >        I   >      l4_ick                       ti,divider-clock             t   >                               p  
@                 C   ?        I   ?      rm_ick                       ti,divider-clock             t   ?                               p  @               gpt10_gate_fck                       ti,composite-gate-clock          t                       p  
         C   A        I   A      gpt10_mux_fck                        ti,composite-mux-clock           t   @                       p  
@        C   B        I   B      gpt10_fck                        ti,composite-clock           t   A   B      gpt11_gate_fck                       ti,composite-gate-clock          t                       p  
         C   C        I   C      gpt11_mux_fck                        ti,composite-mux-clock           t   @                       p  
@        C   D        I   D      gpt11_fck                        ti,composite-clock           t   C   D      core_96m_fck                         fixed-factor-clock           t   E                              C           I         mmchs2_fck                       ti,wait-gate-clock           t            p  
                    C           I         mmchs1_fck                       ti,wait-gate-clock           t            p  
                    C           I         i2c3_fck                         ti,wait-gate-clock           t            p  
                    C           I         i2c2_fck                         ti,wait-gate-clock           t            p  
                    C           I         i2c1_fck                         ti,wait-gate-clock           t            p  
                    C           I         mcbsp5_gate_fck                      ti,composite-gate-clock          t              
         p  
         C           I         mcbsp1_gate_fck                      ti,composite-gate-clock          t              	         p  
         C   	        I   	      core_48m_fck                         fixed-factor-clock           t   0                              C   F        I   F      mcspi4_fck                       ti,wait-gate-clock           t   F         p  
                    C           I         mcspi3_fck                       ti,wait-gate-clock           t   F         p  
                    C           I         mcspi2_fck                       ti,wait-gate-clock           t   F         p  
                    C           I         mcspi1_fck                       ti,wait-gate-clock           t   F         p  
                    C           I         uart2_fck                        ti,wait-gate-clock           t   F         p  
                    C           I         uart1_fck                        ti,wait-gate-clock           t   F         p  
                    C           I         core_12m_fck                         fixed-factor-clock           t   G                              C   H        I   H      hdq_fck                      ti,wait-gate-clock           t   H         p  
                    C           I         core_l3_ick                      fixed-factor-clock           t   >                              C   I        I   I      sdrc_ick                         ti,wait-gate-clock           t   I         p  
                   C           I         gpmc_fck                         fixed-factor-clock           t   I                            core_l4_ick                      fixed-factor-clock           t   ?                              C   J        I   J      mmchs2_ick                       ti,omap3-interface-clock             t   J         p  
                   C           I         mmchs1_ick                       ti,omap3-interface-clock             t   J         p  
                   C           I         hdq_ick                      ti,omap3-interface-clock             t   J         p  
                   C           I         mcspi4_ick                       ti,omap3-interface-clock             t   J         p  
                   C           I         mcspi3_ick                       ti,omap3-interface-clock             t   J         p  
                   C           I         mcspi2_ick                       ti,omap3-interface-clock             t   J         p  
                   C           I         mcspi1_ick                       ti,omap3-interface-clock             t   J         p  
                   C           I         i2c3_ick                         ti,omap3-interface-clock             t   J         p  
                   C           I         i2c2_ick                         ti,omap3-interface-clock             t   J         p  
                   C           I         i2c1_ick                         ti,omap3-interface-clock             t   J         p  
                   C           I         uart2_ick                        ti,omap3-interface-clock             t   J         p  
                   C           I         uart1_ick                        ti,omap3-interface-clock             t   J         p  
                   C           I         gpt11_ick                        ti,omap3-interface-clock             t   J         p  
                   C           I         gpt10_ick                        ti,omap3-interface-clock             t   J         p  
                   C           I         mcbsp5_ick                       ti,omap3-interface-clock             t   J         p  
           
        C           I         mcbsp1_ick                       ti,omap3-interface-clock             t   J         p  
           	        C           I         omapctrl_ick                         ti,omap3-interface-clock             t   J         p  
                   C           I         dss_tv_fck                       ti,gate-clock            t   8         p                      C           I         dss_96m_fck                      ti,gate-clock            t   E         p                      C           I         dss2_alwon_fck                       ti,gate-clock            t            p                      C           I         dummy_ck                         fixed-clock                   gpt1_gate_fck                        ti,composite-gate-clock          t                        p           C   K        I   K      gpt1_mux_fck                         ti,composite-mux-clock           t   @            p  @        C   L        I   L      gpt1_fck                         ti,composite-clock           t   K   L      aes2_ick                         ti,omap3-interface-clock             t   J                    p  
        C           I         wkup_32k_fck                         fixed-factor-clock           t   @                              C   M        I   M      gpio1_dbck                       ti,gate-clock            t   M         p                      C           I         sha12_ick                        ti,omap3-interface-clock             t   J         p  
                   C           I         wdt2_fck                         ti,wait-gate-clock           t   M         p                      C           I         wdt2_ick                         ti,omap3-interface-clock             t   N         p                     C           I         wdt1_ick                         ti,omap3-interface-clock             t   N         p                     C           I         gpio1_ick                        ti,omap3-interface-clock             t   N         p                     C           I         omap_32ksync_ick                         ti,omap3-interface-clock             t   N         p                     C           I         gpt12_ick                        ti,omap3-interface-clock             t   N         p                     C           I         gpt1_ick                         ti,omap3-interface-clock             t   N         p                      C           I         per_96m_fck                      fixed-factor-clock           t   )                              C           I         per_48m_fck                      fixed-factor-clock           t   0                              C   O        I   O      uart3_fck                        ti,wait-gate-clock           t   O         p                      C           I         gpt2_gate_fck                        ti,composite-gate-clock          t                       p           C   P        I   P      gpt2_mux_fck                         ti,composite-mux-clock           t   @            p  @        C   Q        I   Q      gpt2_fck                         ti,composite-clock           t   P   Q      gpt3_gate_fck                        ti,composite-gate-clock          t                       p           C   R        I   R      gpt3_mux_fck                         ti,composite-mux-clock           t   @                       p  @        C   S        I   S      gpt3_fck                         ti,composite-clock           t   R   S      gpt4_gate_fck                        ti,composite-gate-clock          t                       p           C   T        I   T      gpt4_mux_fck                         ti,composite-mux-clock           t   @                       p  @        C   U        I   U      gpt4_fck                         ti,composite-clock           t   T   U      gpt5_gate_fck                        ti,composite-gate-clock          t                       p           C   V        I   V      gpt5_mux_fck                         ti,composite-mux-clock           t   @                       p  @        C   W        I   W      gpt5_fck                         ti,composite-clock           t   V   W      gpt6_gate_fck                        ti,composite-gate-clock          t                       p           C   X        I   X      gpt6_mux_fck                         ti,composite-mux-clock           t   @                       p  @        C   Y        I   Y      gpt6_fck                         ti,composite-clock           t   X   Y      gpt7_gate_fck                        ti,composite-gate-clock          t                       p           C   Z        I   Z      gpt7_mux_fck                         ti,composite-mux-clock           t   @                       p  @        C   [        I   [      gpt7_fck                         ti,composite-clock           t   Z   [      gpt8_gate_fck                        ti,composite-gate-clock          t              	         p           C   \        I   \      gpt8_mux_fck                         ti,composite-mux-clock           t   @                       p  @        C   ]        I   ]      gpt8_fck                         ti,composite-clock           t   \   ]      gpt9_gate_fck                        ti,composite-gate-clock          t              
         p           C   ^        I   ^      gpt9_mux_fck                         ti,composite-mux-clock           t   @                       p  @        C   _        I   _      gpt9_fck                         ti,composite-clock           t   ^   _      per_32k_alwon_fck                        fixed-factor-clock           t   @                              C   `        I   `      gpio6_dbck                       ti,gate-clock            t   `         p                      C           I         gpio5_dbck                       ti,gate-clock            t   `         p                      C           I         gpio4_dbck                       ti,gate-clock            t   `         p                      C           I         gpio3_dbck                       ti,gate-clock            t   `         p                      C           I         gpio2_dbck                       ti,gate-clock            t   `         p                      C           I         wdt3_fck                         ti,wait-gate-clock           t   `         p                      C           I         per_l4_ick                       fixed-factor-clock           t   ?                              C   a        I   a      gpio6_ick                        ti,omap3-interface-clock             t   a         p                     C           I         gpio5_ick                        ti,omap3-interface-clock             t   a         p                     C           I         gpio4_ick                        ti,omap3-interface-clock             t   a         p                     C           I         gpio3_ick                        ti,omap3-interface-clock             t   a         p                     C           I         gpio2_ick                        ti,omap3-interface-clock             t   a         p                     C           I         wdt3_ick                         ti,omap3-interface-clock             t   a         p                     C           I         uart3_ick                        ti,omap3-interface-clock             t   a         p                     C           I         uart4_ick                        ti,omap3-interface-clock             t   a         p                     C           I         gpt9_ick                         ti,omap3-interface-clock             t   a         p             
        C           I         gpt8_ick                         ti,omap3-interface-clock             t   a         p             	        C           I         gpt7_ick                         ti,omap3-interface-clock             t   a         p                     C           I         gpt6_ick                         ti,omap3-interface-clock             t   a         p                     C           I         gpt5_ick                         ti,omap3-interface-clock             t   a         p                     C           I         gpt4_ick                         ti,omap3-interface-clock             t   a         p                     C           I         gpt3_ick                         ti,omap3-interface-clock             t   a         p                     C           I         gpt2_ick                         ti,omap3-interface-clock             t   a         p                     C           I         mcbsp2_ick                       ti,omap3-interface-clock             t   a         p                      C           I         mcbsp3_ick                       ti,omap3-interface-clock             t   a         p                     C           I         mcbsp4_ick                       ti,omap3-interface-clock             t   a         p                     C           I         mcbsp2_gate_fck                      ti,composite-gate-clock          t                        p           C           I         mcbsp3_gate_fck                      ti,composite-gate-clock          t                       p           C           I         mcbsp4_gate_fck                      ti,composite-gate-clock          t                       p           C           I         emu_src_mux_ck                       ti,mux-clock             t      b   c   d         p  @        C   e        I   e      emu_src_ck                       ti,clkdm-gate-clock          t   e        C   f        I   f      pclk_fck                         ti,divider-clock             t   f                               p  @               pclkx2_fck                       ti,divider-clock             t   f                               p  @               atclk_fck                        ti,divider-clock             t   f                               p  @               traceclk_src_fck                         ti,mux-clock             t      b   c   d                    p  @        C   g        I   g      traceclk_fck                         ti,divider-clock             t   g                               p  @               secure_32k_fck                       fixed-clock                    C   h        I   h      gpt12_fck                        fixed-factor-clock           t   h                            wdt1_fck                         fixed-factor-clock           t   h                            security_l4_ick2                         fixed-factor-clock           t   ?                              C   i        I   i      aes1_ick                         ti,omap3-interface-clock             t   i                    p  
      rng_ick                      ti,omap3-interface-clock             t   i         p  
                 sha11_ick                        ti,omap3-interface-clock             t   i         p  
                 des1_ick                         ti,omap3-interface-clock             t   i         p  
                  cam_mclk                         ti,gate-clock            t   j                     p            8      cam_ick                   !   ti,omap3-no-wait-interface-clock             t   ?         p                      C           I         csi2_96m_fck                         ti,gate-clock            t            p                      C           I         security_l3_ick                      fixed-factor-clock           t   >                              C   k        I   k      pka_ick                      ti,omap3-interface-clock             t   k         p  
                 icr_ick                      ti,omap3-interface-clock             t   J         p  
                 des2_ick                         ti,omap3-interface-clock             t   J         p  
                 mspro_ick                        ti,omap3-interface-clock             t   J         p  
                 mailboxes_ick                        ti,omap3-interface-clock             t   J         p  
                 ssi_l4_ick                       fixed-factor-clock           t   ?                              C   r        I   r      sr1_fck                      ti,wait-gate-clock           t            p                    sr2_fck                      ti,wait-gate-clock           t            p                    sr_l4_ick                        fixed-factor-clock           t   ?                            dpll2_fck                        ti,divider-clock             t   &                               p   @                 C   l        I   l      dpll2_ck                         ti,omap3-dpll-clock          t      l         p      $   @   4         a         s         {        C   m        I   m      dpll2_m2_ck                      ti,divider-clock             t   m                    p   D                 C   n        I   n      iva2_ck                      ti,wait-gate-clock           t   n         p                        C           I         modem_fck                        ti,omap3-interface-clock             t            p  
                    C           I         sad2d_ick                        ti,omap3-interface-clock             t   >         p  
                   C           I         mad2d_ick                        ti,omap3-interface-clock             t   >         p  
                   C           I         mspro_fck                        ti,wait-gate-clock           t            p  
                  ssi_ssr_gate_fck_3430es2                          ti,composite-no-wait-gate-clock          t                        p  
         C   o        I   o      ssi_ssr_div_fck_3430es2                      ti,composite-divider-clock           t                       p  
@      $                                        C   p        I   p      ssi_ssr_fck_3430es2                      ti,composite-clock           t   o   p        C   q        I   q      ssi_sst_fck_3430es2                      fixed-factor-clock           t   q                              C           I         hsotgusb_ick_3430es2                      "   ti,omap3-hsotgusb-interface-clock            t   I         p  
                   C           I         ssi_ick_3430es2                      ti,omap3-ssi-interface-clock             t   r         p  
                    C          I        usim_gate_fck                        ti,composite-gate-clock          t   E           	         p           C   }        I   }      sys_d2_ck                        fixed-factor-clock           t                                 C   t        I   t      omap_96m_d2_fck                      fixed-factor-clock           t   E                              C   u        I   u      omap_96m_d4_fck                      fixed-factor-clock           t   E                              C   v        I   v      omap_96m_d8_fck                      fixed-factor-clock           t   E                              C   w        I   w      omap_96m_d10_fck                         fixed-factor-clock           t   E                      
        C   x        I   x      dpll5_m2_d4_ck                       fixed-factor-clock           t   s                              C   y        I   y      dpll5_m2_d8_ck                       fixed-factor-clock           t   s                              C   z        I   z      dpll5_m2_d16_ck                      fixed-factor-clock           t   s                              C   {        I   {      dpll5_m2_d20_ck                      fixed-factor-clock           t   s                              C   |        I   |      usim_mux_fck                         ti,composite-mux-clock        (   t      t   u   v   w   x   y   z   {   |                    p  @                 C   ~        I   ~      usim_fck                         ti,composite-clock           t   }   ~      usim_ick                         ti,omap3-interface-clock             t   N         p             	        C           I         dpll5_ck                         ti,omap3-dpll-clock          t               p    $  L  4         a         s        C           I         dpll5_m2_ck                      ti,divider-clock             t                       p  P                 C   s        I   s      sgx_gate_fck                         ti,composite-gate-clock          t   &                    p           C           I         core_d3_ck                       fixed-factor-clock           t   &                              C           I         core_d4_ck                       fixed-factor-clock           t   &                              C           I         core_d6_ck                       fixed-factor-clock           t   &                              C           I         omap_192m_alwon_fck                      fixed-factor-clock           t   "                              C           I         core_d2_ck                       fixed-factor-clock           t   &                              C           I         sgx_mux_fck                      ti,composite-mux-clock            t            *                     p  @        C           I         sgx_fck                      ti,composite-clock           t            sgx_ick                      ti,wait-gate-clock           t   >         p                      C           I         cpefuse_fck                      ti,gate-clock            t            p  
                    C           I         ts_fck                       ti,gate-clock            t   @         p  
                   C           I         usbtll_fck                       ti,wait-gate-clock           t   s         p  
                   C           I         usbtll_ick                       ti,omap3-interface-clock             t   J         p  
                   C           I         mmchs3_ick                       ti,omap3-interface-clock             t   J         p  
                   C           I         mmchs3_fck                       ti,wait-gate-clock           t            p  
                    C           I         dss1_alwon_fck_3430es2                       ti,dss-gate-clock            t                        p            8        C           I         dss_ick_3430es2                      ti,omap3-dss-interface-clock             t   ?         p                      C           I         usbhost_120m_fck                         ti,gate-clock            t   s         p                      C           I         usbhost_48m_fck                      ti,dss-gate-clock            t   0         p                       C           I         usbhost_ick                      ti,omap3-dss-interface-clock             t   ?         p                      C           I            clockdomains       core_l3_clkdm            ti,clockdomain           t            dpll3_clkdm          ti,clockdomain           t         dpll1_clkdm          ti,clockdomain           t         per_clkdm            ti,clockdomain        h   t                                                                                    emu_clkdm            ti,clockdomain           t   f      dpll4_clkdm          ti,clockdomain           t         wkup_clkdm           ti,clockdomain        $   t                                 dss_clkdm            ti,clockdomain           t                     core_l4_clkdm            ti,clockdomain           t                                                                                                                     cam_clkdm            ti,clockdomain           t            iva2_clkdm           ti,clockdomain           t         dpll2_clkdm          ti,clockdomain           t   m      d2d_clkdm            ti,clockdomain           t               dpll5_clkdm          ti,clockdomain           t         sgx_clkdm            ti,clockdomain           t         usbhost_clkdm            ti,clockdomain           t                     counter@48320000             ti,omap-counter32k           pH2               counter_32k       interrupt-controller@48200000            ti,omap3-intc                                  pH              C           I         dma-controller@48056000       "   ti,omap3630-sdma ti,omap3430-sdma            pH`                                                           `        C           I         gpio@48310000            ti,omap3-gpio            pH1                          gpio1                                                            gpio@49050000            ti,omap3-gpio            pI                          gpio2                                                     C           I         gpio@49052000            ti,omap3-gpio            pI                          gpio3                                                   gpio@49054000            ti,omap3-gpio            pI@                          gpio4                                                   gpio@49056000            ti,omap3-gpio            pI`                !         gpio5                                                   gpio@49058000            ti,omap3-gpio            pI                "         gpio6                                                     C           I         serial@4806a000          ti,omap3-uart            pH                   H              1      2        tx rx            uart1           l       serial@4806c000          ti,omap3-uart            pH                  I              3      4        tx rx            uart2           l       serial@49020000          ti,omap3-uart            pI                   J              5      6        tx rx            uart3           l         default                  i2c@48070000             ti,omap3-i2c             pH                 8                            tx rx                                      i2c1            default                        at24@50          at24,24c02                      p   P      twl@48           p   H                     &            ti,twl4030                                default                  audio            ti,twl4030-audio       codec            rtc          ti,twl4030-rtc                    bci          ti,twl4030-bci              	           #         watchdog             ti,twl4030-wdt        regulator-vaux1          ti,twl4030-vaux1          regulator-vaux2          ti,twl4030-vaux2          regulator-vaux3          ti,twl4030-vaux3          regulator-vaux4          ti,twl4030-vaux4          regulator-vdd1           ti,twl4030-vdd1         g 	'                  C           I         regulator-vdac           ti,twl4030-vdac         g w@         w@        C           I         regulator-vio            ti,twl4030-vio        regulator-vintana1           ti,twl4030-vintana1       regulator-vintana2           ti,twl4030-vintana2       regulator-vintdig            ti,twl4030-vintdig        regulator-vmmc1          ti,twl4030-vmmc1            g :         0        C           I         regulator-vmmc2          ti,twl4030-vmmc2            g :         0      regulator-vusb1v5            ti,twl4030-vusb1v5          C           I         regulator-vusb1v8            ti,twl4030-vusb1v8          C           I         regulator-vusb3v1            ti,twl4030-vusb3v1          C           I         regulator-vpll1          ti,twl4030-vpll1          regulator-vpll2          ti,twl4030-vpll2            g w@         w@      regulator-vsim           ti,twl4030-vsim         g w@         -      gpio             ti,twl4030-gpio                                                    1        =           C          I        twl4030-usb          ti,twl4030-usb              
           H           V           d           r           {            C           I         pwm          ti,twl4030-pwm                   pwmled           ti,twl4030-pwmled                    pwrbutton            ti,twl4030-pwrbutton                      keypad           ti,twl4030-keypad                                           $      0  i g  l j .        madc             ti,twl4030-madc                                    i2c@48072000             ti,omap3-i2c             pH                 9                            tx rx                                      i2c2          i2c@48060000             ti,omap3-i2c             pH                 =                            tx rx                                      i2c3                   mailbox@48094000             ti,omap3-mailbox             mailbox          pH	@                                                    dsp                                                 spi@48098000             ti,omap2-mcspi           pH	                A                                   mcspi1                   @        #      $      %      &      '      (      )      *         tx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3         default               ads7846@0           default                     ti,ads7846          '            p            2 `         &                           D                  Q            Z          c            l          u                                  
                               spi@4809a000             ti,omap2-mcspi           pH	                B                                   mcspi2                            +      ,      -      .        tx0 rx0 tx1 rx1       spi@480b8000             ti,omap2-mcspi           pH                [                                   mcspi3                                                      tx0 rx0 tx1 rx1       spi@480ba000             ti,omap2-mcspi           pH                0                                   mcspi4                           F      G        tx0 rx0       1w@480b2000          ti,omap3-1w          pH                 :         hdq1w         mmc@4809c000             ti,omap3-hsmmc           pH	                S         mmc1                           =      >        tx rx                      default                                        mmc@480b4000             ti,omap3-hsmmc           pH@                V         mmc2                  /      0        tx rx           default                                                          mmc@480ad000             ti,omap3-hsmmc           pH
                ^         mmc3                  M      N        tx rx         	  #disabled          mmu@480bd400            *             ti,omap2-iommu           pH                         mmu_isp         7           C          I        mmu@5d000000            *             ti,omap2-iommu           p]                           mmu_iva       	  #disabled          wdt@48314000             ti,omap3-wdt             pH1@          
   wd_timer2         mcbsp@48074000           ti,omap3-mcbsp           pH@            Gmpu                ;   <        Qcommon tx rx            a            mcbsp1                               tx rx         	  #disabled          mcbsp@49022000           ti,omap3-mcbsp           pI     I            Gmpu sidetone                   >   ?           Qcommon tx rx sidetone           a            mcbsp2 mcbsp2_sidetone                !      "        tx rx           #ok          default                    C          I        mcbsp@49024000           ti,omap3-mcbsp           pI@    I            Gmpu sidetone                   Y   Z           Qcommon tx rx sidetone           a            mcbsp3 mcbsp3_sidetone                              tx rx         	  #disabled          mcbsp@49026000           ti,omap3-mcbsp           pI`            Gmpu                6   7        Qcommon tx rx            a            mcbsp4                              tx rx         	  #disabled          mcbsp@48096000           ti,omap3-mcbsp           pH	`            Gmpu                Q   R        Qcommon tx rx            a            mcbsp5                              tx rx         	  #disabled          sham@480c3000            ti,omap3-sham            sham             pH0    d            1              E        rx        smartreflex@480cb000             ti,omap3-smartreflex-core            smartreflex_core             pH                      smartreflex@480c9000             ti,omap3-smartreflex-iva             smartreflex_mpu_iva          pH                      timer@48318000           ti,omap3430-timer            pH1                %         timer1           p      timer@49032000           ti,omap3430-timer            pI                 &         timer2        timer@49034000           ti,omap3430-timer            pI@                '         timer3        timer@49036000           ti,omap3430-timer            pI`                (         timer4        timer@49038000           ti,omap3430-timer            pI                )         timer5                 timer@4903a000           ti,omap3430-timer            pI                *         timer6                 timer@4903c000           ti,omap3430-timer            pI                +         timer7                 timer@4903e000           ti,omap3430-timer            pI                ,         timer8                          timer@49040000           ti,omap3430-timer            pI                 -         timer9                 timer@48086000           ti,omap3430-timer            pH`                .         timer10                timer@48088000           ti,omap3430-timer            pH                /         timer11                timer@48304000           ti,omap3430-timer            pH0@                _         timer12          p               usbhstll@48062000            ti,usbhs-tll             pH                 N         usb_tll_hs        usbhshost@48064000           ti,usbhs-host            pH@             usb_host_hs                                          	  ehci-phy          	  ehci-phy       ohci@48064400            ti,ohci-omap3            pHD             &               L      ehci@48064800            ti,ehci-omap             pHH             &               M                       gpmc@6e000000            ti,omap3430-gpmc             gpmc             pn                                                                                 ,                        nand@0,0             p                                         sw                      !   x        3   x        E            T   x        g   x        z              Z                      Z                      H           <           x           x                   +   Z                            partition@0         Cxloader          p             partition@0x80000           Cuboot            p            partition@0x260000          Cuboot environment            p &           partition@0x2a0000          Clinux            p *   @        partition@0x6a0000          Crootfs           p j             ethernet@gpmc            smsc,lan9221 smsc,lan9115           I                      T           n                      !           3           E            T           g   (           -                   z   -                                            x                      K           K                                +                                                                  default                     &                           p                   usb_otg_hs@480ab000          ti,omap3-musb            pH
                \   ]        Qmc dma           usb_otg_hs                                "           default                    +            :                    	  Busb2-phy            v           L   2      dss@48050000             ti,omap3-dss             pH             #ok        	   dss_core             t            {fck                                            default                  dispc@48050400           ti,omap3-dispc           pH                      
   dss_dispc            t            {fck       encoder@4804fc00             ti,omap3-dsi             pH    H    @H             Gproto phy pll                     	  #disabled          	   dss_dsi1             t               {fck sys_clk       encoder@48050800             ti,omap3-rfbi            pH          	  #disabled          	   dss_rfbi             t               {fck ick       encoder@48050c00             ti,omap3-venc            pH            #ok        	   dss_venc             t            {fck         R      port       endpoint            ^           n           C          I                 ssi-controller@48058000          ti,omap3-ssi             ssi         #ok           pH    H            Gsys gdd             G        Qgdd_mpu                                             t   q               {ssi_ssr_fck ssi_sst_fck ssi_ick    ssi-port@4805a000            ti,omap3-ssi-port            pH    H            Gtx rx            &               C   D      ssi-port@4805b000            ti,omap3-ssi-port            pH    H            Gtx rx            &               E   F         pinmux@480025d8           ti,omap3-padconf pinctrl-single          pH %   $                                                                            isp@480bc000             ti,omap3-isp             pH   H   |                    z          Q                                ports                                         leds          
   gpio-leds           default              ledb            Ccm-t3x:green                            
  heartbeat            hsusb1_power_reg             regulator-fixed         Xhsusb1_vbus         g 2Z         2Z         p        C          I        hsusb2_power_reg             regulator-fixed         Xhsusb2_vbus         g 2Z         2Z         p        C          I        hsusb1_phy           usb-nop-xceiv           '                          C           I         hsusb2_phy           usb-nop-xceiv           '                          C           I         ads7846-reg          regulator-fixed         Xads7846-reg         g 2Z         2Z        C           I         connector@1          svideo-connector            Ctv     port       endpoint            ^          C           I               sound            ti,omap-twl4030         cm-t35                  regulator-vddvario           regulator-fixed       	  Xvddvario                     C           I         regulator-vdd33a             regulator-fixed         Xvdd33a                   C           I         regulator-mmc2-sdio-reset            regulator-fixed         Xregulator-mmc2-sdio-reset           g 2Z         2Z        L                          C           I            	#address-cells #size-cells compatible interrupt-parent model i2c0 i2c1 i2c2 serial0 serial1 serial2 device_type reg clocks clock-names clock-latency operating-points cpu0-supply interrupts ti,hwmods ranges #interrupt-cells interrupt-controller pinctrl-single,register-width pinctrl-single,function-mask pinctrl-single,pins linux,phandle syscon regulator-name regulator-min-microvolt regulator-max-microvolt #clock-cells ti,bit-shift dmas dma-names clock-frequency ti,max-div ti,index-starts-at-one clock-mult clock-div ti,set-bit-to-disable ti,clock-mult ti,clock-div ti,set-rate-parent ti,index-power-of-two ti,low-power-stop ti,lock ti,low-power-bypass ti,dividers #dma-cells dma-channels dma-requests ti,gpio-always-on gpio-controller #gpio-cells interrupts-extended pinctrl-names pinctrl-0 pagesize bci3v1-supply ti,use-leds ti,pullups usb1v5-supply usb1v8-supply usb3v1-supply usb_mode #phy-cells #pwm-cells keypad,num-rows keypad,num-columns linux,keymap #io-channel-cells #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx ti,spi-num-cs vcc-supply spi-max-frequency pendown-gpio ti,x-min ti,x-max ti,y-min ti,y-max ti,x-plate-ohms ti,pressure-max ti,debounce-max ti,debounce-tol ti,debounce-rep linux,wakeup ti,dual-volt pbias-supply bus-width vmmc-supply non-removable cap-power-off-card status #iommu-cells ti,#tlb-entries reg-names interrupt-names ti,buffer-size ti,timer-alwon ti,timer-dsp ti,timer-pwm ti,timer-secure port1-mode port2-mode phys gpmc,num-cs gpmc,num-waitpins nand-bus-width gpmc,device-width ti,nand-ecc-opt gpmc,cs-on-ns gpmc,cs-rd-off-ns gpmc,cs-wr-off-ns gpmc,adv-on-ns gpmc,adv-rd-off-ns gpmc,adv-wr-off-ns gpmc,we-on-ns gpmc,we-off-ns gpmc,oe-on-ns gpmc,oe-off-ns gpmc,page-burst-access-ns gpmc,access-ns gpmc,cycle2cycle-delay-ns gpmc,rd-cycle-ns gpmc,wr-cycle-ns gpmc,wr-access-ns gpmc,wr-data-mux-bus-ns label bank-width gpmc,cycle2cycle-samecsen gpmc,cycle2cycle-diffcsen gpmc,bus-turnaround-ns gpmc,wait-monitoring-ns gpmc,clk-activation-ns vddvario-supply vdd33a-supply reg-io-width smsc,save-mac-address multipoint num-eps ram-bits interface-type usb-phy phy-names power vdda-supply remote-endpoint ti,channels iommus ti,phy-type gpios linux,default-trigger startup-delay-us reset-gpios ti,model ti,mcbsp regulator-always-on enable-active-high 