    8  P   (            	                                                        -   compulab,omap3-cm-t3730 ti,omap36xx ti,omap3             &            7CompuLab CM-T3730      chosen        aliases          =/ocp/i2c@48070000            B/ocp/i2c@48072000            G/ocp/i2c@48060000            L/ocp/serial@4806a000             T/ocp/serial@4806c000             \/ocp/serial@49020000             d/ocp/serial@49042000          memory           lmemory           x            cpus                                 cpu@0            arm,cortex-a8            lcpu          x             |            cpu                      s 	' O 5  7                     pmu          arm,cortex-a8-pmu            xT                           debugss       soc          ti,omap-infra      mpu          ti,omap3-mpu             mpu       iva       
   ti,iva2.2            iva    dsp          ti,omap3-c64                ocp          ti,omap3-l3-smx simple-bus           xh                  	   
                                            l3_main    l4@48000000          ti,omap3-l4-core simple-bus                                       H         scm@2000             ti,omap3-scm simple-bus          x                                                         pinmux@30             ti,omap3-padconf pinctrl-single          x   0  8                                                                         pinmux_uart3_pins           7  n     p            K           Q         pinmux_mmc1_pins          0  7                                K           Q         pinmux_green_led_pins           7             K          Q        pinmux_dss_dpi_pins_common          7                                                                                                                                                                  K           Q         pinmux_dss_dpi_pins_cm_t35x       0  7                                                pinmux_ads7846_pins         7             K           Q         pinmux_mcspi1_pins           7                           K           Q         pinmux_i2c1_pins            7                K           Q         pinmux_mcbsp2_pins           7                             K           Q         pinmux_smsc1_pins           7         j          K           Q         pinmux_hsusb0_pins        `  7  r      t      v    x    z    |    ~                              K           Q         pinmux_twl4030_pins         7    A        K           Q         pinmux_mmc2_pins          0  7  (    *    ,    .    0    2          K           Q         pinmux_wl12xx_gpio          7        4          K          Q           scm_conf@270             syscon simple-bus            x  p  0                                        p  0        K           Q      pbias_regulator          ti,pbias-omap3 ti,pbias-omap             x             Y      pbias_mmc_omap2430          `pbias_mmc_omap2430          o w@         -        K           Q            clocks                               mcbsp5_mux_fck                       ti,composite-mux-clock           |                          x   h        K           Q         mcbsp5_fck                       ti,composite-clock           |            mcbsp1_mux_fck                       ti,composite-mux-clock           |                          x           K   
        Q   
      mcbsp1_fck                       ti,composite-clock           |   	   
      mcbsp2_mux_fck                       ti,composite-mux-clock           |                          x           K           Q         mcbsp2_fck                       ti,composite-clock           |            mcbsp3_mux_fck                       ti,composite-mux-clock           |               x   h        K           Q         mcbsp3_fck                       ti,composite-clock           |            mcbsp4_mux_fck                       ti,composite-mux-clock           |                          x   h        K           Q         mcbsp4_fck                       ti,composite-clock           |                  clockdomains          pinmux@a00            ti,omap3-padconf pinctrl-single          x  
    \                                                                         pinmux_twl4030_vpins             7                                   K           Q         pinmux_dss_dpi_pins_cm_t3730          0  7                                            K           Q                  aes@480c5000             ti,omap3-aes             aes          xHP    P                           A      B        tx rx         prm@48306000             ti,omap3-prm             xH0`   @                clocks                               virt_16_8m_ck                        fixed-clock          Y         K           Q         osc_sys_ck                       ti,mux-clock             |                           x  @        K           Q         sys_ck                       ti,divider-clock             |                                  x  p                 K           Q         sys_clkout1                      ti,gate-clock            |            x  p                 dpll3_x2_ck                      fixed-factor-clock           |                               dpll3_m2x2_ck                        fixed-factor-clock           |                                 K           Q         dpll4_x2_ck                      fixed-factor-clock           |                               corex2_fck                       fixed-factor-clock           |                                 K           Q         wkup_l4_ick                      fixed-factor-clock           |                                 K   N        Q   N      corex2_d3_fck                        fixed-factor-clock           |                                 K           Q         corex2_d5_fck                        fixed-factor-clock           |                                 K           Q            clockdomains             cm@48004000          ti,omap3-cm          xH @   @    clocks                               dummy_apb_pclk                       fixed-clock                   omap_32k_fck                         fixed-clock                    K   @        Q   @      virt_12m_ck                      fixed-clock                   K           Q         virt_13m_ck                      fixed-clock          ]@        K           Q         virt_19200000_ck                         fixed-clock         $         K           Q         virt_26000000_ck                         fixed-clock                 K           Q         virt_38_4m_ck                        fixed-clock         I         K           Q         dpll4_ck                         ti,omap3-dpll-per-j-type-clock           |               x        D  0        K           Q         dpll4_m2_ck                      ti,divider-clock             |              ?         x  H                 K            Q          dpll4_m2x2_mul_ck                        fixed-factor-clock           |                                  K   !        Q   !      dpll4_m2x2_ck                        ti,hsdiv-gate-clock          |   !                    x                    K   "        Q   "      omap_96m_alwon_fck                       fixed-factor-clock           |   "                              K   )        Q   )      dpll3_ck                         ti,omap3-dpll-core-clock             |               x        @  0        K           Q         dpll3_m3_ck                      ti,divider-clock             |                                  x  @                 K   #        Q   #      dpll3_m3x2_mul_ck                        fixed-factor-clock           |   #                              K   $        Q   $      dpll3_m3x2_ck                        ti,hsdiv-gate-clock          |   $                    x                    K   %        Q   %      emu_core_alwon_ck                        fixed-factor-clock           |   %                              K   b        Q   b      sys_altclk                       fixed-clock                     K   .        Q   .      mcbsp_clks                       fixed-clock                     K           Q         dpll3_m2_ck                      ti,divider-clock             |                                  x  @                 K           Q         core_ck                      fixed-factor-clock           |                                 K   &        Q   &      dpll1_fck                        ti,divider-clock             |   &                               x  	@                 K   '        Q   '      dpll1_ck                         ti,omap3-dpll-clock          |      '         x  	  	$  	@  	4        K           Q         dpll1_x2_ck                      fixed-factor-clock           |                                 K   (        Q   (      dpll1_x2m2_ck                        ti,divider-clock             |   (                    x  	D                 K   <        Q   <      cm_96m_fck                       fixed-factor-clock           |   )                              K   *        Q   *      omap_96m_fck                         ti,mux-clock             |   *                       x  @        K   E        Q   E      dpll4_m3_ck                      ti,divider-clock             |                                   x  @                 K   +        Q   +      dpll4_m3x2_mul_ck                        fixed-factor-clock           |   +                              K   ,        Q   ,      dpll4_m3x2_ck                        ti,hsdiv-gate-clock          |   ,                    x                    K   -        Q   -      omap_54m_fck                         ti,mux-clock             |   -   .                    x  @        K   8        Q   8      cm_96m_d2_fck                        fixed-factor-clock           |   *                              K   /        Q   /      omap_48m_fck                         ti,mux-clock             |   /   .                    x  @        K   0        Q   0      omap_12m_fck                         fixed-factor-clock           |   0                              K   G        Q   G      dpll4_m4_ck                      ti,divider-clock             |                        x  @                 K   1        Q   1      dpll4_m4x2_mul_ck                        ti,fixed-factor-clock            |   1        %           3            @        K   2        Q   2      dpll4_m4x2_ck                        ti,gate-clock            |   2                    x                     @        K           Q         dpll4_m5_ck                      ti,divider-clock             |              ?         x  @                 K   3        Q   3      dpll4_m5x2_mul_ck                        ti,fixed-factor-clock            |   3        %           3            @        K   4        Q   4      dpll4_m5x2_ck                        ti,hsdiv-gate-clock          |   4                    x                     @        K   j        Q   j      dpll4_m6_ck                      ti,divider-clock             |                         ?         x  @                 K   5        Q   5      dpll4_m6x2_mul_ck                        fixed-factor-clock           |   5                              K   6        Q   6      dpll4_m6x2_ck                        ti,hsdiv-gate-clock          |   6                    x                    K   7        Q   7      emu_per_alwon_ck                         fixed-factor-clock           |   7                              K   c        Q   c      clkout2_src_gate_ck                       ti,composite-no-wait-gate-clock          |   &                    x  p        K   9        Q   9      clkout2_src_mux_ck                       ti,composite-mux-clock           |   &      *   8         x  p        K   :        Q   :      clkout2_src_ck                       ti,composite-clock           |   9   :        K   ;        Q   ;      sys_clkout2                      ti,divider-clock             |   ;                      @         x  p         S      mpu_ck                       fixed-factor-clock           |   <                              K   =        Q   =      arm_fck                      ti,divider-clock             |   =         x  	$                 emu_mpu_alwon_ck                         fixed-factor-clock           |   =                              K   d        Q   d      l3_ick                       ti,divider-clock             |   &                    x  
@                 K   >        Q   >      l4_ick                       ti,divider-clock             |   >                               x  
@                 K   ?        Q   ?      rm_ick                       ti,divider-clock             |   ?                               x  @               gpt10_gate_fck                       ti,composite-gate-clock          |                       x  
         K   A        Q   A      gpt10_mux_fck                        ti,composite-mux-clock           |   @                       x  
@        K   B        Q   B      gpt10_fck                        ti,composite-clock           |   A   B      gpt11_gate_fck                       ti,composite-gate-clock          |                       x  
         K   C        Q   C      gpt11_mux_fck                        ti,composite-mux-clock           |   @                       x  
@        K   D        Q   D      gpt11_fck                        ti,composite-clock           |   C   D      core_96m_fck                         fixed-factor-clock           |   E                              K           Q         mmchs2_fck                       ti,wait-gate-clock           |            x  
                    K           Q         mmchs1_fck                       ti,wait-gate-clock           |            x  
                    K           Q         i2c3_fck                         ti,wait-gate-clock           |            x  
                    K           Q         i2c2_fck                         ti,wait-gate-clock           |            x  
                    K           Q         i2c1_fck                         ti,wait-gate-clock           |            x  
                    K           Q         mcbsp5_gate_fck                      ti,composite-gate-clock          |              
         x  
         K           Q         mcbsp1_gate_fck                      ti,composite-gate-clock          |              	         x  
         K   	        Q   	      core_48m_fck                         fixed-factor-clock           |   0                              K   F        Q   F      mcspi4_fck                       ti,wait-gate-clock           |   F         x  
                    K           Q         mcspi3_fck                       ti,wait-gate-clock           |   F         x  
                    K           Q         mcspi2_fck                       ti,wait-gate-clock           |   F         x  
                    K           Q         mcspi1_fck                       ti,wait-gate-clock           |   F         x  
                    K           Q         uart2_fck                        ti,wait-gate-clock           |   F         x  
                    K           Q         uart1_fck                        ti,wait-gate-clock           |   F         x  
                    K           Q         core_12m_fck                         fixed-factor-clock           |   G                              K   H        Q   H      hdq_fck                      ti,wait-gate-clock           |   H         x  
                    K           Q         core_l3_ick                      fixed-factor-clock           |   >                              K   I        Q   I      sdrc_ick                         ti,wait-gate-clock           |   I         x  
                   K           Q         gpmc_fck                         fixed-factor-clock           |   I                            core_l4_ick                      fixed-factor-clock           |   ?                              K   J        Q   J      mmchs2_ick                       ti,omap3-interface-clock             |   J         x  
                   K           Q         mmchs1_ick                       ti,omap3-interface-clock             |   J         x  
                   K           Q         hdq_ick                      ti,omap3-interface-clock             |   J         x  
                   K           Q         mcspi4_ick                       ti,omap3-interface-clock             |   J         x  
                   K           Q         mcspi3_ick                       ti,omap3-interface-clock             |   J         x  
                   K           Q         mcspi2_ick                       ti,omap3-interface-clock             |   J         x  
                   K           Q         mcspi1_ick                       ti,omap3-interface-clock             |   J         x  
                   K           Q         i2c3_ick                         ti,omap3-interface-clock             |   J         x  
                   K           Q         i2c2_ick                         ti,omap3-interface-clock             |   J         x  
                   K           Q         i2c1_ick                         ti,omap3-interface-clock             |   J         x  
                   K           Q         uart2_ick                        ti,omap3-interface-clock             |   J         x  
                   K           Q         uart1_ick                        ti,omap3-interface-clock             |   J         x  
                   K           Q         gpt11_ick                        ti,omap3-interface-clock             |   J         x  
                   K           Q         gpt10_ick                        ti,omap3-interface-clock             |   J         x  
                   K           Q         mcbsp5_ick                       ti,omap3-interface-clock             |   J         x  
           
        K           Q         mcbsp1_ick                       ti,omap3-interface-clock             |   J         x  
           	        K           Q         omapctrl_ick                         ti,omap3-interface-clock             |   J         x  
                   K           Q         dss_tv_fck                       ti,gate-clock            |   8         x                      K           Q         dss_96m_fck                      ti,gate-clock            |   E         x                      K           Q         dss2_alwon_fck                       ti,gate-clock            |            x                      K           Q         dummy_ck                         fixed-clock                   gpt1_gate_fck                        ti,composite-gate-clock          |                        x           K   K        Q   K      gpt1_mux_fck                         ti,composite-mux-clock           |   @            x  @        K   L        Q   L      gpt1_fck                         ti,composite-clock           |   K   L      aes2_ick                         ti,omap3-interface-clock             |   J                    x  
        K           Q         wkup_32k_fck                         fixed-factor-clock           |   @                              K   M        Q   M      gpio1_dbck                       ti,gate-clock            |   M         x                      K           Q         sha12_ick                        ti,omap3-interface-clock             |   J         x  
                   K           Q         wdt2_fck                         ti,wait-gate-clock           |   M         x                      K           Q         wdt2_ick                         ti,omap3-interface-clock             |   N         x                     K           Q         wdt1_ick                         ti,omap3-interface-clock             |   N         x                     K           Q         gpio1_ick                        ti,omap3-interface-clock             |   N         x                     K           Q         omap_32ksync_ick                         ti,omap3-interface-clock             |   N         x                     K           Q         gpt12_ick                        ti,omap3-interface-clock             |   N         x                     K           Q         gpt1_ick                         ti,omap3-interface-clock             |   N         x                      K           Q         per_96m_fck                      fixed-factor-clock           |   )                              K           Q         per_48m_fck                      fixed-factor-clock           |   0                              K   O        Q   O      uart3_fck                        ti,wait-gate-clock           |   O         x                      K           Q         gpt2_gate_fck                        ti,composite-gate-clock          |                       x           K   P        Q   P      gpt2_mux_fck                         ti,composite-mux-clock           |   @            x  @        K   Q        Q   Q      gpt2_fck                         ti,composite-clock           |   P   Q      gpt3_gate_fck                        ti,composite-gate-clock          |                       x           K   R        Q   R      gpt3_mux_fck                         ti,composite-mux-clock           |   @                       x  @        K   S        Q   S      gpt3_fck                         ti,composite-clock           |   R   S      gpt4_gate_fck                        ti,composite-gate-clock          |                       x           K   T        Q   T      gpt4_mux_fck                         ti,composite-mux-clock           |   @                       x  @        K   U        Q   U      gpt4_fck                         ti,composite-clock           |   T   U      gpt5_gate_fck                        ti,composite-gate-clock          |                       x           K   V        Q   V      gpt5_mux_fck                         ti,composite-mux-clock           |   @                       x  @        K   W        Q   W      gpt5_fck                         ti,composite-clock           |   V   W      gpt6_gate_fck                        ti,composite-gate-clock          |                       x           K   X        Q   X      gpt6_mux_fck                         ti,composite-mux-clock           |   @                       x  @        K   Y        Q   Y      gpt6_fck                         ti,composite-clock           |   X   Y      gpt7_gate_fck                        ti,composite-gate-clock          |                       x           K   Z        Q   Z      gpt7_mux_fck                         ti,composite-mux-clock           |   @                       x  @        K   [        Q   [      gpt7_fck                         ti,composite-clock           |   Z   [      gpt8_gate_fck                        ti,composite-gate-clock          |              	         x           K   \        Q   \      gpt8_mux_fck                         ti,composite-mux-clock           |   @                       x  @        K   ]        Q   ]      gpt8_fck                         ti,composite-clock           |   \   ]      gpt9_gate_fck                        ti,composite-gate-clock          |              
         x           K   ^        Q   ^      gpt9_mux_fck                         ti,composite-mux-clock           |   @                       x  @        K   _        Q   _      gpt9_fck                         ti,composite-clock           |   ^   _      per_32k_alwon_fck                        fixed-factor-clock           |   @                              K   `        Q   `      gpio6_dbck                       ti,gate-clock            |   `         x                      K           Q         gpio5_dbck                       ti,gate-clock            |   `         x                      K           Q         gpio4_dbck                       ti,gate-clock            |   `         x                      K           Q         gpio3_dbck                       ti,gate-clock            |   `         x                      K           Q         gpio2_dbck                       ti,gate-clock            |   `         x                      K           Q         wdt3_fck                         ti,wait-gate-clock           |   `         x                      K           Q         per_l4_ick                       fixed-factor-clock           |   ?                              K   a        Q   a      gpio6_ick                        ti,omap3-interface-clock             |   a         x                     K           Q         gpio5_ick                        ti,omap3-interface-clock             |   a         x                     K           Q         gpio4_ick                        ti,omap3-interface-clock             |   a         x                     K           Q         gpio3_ick                        ti,omap3-interface-clock             |   a         x                     K           Q         gpio2_ick                        ti,omap3-interface-clock             |   a         x                     K           Q         wdt3_ick                         ti,omap3-interface-clock             |   a         x                     K           Q         uart3_ick                        ti,omap3-interface-clock             |   a         x                     K           Q         uart4_ick                        ti,omap3-interface-clock             |   a         x                     K           Q         gpt9_ick                         ti,omap3-interface-clock             |   a         x             
        K           Q         gpt8_ick                         ti,omap3-interface-clock             |   a         x             	        K           Q         gpt7_ick                         ti,omap3-interface-clock             |   a         x                     K           Q         gpt6_ick                         ti,omap3-interface-clock             |   a         x                     K           Q         gpt5_ick                         ti,omap3-interface-clock             |   a         x                     K           Q         gpt4_ick                         ti,omap3-interface-clock             |   a         x                     K           Q         gpt3_ick                         ti,omap3-interface-clock             |   a         x                     K           Q         gpt2_ick                         ti,omap3-interface-clock             |   a         x                     K           Q         mcbsp2_ick                       ti,omap3-interface-clock             |   a         x                      K           Q         mcbsp3_ick                       ti,omap3-interface-clock             |   a         x                     K           Q         mcbsp4_ick                       ti,omap3-interface-clock             |   a         x                     K           Q         mcbsp2_gate_fck                      ti,composite-gate-clock          |                        x           K           Q         mcbsp3_gate_fck                      ti,composite-gate-clock          |                       x           K           Q         mcbsp4_gate_fck                      ti,composite-gate-clock          |                       x           K           Q         emu_src_mux_ck                       ti,mux-clock             |      b   c   d         x  @        K   e        Q   e      emu_src_ck                       ti,clkdm-gate-clock          |   e        K   f        Q   f      pclk_fck                         ti,divider-clock             |   f                               x  @               pclkx2_fck                       ti,divider-clock             |   f                               x  @               atclk_fck                        ti,divider-clock             |   f                               x  @               traceclk_src_fck                         ti,mux-clock             |      b   c   d                    x  @        K   g        Q   g      traceclk_fck                         ti,divider-clock             |   g                               x  @               secure_32k_fck                       fixed-clock                    K   h        Q   h      gpt12_fck                        fixed-factor-clock           |   h                            wdt1_fck                         fixed-factor-clock           |   h                            security_l4_ick2                         fixed-factor-clock           |   ?                              K   i        Q   i      aes1_ick                         ti,omap3-interface-clock             |   i                    x  
      rng_ick                      ti,omap3-interface-clock             |   i         x  
                 sha11_ick                        ti,omap3-interface-clock             |   i         x  
                 des1_ick                         ti,omap3-interface-clock             |   i         x  
                  cam_mclk                         ti,gate-clock            |   j                     x            @      cam_ick                   !   ti,omap3-no-wait-interface-clock             |   ?         x                      K           Q         csi2_96m_fck                         ti,gate-clock            |            x                      K           Q         security_l3_ick                      fixed-factor-clock           |   >                              K   k        Q   k      pka_ick                      ti,omap3-interface-clock             |   k         x  
                 icr_ick                      ti,omap3-interface-clock             |   J         x  
                 des2_ick                         ti,omap3-interface-clock             |   J         x  
                 mspro_ick                        ti,omap3-interface-clock             |   J         x  
                 mailboxes_ick                        ti,omap3-interface-clock             |   J         x  
                 ssi_l4_ick                       fixed-factor-clock           |   ?                              K   r        Q   r      sr1_fck                      ti,wait-gate-clock           |            x                    sr2_fck                      ti,wait-gate-clock           |            x                    sr_l4_ick                        fixed-factor-clock           |   ?                            dpll2_fck                        ti,divider-clock             |   &                               x   @                 K   l        Q   l      dpll2_ck                         ti,omap3-dpll-clock          |      l         x      $   @   4         i         {                 K   m        Q   m      dpll2_m2_ck                      ti,divider-clock             |   m                    x   D                 K   n        Q   n      iva2_ck                      ti,wait-gate-clock           |   n         x                        K           Q         modem_fck                        ti,omap3-interface-clock             |            x  
                    K           Q         sad2d_ick                        ti,omap3-interface-clock             |   >         x  
                   K           Q         mad2d_ick                        ti,omap3-interface-clock             |   >         x  
                   K           Q         mspro_fck                        ti,wait-gate-clock           |            x  
                  ssi_ssr_gate_fck_3430es2                          ti,composite-no-wait-gate-clock          |                        x  
         K   o        Q   o      ssi_ssr_div_fck_3430es2                      ti,composite-divider-clock           |                       x  
@      $                                        K   p        Q   p      ssi_ssr_fck_3430es2                      ti,composite-clock           |   o   p        K   q        Q   q      ssi_sst_fck_3430es2                      fixed-factor-clock           |   q                              K          Q        hsotgusb_ick_3430es2                      "   ti,omap3-hsotgusb-interface-clock            |   I         x  
                   K           Q         ssi_ick_3430es2                      ti,omap3-ssi-interface-clock             |   r         x  
                    K          Q        usim_gate_fck                        ti,composite-gate-clock          |   E           	         x           K   }        Q   }      sys_d2_ck                        fixed-factor-clock           |                                 K   t        Q   t      omap_96m_d2_fck                      fixed-factor-clock           |   E                              K   u        Q   u      omap_96m_d4_fck                      fixed-factor-clock           |   E                              K   v        Q   v      omap_96m_d8_fck                      fixed-factor-clock           |   E                              K   w        Q   w      omap_96m_d10_fck                         fixed-factor-clock           |   E                      
        K   x        Q   x      dpll5_m2_d4_ck                       fixed-factor-clock           |   s                              K   y        Q   y      dpll5_m2_d8_ck                       fixed-factor-clock           |   s                              K   z        Q   z      dpll5_m2_d16_ck                      fixed-factor-clock           |   s                              K   {        Q   {      dpll5_m2_d20_ck                      fixed-factor-clock           |   s                              K   |        Q   |      usim_mux_fck                         ti,composite-mux-clock        (   |      t   u   v   w   x   y   z   {   |                    x  @                 K   ~        Q   ~      usim_fck                         ti,composite-clock           |   }   ~      usim_ick                         ti,omap3-interface-clock             |   N         x             	        K           Q         dpll5_ck                         ti,omap3-dpll-clock          |               x    $  L  4         i         {        K           Q         dpll5_m2_ck                      ti,divider-clock             |                       x  P                 K   s        Q   s      sgx_gate_fck                         ti,composite-gate-clock          |   &                    x           K           Q         core_d3_ck                       fixed-factor-clock           |   &                              K           Q         core_d4_ck                       fixed-factor-clock           |   &                              K           Q         core_d6_ck                       fixed-factor-clock           |   &                              K           Q         omap_192m_alwon_fck                      fixed-factor-clock           |   "                              K           Q         core_d2_ck                       fixed-factor-clock           |   &                              K           Q         sgx_mux_fck                      ti,composite-mux-clock            |            *                     x  @        K           Q         sgx_fck                      ti,composite-clock           |            sgx_ick                      ti,wait-gate-clock           |   >         x                      K           Q         cpefuse_fck                      ti,gate-clock            |            x  
                    K           Q         ts_fck                       ti,gate-clock            |   @         x  
                   K           Q         usbtll_fck                       ti,wait-gate-clock           |   s         x  
                   K           Q         usbtll_ick                       ti,omap3-interface-clock             |   J         x  
                   K           Q         mmchs3_ick                       ti,omap3-interface-clock             |   J         x  
                   K           Q         mmchs3_fck                       ti,wait-gate-clock           |            x  
                    K           Q         dss1_alwon_fck_3430es2                       ti,dss-gate-clock            |                        x            @        K           Q         dss_ick_3430es2                      ti,omap3-dss-interface-clock             |   ?         x                      K           Q         usbhost_120m_fck                         ti,gate-clock            |   s         x                      K           Q         usbhost_48m_fck                      ti,dss-gate-clock            |   0         x                       K           Q         usbhost_ick                      ti,omap3-dss-interface-clock             |   ?         x                      K           Q         uart4_fck                        ti,wait-gate-clock           |   O         x                      K           Q            clockdomains       core_l3_clkdm            ti,clockdomain           |            dpll3_clkdm          ti,clockdomain           |         dpll1_clkdm          ti,clockdomain           |         per_clkdm            ti,clockdomain        l   |                                                                                       emu_clkdm            ti,clockdomain           |   f      dpll4_clkdm          ti,clockdomain           |         wkup_clkdm           ti,clockdomain        $   |                                 dss_clkdm            ti,clockdomain           |                     core_l4_clkdm            ti,clockdomain           |                                                                                                                     cam_clkdm            ti,clockdomain           |            iva2_clkdm           ti,clockdomain           |         dpll2_clkdm          ti,clockdomain           |   m      d2d_clkdm            ti,clockdomain           |               dpll5_clkdm          ti,clockdomain           |         sgx_clkdm            ti,clockdomain           |         usbhost_clkdm            ti,clockdomain           |                     counter@48320000             ti,omap-counter32k           xH2               counter_32k       interrupt-controller@48200000            ti,omap3-intc                                  xH              K           Q         dma-controller@48056000       "   ti,omap3630-sdma ti,omap3430-sdma            xH`                                                           `        K           Q         gpio@48310000            ti,omap3-gpio            xH1                          gpio1                                                            gpio@49050000            ti,omap3-gpio            xI                          gpio2                                                     K           Q         gpio@49052000            ti,omap3-gpio            xI                          gpio3                                                     K          Q        gpio@49054000            ti,omap3-gpio            xI@                          gpio4                                                   gpio@49056000            ti,omap3-gpio            xI`                !         gpio5                                                     K           Q         gpio@49058000            ti,omap3-gpio            xI                "         gpio6                                                     K           Q         serial@4806a000          ti,omap3-uart            xH                   H              1      2        tx rx            uart1           l       serial@4806c000          ti,omap3-uart            xH                  I              3      4        tx rx            uart2           l       serial@49020000          ti,omap3-uart            xI                   J              5      6        tx rx            uart3           l         
default                  i2c@48070000             ti,omap3-i2c             xH                 8                            tx rx                                      i2c1            
default                        at24@50          at24,24c02          "            x   P      twl@48           x   H                     &            ti,twl4030                                
default                  audio            ti,twl4030-audio       codec            rtc          ti,twl4030-rtc                    bci          ti,twl4030-bci              	           +         watchdog             ti,twl4030-wdt        regulator-vaux1          ti,twl4030-vaux1          regulator-vaux2          ti,twl4030-vaux2            K          Q        regulator-vaux3          ti,twl4030-vaux3          regulator-vaux4          ti,twl4030-vaux4          regulator-vdd1           ti,twl4030-vdd1         o 	'                  K           Q         regulator-vdac           ti,twl4030-vdac         o w@         w@        K          Q        regulator-vio            ti,twl4030-vio        regulator-vintana1           ti,twl4030-vintana1       regulator-vintana2           ti,twl4030-vintana2       regulator-vintdig            ti,twl4030-vintdig        regulator-vmmc1          ti,twl4030-vmmc1            o :         0        K           Q         regulator-vmmc2          ti,twl4030-vmmc2            o :         0      regulator-vusb1v5            ti,twl4030-vusb1v5          K           Q         regulator-vusb1v8            ti,twl4030-vusb1v8          K           Q         regulator-vusb3v1            ti,twl4030-vusb3v1          K           Q         regulator-vpll1          ti,twl4030-vpll1          regulator-vpll2          ti,twl4030-vpll2            o w@         w@      regulator-vsim           ti,twl4030-vsim         o w@         -      gpio             ti,twl4030-gpio                                                    9        E           K          Q        twl4030-usb          ti,twl4030-usb              
           P           ^           l           z                       K           Q         pwm          ti,twl4030-pwm                   pwmled           ti,twl4030-pwmled                    pwrbutton            ti,twl4030-pwrbutton                      keypad           ti,twl4030-keypad                                           $      0  i g  l j .        madc             ti,twl4030-madc                                    i2c@48072000             ti,omap3-i2c             xH                 9                            tx rx                                      i2c2          i2c@48060000             ti,omap3-i2c             xH                 =                            tx rx                                      i2c3                   mailbox@48094000             ti,omap3-mailbox             mailbox          xH	@                                                    dsp                                                 spi@48098000             ti,omap2-mcspi           xH	                A                                   mcspi1          !         @        #      $      %      &      '      (      )      *         tx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3         
default               ads7846@0           
default                     ti,ads7846          /            x            : `         &                           L                  Y            b          k            t          }                                  
                               spi@4809a000             ti,omap2-mcspi           xH	                B                                   mcspi2          !                  +      ,      -      .        tx0 rx0 tx1 rx1       spi@480b8000             ti,omap2-mcspi           xH                [                                   mcspi3          !                                            tx0 rx0 tx1 rx1       spi@480ba000             ti,omap2-mcspi           xH                0                                   mcspi4          !                 F      G        tx0 rx0       1w@480b2000          ti,omap3-1w          xH                 :         hdq1w         mmc@4809c000             ti,omap3-hsmmc           xH	                S         mmc1                           =      >        tx rx                      
default                                        mmc@480b4000             ti,omap3-hsmmc           xH@                V         mmc2                  /      0        tx rx           
default                               
                                (                             wlcore@2          
   ti,wl1271            x            &                          ;I          mmc@480ad000             ti,omap3-hsmmc           xH
                ^         mmc3                  M      N        tx rx         	  Odisabled          mmu@480bd400            V             ti,omap2-iommu           xH                         mmu_isp         c           K          Q        mmu@5d000000            V             ti,omap2-iommu           x]                           mmu_iva       	  Odisabled          wdt@48314000             ti,omap3-wdt             xH1@          
   wd_timer2         mcbsp@48074000           ti,omap3-mcbsp           xH@            smpu                ;   <        }common tx rx                        mcbsp1                               tx rx         	  Odisabled          mcbsp@49022000           ti,omap3-mcbsp           xI     I            smpu sidetone                   >   ?           }common tx rx sidetone                       mcbsp2 mcbsp2_sidetone                !      "        tx rx           Ook          
default                    K          Q        mcbsp@49024000           ti,omap3-mcbsp           xI@    I            smpu sidetone                   Y   Z           }common tx rx sidetone                       mcbsp3 mcbsp3_sidetone                              tx rx         	  Odisabled          mcbsp@49026000           ti,omap3-mcbsp           xI`            smpu                6   7        }common tx rx                        mcbsp4                              tx rx         	  Odisabled          mcbsp@48096000           ti,omap3-mcbsp           xH	`            smpu                Q   R        }common tx rx                        mcbsp5                              tx rx         	  Odisabled          sham@480c3000            ti,omap3-sham            sham             xH0    d            1              E        rx        smartreflex@480cb000             ti,omap3-smartreflex-core            smartreflex_core             xH                      smartreflex@480c9000             ti,omap3-smartreflex-iva             smartreflex_mpu_iva          xH                      timer@48318000           ti,omap3430-timer            xH1                %         timer1                 timer@49032000           ti,omap3430-timer            xI                 &         timer2        timer@49034000           ti,omap3430-timer            xI@                '         timer3        timer@49036000           ti,omap3430-timer            xI`                (         timer4        timer@49038000           ti,omap3430-timer            xI                )         timer5                 timer@4903a000           ti,omap3430-timer            xI                *         timer6                 timer@4903c000           ti,omap3430-timer            xI                +         timer7                 timer@4903e000           ti,omap3430-timer            xI                ,         timer8                          timer@49040000           ti,omap3430-timer            xI                 -         timer9                 timer@48086000           ti,omap3430-timer            xH`                .         timer10                timer@48088000           ti,omap3430-timer            xH                /         timer11                timer@48304000           ti,omap3430-timer            xH0@                _         timer12                         usbhstll@48062000            ti,usbhs-tll             xH                 N         usb_tll_hs        usbhshost@48064000           ti,usbhs-host            xH@             usb_host_hs                                          	  ehci-phy          	  ehci-phy       ohci@48064400            ti,ohci-omap3            xHD             &               L      ehci@48064800            ti,ehci-omap             xHH             &               M                       gpmc@6e000000            ti,omap3430-gpmc             gpmc             xn                                                                                 ,                        nand@0,0             x                                         /sw          ?            M   x        _   x        q               x           x                      Z                      Z                      H        	   <        #   x        4   x        E           W   Z                            partition@0         oxloader          x             partition@0x80000           ouboot            x            partition@0x260000          ouboot environment            x &           partition@0x2a0000          olinux            x *   @        partition@0x6a0000          orootfs           x j             ethernet@gpmc            smsc,lan9221 smsc,lan9115           u                                            ?           M           _           q                          (           -                      -                   #           4              x                      K        	   K                                W            E                       
                       %        
default                     &                           x                   usb_otg_hs@480ab000          ti,omap3-musb            xH
                \   ]        }mc dma           usb_otg_hs          ;           F           N           
default                    W            f                    	  nusb2-phy            ~           x   2      dss@48050000             ti,omap3-dss             xH             Ook        	   dss_core             |            fck                                            
default                  dispc@48050400           ti,omap3-dispc           xH                      
   dss_dispc            |            fck       encoder@4804fc00             ti,omap3-dsi             xH    H    @H             sproto phy pll                     	  Odisabled          	   dss_dsi1             |               fck sys_clk       encoder@48050800             ti,omap3-rfbi            xH          	  Odisabled          	   dss_rfbi             |               fck ick       encoder@48050c00             ti,omap3-venc            xH            Ook        	   dss_venc             |               fck tv_dac_clk          ~     port       endpoint                                 K  
        Q  
               ssi-controller@48058000          ti,omap3-ssi             ssi         Ook           xH    H            ssys gdd             G        }gdd_mpu                                             |   q              ssi_ssr_fck ssi_sst_fck ssi_ick    ssi-port@4805a000            ti,omap3-ssi-port            xH    H            stx rx            &               C   D      ssi-port@4805b000            ti,omap3-ssi-port            xH    H            stx rx            &               E   F         serial@49042000          ti,omap3-uart            xI                 P              Q      R        tx rx            uart4           l       regulator-abb-mpu         
   ti,abb-v1           `abb_mpu_iva                                   xH0r   H0h           sbase-address int-address                        |                               `   s                     O                     7                                              pinmux@480025a0           ti,omap3-padconf pinctrl-single          xH %   \                                                                            isp@480bc000             ti,omap3-isp             xH   H                                  Y             	                 ports                                         leds          
   gpio-leds           
default              ledb            ocm-t3x:green            	                
  	heartbeat            hsusb1_power_reg             regulator-fixed         `hsusb1_vbus         o 2Z         2Z        	) p        K          Q        hsusb2_power_reg             regulator-fixed         `hsusb2_vbus         o 2Z         2Z        	) p        K  	        Q  	      hsusb1_phy           usb-nop-xceiv           /          	:                K           Q         hsusb2_phy           usb-nop-xceiv           /  	        	:                K           Q         ads7846-reg          regulator-fixed         `ads7846-reg         o 2Z         2Z        K           Q         connector@1          svideo-connector            otv     port       endpoint              
        K          Q              sound            ti,omap-twl4030         	Fcm-t35          	O        regulator-vddvario           regulator-fixed       	  `vddvario             	X        K           Q         regulator-vdd33a             regulator-fixed         `vdd33a           	X        K           Q         wl12xx_vmmc2             regulator-fixed         `vw1271          
default                   o w@         w@        T     	            	)  N          	l        K           Q         wl12xx_vaux2             regulator-fixed         `vwl1271_vaux2           o w@         w@        	          K           Q            	#address-cells #size-cells compatible interrupt-parent model i2c0 i2c1 i2c2 serial0 serial1 serial2 serial3 device_type reg clocks clock-names clock-latency operating-points cpu0-supply interrupts ti,hwmods ranges #interrupt-cells interrupt-controller pinctrl-single,register-width pinctrl-single,function-mask pinctrl-single,pins linux,phandle syscon regulator-name regulator-min-microvolt regulator-max-microvolt #clock-cells ti,bit-shift dmas dma-names clock-frequency ti,max-div ti,index-starts-at-one clock-mult clock-div ti,set-bit-to-disable ti,clock-mult ti,clock-div ti,set-rate-parent ti,index-power-of-two ti,low-power-stop ti,lock ti,low-power-bypass ti,dividers #dma-cells dma-channels dma-requests ti,gpio-always-on gpio-controller #gpio-cells interrupts-extended pinctrl-names pinctrl-0 pagesize bci3v1-supply ti,use-leds ti,pullups usb1v5-supply usb1v8-supply usb3v1-supply usb_mode #phy-cells #pwm-cells keypad,num-rows keypad,num-columns linux,keymap #io-channel-cells #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx ti,spi-num-cs vcc-supply spi-max-frequency pendown-gpio ti,x-min ti,x-max ti,y-min ti,y-max ti,x-plate-ohms ti,pressure-max ti,debounce-max ti,debounce-tol ti,debounce-rep linux,wakeup ti,dual-volt pbias-supply bus-width vmmc-supply vmmc_aux-supply non-removable cap-power-off-card ref-clock-frequency status #iommu-cells ti,#tlb-entries reg-names interrupt-names ti,buffer-size ti,timer-alwon ti,timer-dsp ti,timer-pwm ti,timer-secure port1-mode port2-mode phys gpmc,num-cs gpmc,num-waitpins nand-bus-width gpmc,device-width ti,nand-ecc-opt gpmc,cs-on-ns gpmc,cs-rd-off-ns gpmc,cs-wr-off-ns gpmc,adv-on-ns gpmc,adv-rd-off-ns gpmc,adv-wr-off-ns gpmc,we-on-ns gpmc,we-off-ns gpmc,oe-on-ns gpmc,oe-off-ns gpmc,page-burst-access-ns gpmc,access-ns gpmc,cycle2cycle-delay-ns gpmc,rd-cycle-ns gpmc,wr-cycle-ns gpmc,wr-access-ns gpmc,wr-data-mux-bus-ns label bank-width gpmc,cycle2cycle-samecsen gpmc,cycle2cycle-diffcsen gpmc,bus-turnaround-ns gpmc,wait-monitoring-ns gpmc,clk-activation-ns vddvario-supply vdd33a-supply reg-io-width smsc,save-mac-address multipoint num-eps ram-bits interface-type usb-phy phy-names power vdda-supply remote-endpoint ti,channels #address-cell ti,tranxdone-status-mask ti,settling-time ti,clock-cycles ti,abb_info iommus ti,phy-type gpios linux,default-trigger startup-delay-us reset-gpios ti,model ti,mcbsp regulator-always-on enable-active-high vin-supply 