  #   8     (            	  T                                                      '   ti,omap3-evm-37xx ti,omap3630 ti,omap3           &            7TI OMAP37XX EVM (TMDSEVM3730)      chosen        aliases          =/ocp/i2c@48070000            B/ocp/i2c@48072000            G/ocp/i2c@48060000            L/ocp/serial@4806a000             T/ocp/serial@4806c000             \/ocp/serial@49020000             d/ocp/serial@49042000          	   l/display          memory           umemory                       cpus                                 cpu@0            arm,cortex-a8            ucpu                                   cpu                      s 	' O 5  7                     pmu          arm,cortex-a8-pmu            T                           debugss       soc          ti,omap-infra      mpu          ti,omap3-mpu             mpu       iva       
   ti,iva2.2            iva    dsp          ti,omap3-c64                ocp          ti,omap3-l3-smx simple-bus           h                  	   
                                            l3_main    l4@48000000          ti,omap3-l4-core simple-bus                                       H         scm@2000             ti,omap3-scm simple-bus                                                                   pinmux@30             ti,omap3-padconf pinctrl-single             0  8                                                                   #          @           F      pinmux_twl4030_pins         N    A        @           F         pinmux_dss_dpi_pins2            N                                                                                                                                                            @           F         pinmux_mmc1_pins          P  N                                "    $    &          @           F         pinmux_mmc2_pins          0  N  (    *    ,    .  A  0    2          @           F         pinmux_uart3_pins           N  n  A   p            @           F         pinmux_wl12xx_gpio          N  P     N          @           F         pinmux_smsc911x_pins            N            @           F            scm_conf@270             syscon simple-bus              p  0                                        p  0        @           F      pbias_regulator          ti,pbias-omap3 ti,pbias-omap                          b      pbias_mmc_omap2430          ipbias_mmc_omap2430          x w@         -        @           F            clocks                               mcbsp5_mux_fck                       ti,composite-mux-clock                                        h        @           F         mcbsp5_fck                       ti,composite-clock                       mcbsp1_mux_fck                       ti,composite-mux-clock                                                @   
        F   
      mcbsp1_fck                       ti,composite-clock              	   
      mcbsp2_mux_fck                       ti,composite-mux-clock                                                @           F         mcbsp2_fck                       ti,composite-clock                       mcbsp3_mux_fck                       ti,composite-mux-clock                             h        @           F         mcbsp3_fck                       ti,composite-clock                       mcbsp4_mux_fck                       ti,composite-mux-clock                                        h        @           F         mcbsp4_fck                       ti,composite-clock                             clockdomains          pinmux@a00            ti,omap3-padconf pinctrl-single            
    \                                                                   #     pinmux_twl4030_vpins             N                                   @           F         pinmux_dss_dpi_pins1          0  N   
                                         @           F                  aes@480c5000             ti,omap3-aes             aes          HP    P                           A      B        tx rx         prm@48306000             ti,omap3-prm             H0`   @                clocks                               virt_16_8m_ck                        fixed-clock          Y         @           F         osc_sys_ck                       ti,mux-clock                                          @        @           F         sys_ck                       ti,divider-clock                                                 p                 @           F         sys_clkout1                      ti,gate-clock                          p                 dpll3_x2_ck                      fixed-factor-clock                                          dpll3_m2x2_ck                        fixed-factor-clock                                            @           F         dpll4_x2_ck                      fixed-factor-clock                                          corex2_fck                       fixed-factor-clock                                            @           F         wkup_l4_ick                      fixed-factor-clock                                            @   N        F   N      corex2_d3_fck                        fixed-factor-clock                                            @           F         corex2_d5_fck                        fixed-factor-clock                                            @           F            clockdomains             cm@48004000          ti,omap3-cm          H @   @    clocks                               dummy_apb_pclk                       fixed-clock                   omap_32k_fck                         fixed-clock                    @   @        F   @      virt_12m_ck                      fixed-clock                   @           F         virt_13m_ck                      fixed-clock          ]@        @           F         virt_19200000_ck                         fixed-clock         $         @           F         virt_26000000_ck                         fixed-clock                 @           F         virt_38_4m_ck                        fixed-clock         I         @           F         dpll4_ck                         ti,omap3-dpll-per-j-type-clock                                  D  0        @           F         dpll4_m2_ck                      ti,divider-clock                           ?           H                 @            F          dpll4_m2x2_mul_ck                        fixed-factor-clock                                             @   !        F   !      dpll4_m2x2_ck                        ti,hsdiv-gate-clock             !                                        @   "        F   "      omap_96m_alwon_fck                       fixed-factor-clock              "                              @   )        F   )      dpll3_ck                         ti,omap3-dpll-core-clock                                    @  0        @           F         dpll3_m3_ck                      ti,divider-clock                                                 @                 @   #        F   #      dpll3_m3x2_mul_ck                        fixed-factor-clock              #                              @   $        F   $      dpll3_m3x2_ck                        ti,hsdiv-gate-clock             $                                        @   %        F   %      emu_core_alwon_ck                        fixed-factor-clock              %                              @   b        F   b      sys_altclk                       fixed-clock                     @   .        F   .      mcbsp_clks                       fixed-clock                     @           F         dpll3_m2_ck                      ti,divider-clock                                                 @                 @           F         core_ck                      fixed-factor-clock                                            @   &        F   &      dpll1_fck                        ti,divider-clock                &                                 	@                 @   '        F   '      dpll1_ck                         ti,omap3-dpll-clock                '           	  	$  	@  	4        @           F         dpll1_x2_ck                      fixed-factor-clock                                            @   (        F   (      dpll1_x2m2_ck                        ti,divider-clock                (                      	D                 @   <        F   <      cm_96m_fck                       fixed-factor-clock              )                              @   *        F   *      omap_96m_fck                         ti,mux-clock                *                         @        @   E        F   E      dpll4_m3_ck                      ti,divider-clock                                                  @                 @   +        F   +      dpll4_m3x2_mul_ck                        fixed-factor-clock              +                              @   ,        F   ,      dpll4_m3x2_ck                        ti,hsdiv-gate-clock             ,                                        @   -        F   -      omap_54m_fck                         ti,mux-clock                -   .                      @        @   8        F   8      cm_96m_d2_fck                        fixed-factor-clock              *                              @   /        F   /      omap_48m_fck                         ti,mux-clock                /   .                      @        @   0        F   0      omap_12m_fck                         fixed-factor-clock              0                              @   G        F   G      dpll4_m4_ck                      ti,divider-clock                                       @                 @   1        F   1      dpll4_m4x2_mul_ck                        ti,fixed-factor-clock               1        .           <            I        @   2        F   2      dpll4_m4x2_ck                        ti,gate-clock               2                                         I        @           F         dpll4_m5_ck                      ti,divider-clock                           ?           @                 @   3        F   3      dpll4_m5x2_mul_ck                        ti,fixed-factor-clock               3        .           <            I        @   4        F   4      dpll4_m5x2_ck                        ti,hsdiv-gate-clock             4                                         I        @   j        F   j      dpll4_m6_ck                      ti,divider-clock                                      ?           @                 @   5        F   5      dpll4_m6x2_mul_ck                        fixed-factor-clock              5                              @   6        F   6      dpll4_m6x2_ck                        ti,hsdiv-gate-clock             6                                        @   7        F   7      emu_per_alwon_ck                         fixed-factor-clock              7                              @   c        F   c      clkout2_src_gate_ck                       ti,composite-no-wait-gate-clock             &                      p        @   9        F   9      clkout2_src_mux_ck                       ti,composite-mux-clock              &      *   8           p        @   :        F   :      clkout2_src_ck                       ti,composite-clock              9   :        @   ;        F   ;      sys_clkout2                      ti,divider-clock                ;                      @           p         \      mpu_ck                       fixed-factor-clock              <                              @   =        F   =      arm_fck                      ti,divider-clock                =           	$                 emu_mpu_alwon_ck                         fixed-factor-clock              =                              @   d        F   d      l3_ick                       ti,divider-clock                &                      
@                 @   >        F   >      l4_ick                       ti,divider-clock                >                                 
@                 @   ?        F   ?      rm_ick                       ti,divider-clock                ?                                 @               gpt10_gate_fck                       ti,composite-gate-clock                                   
         @   A        F   A      gpt10_mux_fck                        ti,composite-mux-clock              @                         
@        @   B        F   B      gpt10_fck                        ti,composite-clock              A   B      gpt11_gate_fck                       ti,composite-gate-clock                                   
         @   C        F   C      gpt11_mux_fck                        ti,composite-mux-clock              @                         
@        @   D        F   D      gpt11_fck                        ti,composite-clock              C   D      core_96m_fck                         fixed-factor-clock              E                              @           F         mmchs2_fck                       ti,wait-gate-clock                         
                    @           F         mmchs1_fck                       ti,wait-gate-clock                         
                    @           F         i2c3_fck                         ti,wait-gate-clock                         
                    @           F         i2c2_fck                         ti,wait-gate-clock                         
                    @           F         i2c1_fck                         ti,wait-gate-clock                         
                    @           F         mcbsp5_gate_fck                      ti,composite-gate-clock                        
           
         @           F         mcbsp1_gate_fck                      ti,composite-gate-clock                        	           
         @   	        F   	      core_48m_fck                         fixed-factor-clock              0                              @   F        F   F      mcspi4_fck                       ti,wait-gate-clock              F           
                    @           F         mcspi3_fck                       ti,wait-gate-clock              F           
                    @           F         mcspi2_fck                       ti,wait-gate-clock              F           
                    @           F         mcspi1_fck                       ti,wait-gate-clock              F           
                    @           F         uart2_fck                        ti,wait-gate-clock              F           
                    @           F         uart1_fck                        ti,wait-gate-clock              F           
                    @           F         core_12m_fck                         fixed-factor-clock              G                              @   H        F   H      hdq_fck                      ti,wait-gate-clock              H           
                    @           F         core_l3_ick                      fixed-factor-clock              >                              @   I        F   I      sdrc_ick                         ti,wait-gate-clock              I           
                   @           F         gpmc_fck                         fixed-factor-clock              I                            core_l4_ick                      fixed-factor-clock              ?                              @   J        F   J      mmchs2_ick                       ti,omap3-interface-clock                J           
                   @           F         mmchs1_ick                       ti,omap3-interface-clock                J           
                   @           F         hdq_ick                      ti,omap3-interface-clock                J           
                   @           F         mcspi4_ick                       ti,omap3-interface-clock                J           
                   @           F         mcspi3_ick                       ti,omap3-interface-clock                J           
                   @           F         mcspi2_ick                       ti,omap3-interface-clock                J           
                   @           F         mcspi1_ick                       ti,omap3-interface-clock                J           
                   @           F         i2c3_ick                         ti,omap3-interface-clock                J           
                   @           F         i2c2_ick                         ti,omap3-interface-clock                J           
                   @           F         i2c1_ick                         ti,omap3-interface-clock                J           
                   @           F         uart2_ick                        ti,omap3-interface-clock                J           
                   @           F         uart1_ick                        ti,omap3-interface-clock                J           
                   @           F         gpt11_ick                        ti,omap3-interface-clock                J           
                   @           F         gpt10_ick                        ti,omap3-interface-clock                J           
                   @           F         mcbsp5_ick                       ti,omap3-interface-clock                J           
           
        @           F         mcbsp1_ick                       ti,omap3-interface-clock                J           
           	        @           F         omapctrl_ick                         ti,omap3-interface-clock                J           
                   @           F         dss_tv_fck                       ti,gate-clock               8                               @           F         dss_96m_fck                      ti,gate-clock               E                               @           F         dss2_alwon_fck                       ti,gate-clock                                              @           F         dummy_ck                         fixed-clock                   gpt1_gate_fck                        ti,composite-gate-clock                                             @   K        F   K      gpt1_mux_fck                         ti,composite-mux-clock              @              @        @   L        F   L      gpt1_fck                         ti,composite-clock              K   L      aes2_ick                         ti,omap3-interface-clock                J                      
        @           F         wkup_32k_fck                         fixed-factor-clock              @                              @   M        F   M      gpio1_dbck                       ti,gate-clock               M                               @           F         sha12_ick                        ti,omap3-interface-clock                J           
                   @           F         wdt2_fck                         ti,wait-gate-clock              M                               @           F         wdt2_ick                         ti,omap3-interface-clock                N                              @           F         wdt1_ick                         ti,omap3-interface-clock                N                              @           F         gpio1_ick                        ti,omap3-interface-clock                N                              @           F         omap_32ksync_ick                         ti,omap3-interface-clock                N                              @           F         gpt12_ick                        ti,omap3-interface-clock                N                              @           F         gpt1_ick                         ti,omap3-interface-clock                N                               @           F         per_96m_fck                      fixed-factor-clock              )                              @           F         per_48m_fck                      fixed-factor-clock              0                              @   O        F   O      uart3_fck                        ti,wait-gate-clock              O                               @           F         gpt2_gate_fck                        ti,composite-gate-clock                                            @   P        F   P      gpt2_mux_fck                         ti,composite-mux-clock              @              @        @   Q        F   Q      gpt2_fck                         ti,composite-clock              P   Q      gpt3_gate_fck                        ti,composite-gate-clock                                            @   R        F   R      gpt3_mux_fck                         ti,composite-mux-clock              @                         @        @   S        F   S      gpt3_fck                         ti,composite-clock              R   S      gpt4_gate_fck                        ti,composite-gate-clock                                            @   T        F   T      gpt4_mux_fck                         ti,composite-mux-clock              @                         @        @   U        F   U      gpt4_fck                         ti,composite-clock              T   U      gpt5_gate_fck                        ti,composite-gate-clock                                            @   V        F   V      gpt5_mux_fck                         ti,composite-mux-clock              @                         @        @   W        F   W      gpt5_fck                         ti,composite-clock              V   W      gpt6_gate_fck                        ti,composite-gate-clock                                            @   X        F   X      gpt6_mux_fck                         ti,composite-mux-clock              @                         @        @   Y        F   Y      gpt6_fck                         ti,composite-clock              X   Y      gpt7_gate_fck                        ti,composite-gate-clock                                            @   Z        F   Z      gpt7_mux_fck                         ti,composite-mux-clock              @                         @        @   [        F   [      gpt7_fck                         ti,composite-clock              Z   [      gpt8_gate_fck                        ti,composite-gate-clock                        	                    @   \        F   \      gpt8_mux_fck                         ti,composite-mux-clock              @                         @        @   ]        F   ]      gpt8_fck                         ti,composite-clock              \   ]      gpt9_gate_fck                        ti,composite-gate-clock                        
                    @   ^        F   ^      gpt9_mux_fck                         ti,composite-mux-clock              @                         @        @   _        F   _      gpt9_fck                         ti,composite-clock              ^   _      per_32k_alwon_fck                        fixed-factor-clock              @                              @   `        F   `      gpio6_dbck                       ti,gate-clock               `                               @           F         gpio5_dbck                       ti,gate-clock               `                               @           F         gpio4_dbck                       ti,gate-clock               `                               @           F         gpio3_dbck                       ti,gate-clock               `                               @           F         gpio2_dbck                       ti,gate-clock               `                               @           F         wdt3_fck                         ti,wait-gate-clock              `                               @           F         per_l4_ick                       fixed-factor-clock              ?                              @   a        F   a      gpio6_ick                        ti,omap3-interface-clock                a                              @           F         gpio5_ick                        ti,omap3-interface-clock                a                              @           F         gpio4_ick                        ti,omap3-interface-clock                a                              @           F         gpio3_ick                        ti,omap3-interface-clock                a                              @           F         gpio2_ick                        ti,omap3-interface-clock                a                              @           F         wdt3_ick                         ti,omap3-interface-clock                a                              @           F         uart3_ick                        ti,omap3-interface-clock                a                              @           F         uart4_ick                        ti,omap3-interface-clock                a                              @           F         gpt9_ick                         ti,omap3-interface-clock                a                      
        @           F         gpt8_ick                         ti,omap3-interface-clock                a                      	        @           F         gpt7_ick                         ti,omap3-interface-clock                a                              @           F         gpt6_ick                         ti,omap3-interface-clock                a                              @           F         gpt5_ick                         ti,omap3-interface-clock                a                              @           F         gpt4_ick                         ti,omap3-interface-clock                a                              @           F         gpt3_ick                         ti,omap3-interface-clock                a                              @           F         gpt2_ick                         ti,omap3-interface-clock                a                              @           F         mcbsp2_ick                       ti,omap3-interface-clock                a                               @           F         mcbsp3_ick                       ti,omap3-interface-clock                a                              @           F         mcbsp4_ick                       ti,omap3-interface-clock                a                              @           F         mcbsp2_gate_fck                      ti,composite-gate-clock                                             @           F         mcbsp3_gate_fck                      ti,composite-gate-clock                                            @           F         mcbsp4_gate_fck                      ti,composite-gate-clock                                            @           F         emu_src_mux_ck                       ti,mux-clock                   b   c   d           @        @   e        F   e      emu_src_ck                       ti,clkdm-gate-clock             e        @   f        F   f      pclk_fck                         ti,divider-clock                f                                 @               pclkx2_fck                       ti,divider-clock                f                                 @               atclk_fck                        ti,divider-clock                f                                 @               traceclk_src_fck                         ti,mux-clock                   b   c   d                      @        @   g        F   g      traceclk_fck                         ti,divider-clock                g                                 @               secure_32k_fck                       fixed-clock                    @   h        F   h      gpt12_fck                        fixed-factor-clock              h                            wdt1_fck                         fixed-factor-clock              h                            security_l4_ick2                         fixed-factor-clock              ?                              @   i        F   i      aes1_ick                         ti,omap3-interface-clock                i                      
      rng_ick                      ti,omap3-interface-clock                i           
                 sha11_ick                        ti,omap3-interface-clock                i           
                 des1_ick                         ti,omap3-interface-clock                i           
                  cam_mclk                         ti,gate-clock               j                                 I      cam_ick                   !   ti,omap3-no-wait-interface-clock                ?                               @           F         csi2_96m_fck                         ti,gate-clock                                              @           F         security_l3_ick                      fixed-factor-clock              >                              @   k        F   k      pka_ick                      ti,omap3-interface-clock                k           
                 icr_ick                      ti,omap3-interface-clock                J           
                 des2_ick                         ti,omap3-interface-clock                J           
                 mspro_ick                        ti,omap3-interface-clock                J           
                 mailboxes_ick                        ti,omap3-interface-clock                J           
                 ssi_l4_ick                       fixed-factor-clock              ?                              @   r        F   r      sr1_fck                      ti,wait-gate-clock                                           sr2_fck                      ti,wait-gate-clock                                           sr_l4_ick                        fixed-factor-clock              ?                            dpll2_fck                        ti,divider-clock                &                                  @                 @   l        F   l      dpll2_ck                         ti,omap3-dpll-clock                l               $   @   4         r                          @   m        F   m      dpll2_m2_ck                      ti,divider-clock                m                       D                 @   n        F   n      iva2_ck                      ti,wait-gate-clock              n                                 @           F         modem_fck                        ti,omap3-interface-clock                           
                    @           F         sad2d_ick                        ti,omap3-interface-clock                >           
                   @           F         mad2d_ick                        ti,omap3-interface-clock                >           
                   @           F         mspro_fck                        ti,wait-gate-clock                         
                  ssi_ssr_gate_fck_3430es2                          ti,composite-no-wait-gate-clock                                    
         @   o        F   o      ssi_ssr_div_fck_3430es2                      ti,composite-divider-clock                                    
@      $                                        @   p        F   p      ssi_ssr_fck_3430es2                      ti,composite-clock              o   p        @   q        F   q      ssi_sst_fck_3430es2                      fixed-factor-clock              q                              @           F         hsotgusb_ick_3430es2                      "   ti,omap3-hsotgusb-interface-clock               I           
                   @           F         ssi_ick_3430es2                      ti,omap3-ssi-interface-clock                r           
                    @           F         usim_gate_fck                        ti,composite-gate-clock             E           	                    @   }        F   }      sys_d2_ck                        fixed-factor-clock                                            @   t        F   t      omap_96m_d2_fck                      fixed-factor-clock              E                              @   u        F   u      omap_96m_d4_fck                      fixed-factor-clock              E                              @   v        F   v      omap_96m_d8_fck                      fixed-factor-clock              E                              @   w        F   w      omap_96m_d10_fck                         fixed-factor-clock              E                      
        @   x        F   x      dpll5_m2_d4_ck                       fixed-factor-clock              s                              @   y        F   y      dpll5_m2_d8_ck                       fixed-factor-clock              s                              @   z        F   z      dpll5_m2_d16_ck                      fixed-factor-clock              s                              @   {        F   {      dpll5_m2_d20_ck                      fixed-factor-clock              s                              @   |        F   |      usim_mux_fck                         ti,composite-mux-clock        (         t   u   v   w   x   y   z   {   |                      @                 @   ~        F   ~      usim_fck                         ti,composite-clock              }   ~      usim_ick                         ti,omap3-interface-clock                N                      	        @           F         dpll5_ck                         ti,omap3-dpll-clock                             $  L  4         r                 @           F         dpll5_m2_ck                      ti,divider-clock                                      P                 @   s        F   s      sgx_gate_fck                         ti,composite-gate-clock             &                               @           F         core_d3_ck                       fixed-factor-clock              &                              @           F         core_d4_ck                       fixed-factor-clock              &                              @           F         core_d6_ck                       fixed-factor-clock              &                              @           F         omap_192m_alwon_fck                      fixed-factor-clock              "                              @           F         core_d2_ck                       fixed-factor-clock              &                              @           F         sgx_mux_fck                      ti,composite-mux-clock                        *                       @        @           F         sgx_fck                      ti,composite-clock                       sgx_ick                      ti,wait-gate-clock              >                               @           F         cpefuse_fck                      ti,gate-clock                          
                    @           F         ts_fck                       ti,gate-clock               @           
                   @           F         usbtll_fck                       ti,wait-gate-clock              s           
                   @           F         usbtll_ick                       ti,omap3-interface-clock                J           
                   @           F         mmchs3_ick                       ti,omap3-interface-clock                J           
                   @           F         mmchs3_fck                       ti,wait-gate-clock                         
                    @           F         dss1_alwon_fck_3430es2                       ti,dss-gate-clock                                                I        @           F         dss_ick_3430es2                      ti,omap3-dss-interface-clock                ?                               @           F         usbhost_120m_fck                         ti,gate-clock               s                               @           F         usbhost_48m_fck                      ti,dss-gate-clock               0                                @           F         usbhost_ick                      ti,omap3-dss-interface-clock                ?                               @           F         uart4_fck                        ti,wait-gate-clock              O                               @           F            clockdomains       core_l3_clkdm            ti,clockdomain                       dpll3_clkdm          ti,clockdomain                    dpll1_clkdm          ti,clockdomain                    per_clkdm            ti,clockdomain        l                                                                                          emu_clkdm            ti,clockdomain              f      dpll4_clkdm          ti,clockdomain                    wkup_clkdm           ti,clockdomain        $                                    dss_clkdm            ti,clockdomain                                core_l4_clkdm            ti,clockdomain                                                                                                                                cam_clkdm            ti,clockdomain                       iva2_clkdm           ti,clockdomain                    dpll2_clkdm          ti,clockdomain              m      d2d_clkdm            ti,clockdomain                          dpll5_clkdm          ti,clockdomain                    sgx_clkdm            ti,clockdomain                    usbhost_clkdm            ti,clockdomain                                counter@48320000             ti,omap-counter32k           H2               counter_32k       interrupt-controller@48200000            ti,omap3-intc                                  H              @           F         dma-controller@48056000       "   ti,omap3630-sdma ti,omap3430-sdma            H`                                                           `        @           F         gpio@48310000            ti,omap3-gpio            H1                          gpio1                                                              @          F        gpio@49050000            ti,omap3-gpio            I                          gpio2                                                   gpio@49052000            ti,omap3-gpio            I                          gpio3                                                   gpio@49054000            ti,omap3-gpio            I@                          gpio4                                                   gpio@49056000            ti,omap3-gpio            I`                !         gpio5                                                     @           F         gpio@49058000            ti,omap3-gpio            I                "         gpio6                                                     @           F         serial@4806a000          ti,omap3-uart            H                   H     R              1      2        tx rx            uart1           l       serial@4806c000          ti,omap3-uart            H                  I     J              3      4        tx rx            uart2           l       serial@49020000          ti,omap3-uart            I                   J     n              5      6        tx rx            uart3           l         default         !         i2c@48070000             ti,omap3-i2c             H                 8                            tx rx                                      i2c1             '@   twl@48              H                     &            ti,twl4030                                default         !         rtc          ti,twl4030-rtc                    bci          ti,twl4030-bci              	           +         watchdog             ti,twl4030-wdt        regulator-vaux1          ti,twl4030-vaux1          regulator-vaux2          ti,twl4030-vaux2          regulator-vaux3          ti,twl4030-vaux3          regulator-vaux4          ti,twl4030-vaux4          regulator-vdd1           ti,twl4030-vdd1         x 	'                  @           F         regulator-vdac           ti,twl4030-vdac         x w@         w@      regulator-vio            ti,twl4030-vio        regulator-vintana1           ti,twl4030-vintana1       regulator-vintana2           ti,twl4030-vintana2       regulator-vintdig            ti,twl4030-vintdig        regulator-vmmc1          ti,twl4030-vmmc1            x :         0        @           F         regulator-vmmc2          ti,twl4030-vmmc2            x :         0        @           F         regulator-vusb1v5            ti,twl4030-vusb1v5          @           F         regulator-vusb1v8            ti,twl4030-vusb1v8          @           F         regulator-vusb3v1            ti,twl4030-vusb3v1          @           F         regulator-vpll1          ti,twl4030-vpll1          regulator-vpll2          ti,twl4030-vpll2            x w@         w@         9      regulator-vsim           ti,twl4030-vsim         x w@         -        @           F         gpio             ti,twl4030-gpio                                                    M        @           F         twl4030-usb          ti,twl4030-usb              
           Y           g           u                                  @           F         pwm          ti,twl4030-pwm                   pwmled           ti,twl4030-pwmled                    pwrbutton            ti,twl4030-pwrbutton                      keypad           ti,twl4030-keypad                                           8             	  
 7    S         madc             ti,twl4030-madc                              power         1   ti,twl4030-power-omap3-evm ti,twl4030-power-idle                         i2c@48072000             ti,omap3-i2c             H                 9                            tx rx                                      i2c2                   i2c@48060000             ti,omap3-i2c             H                 =                            tx rx                                      i2c3                tvp5146@5c           ti,tvp5146m2                \         mailbox@48094000             ti,omap3-mailbox             mailbox          H	@                                                     dsp         $                    /                    spi@48098000             ti,omap2-mcspi           H	                A                                   mcspi1          :         @        #      $      %      &      '      (      )      *         tx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3    tsc2046@0                         ti,tsc2046          H B@        Z           e            n@          w                       (                                        &                                              spi@4809a000             ti,omap2-mcspi           H	                B                                   mcspi2          :                  +      ,      -      .        tx0 rx0 tx1 rx1       spi@480b8000             ti,omap2-mcspi           H                [                                   mcspi3          :                                            tx0 rx0 tx1 rx1       spi@480ba000             ti,omap2-mcspi           H                0                                   mcspi4          :                 F      G        tx0 rx0       1w@480b2000          ti,omap3-1w          H                 :         hdq1w         mmc@4809c000             ti,omap3-hsmmc           H	                S         mmc1                           =      >        tx rx                            S                                              default         !         mmc@480b4000             ti,omap3-hsmmc           H@                V         mmc2                  /      0        tx rx                                                                             default         !      wlcore@2          
   ti,wl1271                        &                          /I          mmc@480ad000             ti,omap3-hsmmc           H
                ^         mmc3                  M      N        tx rx         	  Cdisabled          mmu@480bd400            J             ti,omap2-iommu           H                         mmu_isp         W           @           F         mmu@5d000000            J             ti,omap2-iommu           ]                           mmu_iva       	  Cdisabled          wdt@48314000             ti,omap3-wdt             H1@          
   wd_timer2         mcbsp@48074000           ti,omap3-mcbsp           H@            gmpu                ;   <        qcommon tx rx                        mcbsp1                               tx rx         	  Cdisabled          mcbsp@49022000           ti,omap3-mcbsp           I     I            gmpu sidetone                   >   ?           qcommon tx rx sidetone                       mcbsp2 mcbsp2_sidetone                !      "        tx rx         	  Cdisabled          mcbsp@49024000           ti,omap3-mcbsp           I@    I            gmpu sidetone                   Y   Z           qcommon tx rx sidetone                       mcbsp3 mcbsp3_sidetone                              tx rx         	  Cdisabled          mcbsp@49026000           ti,omap3-mcbsp           I`            gmpu                6   7        qcommon tx rx                        mcbsp4                              tx rx         	  Cdisabled          mcbsp@48096000           ti,omap3-mcbsp           H	`            gmpu                Q   R        qcommon tx rx                        mcbsp5                              tx rx         	  Cdisabled          sham@480c3000            ti,omap3-sham            sham             H0    d            1              E        rx        smartreflex@480cb000             ti,omap3-smartreflex-core            smartreflex_core             H                      smartreflex@480c9000             ti,omap3-smartreflex-iva             smartreflex_mpu_iva          H                      timer@48318000           ti,omap3430-timer            H1                %         timer1                 timer@49032000           ti,omap3430-timer            I                 &         timer2        timer@49034000           ti,omap3430-timer            I@                '         timer3        timer@49036000           ti,omap3430-timer            I`                (         timer4        timer@49038000           ti,omap3430-timer            I                )         timer5                 timer@4903a000           ti,omap3430-timer            I                *         timer6                 timer@4903c000           ti,omap3430-timer            I                +         timer7                 timer@4903e000           ti,omap3430-timer            I                ,         timer8                          timer@49040000           ti,omap3430-timer            I                 -         timer9                 timer@48086000           ti,omap3430-timer            H`                .         timer10                timer@48088000           ti,omap3430-timer            H                /         timer11                timer@48304000           ti,omap3430-timer            H0@                _         timer12                         usbhstll@48062000            ti,usbhs-tll             H                 N         usb_tll_hs        usbhshost@48064000           ti,usbhs-host            H@             usb_host_hs                                       ohci@48064400            ti,ohci-omap3            HD             &               L      ehci@48064800            ti,ehci-omap             HH             &               M         gpmc@6e000000            ti,omap3430-gpmc             gpmc             n                                                                                                ,         ethernet@gpmc            smsc,lan9221 smsc,lan9115                                                       8           F           X           j            y              (           -                      -                                            x        
           $   K        ;   K        U            m                                                                               &                                             default         !         nand@0,0            hynix,h8kds0un0mer-4em                                                    bch8                        8            F   ,        X   ,        j           y   "           ,           (           6           @           R           R           (                                        partition@0       	  .X-Loader                          partition@0x80000           .U-Boot                       partition@0x1c0000          .Environment           $           partition@0x280000          .Kernel            (   P        partition@0x780000          .Filesystem            x                usb_otg_hs@480ab000          ti,omap3-musb            H
                \   ]        qmc dma           usb_otg_hs          4           ?           G           P            _           g         	  lusb2-phy                       v   2      dss@48050000             ti,omap3-dss             H             Cok        	   dss_core                         fck                                            default         !         dispc@48050400           ti,omap3-dispc           H                      
   dss_dispc                        fck       encoder@4804fc00             ti,omap3-dsi             H    H    @H             gproto phy pll                     	  Cdisabled          	   dss_dsi1                            fck sys_clk       encoder@48050800             ti,omap3-rfbi            H          	  Cdisabled          	   dss_rfbi                            fck ick       encoder@48050c00             ti,omap3-venc            H          	  Cdisabled          	   dss_venc                            fck tv_dac_clk        port       endpoint            |                      @          F              ssi-controller@48058000          ti,omap3-ssi             ssi         Cok           H    H            gsys gdd             G        qgdd_mpu                                                q                ssi_ssr_fck ssi_sst_fck ssi_ick    ssi-port@4805a000            ti,omap3-ssi-port            H    H            gtx rx            &               C   D      ssi-port@4805b000            ti,omap3-ssi-port            H    H            gtx rx            &               E   F         serial@49042000          ti,omap3-uart            I                 P              Q      R        tx rx            uart4           l       regulator-abb-mpu         
   ti,abb-v1           iabb_mpu_iva                                   H0r   H0h           gbase-address int-address                                                       `   s                     O                     7                                              pinmux@480025a0           ti,omap3-padconf pinctrl-single          H %   \                                                                   #        isp@480bc000             ti,omap3-isp             H   H                                   b                              ports                                         regulator-vddvario           regulator-fixed       	  ivddvario             9        @           F         regulator-vdd33a             regulator-fixed         ivdd33a           9        @           F         leds          
   gpio-leds      ledb            .omap3evm::ledb                            	default-on           wl12xx_vmmc          regulator-fixed         ivwl1271         x w@         w@                          	 p         	+        	>           default         !           @           F         backlight            gpio-backlight           	I                       regulator-lcd-3v3            regulator-fixed         ilcd_3v3         x 2Z         2Z        	 p                          	T        @           F         display          sharp,ls037v7dw01           .lcd         	f           	s                  	                $  	                               port       endpoint            |          @           F                  	#address-cells #size-cells compatible interrupt-parent model i2c0 i2c1 i2c2 serial0 serial1 serial2 serial3 display0 device_type reg clocks clock-names clock-latency operating-points cpu0-supply interrupts ti,hwmods ranges #interrupt-cells interrupt-controller pinctrl-single,register-width pinctrl-single,function-mask linux,phandle pinctrl-single,pins syscon regulator-name regulator-min-microvolt regulator-max-microvolt #clock-cells ti,bit-shift dmas dma-names clock-frequency ti,max-div ti,index-starts-at-one clock-mult clock-div ti,set-bit-to-disable ti,clock-mult ti,clock-div ti,set-rate-parent ti,index-power-of-two ti,low-power-stop ti,lock ti,low-power-bypass ti,dividers #dma-cells dma-channels dma-requests ti,gpio-always-on gpio-controller #gpio-cells interrupts-extended pinctrl-names pinctrl-0 bci3v1-supply regulator-always-on ti,use-leds usb1v5-supply usb1v8-supply usb3v1-supply usb_mode #phy-cells #pwm-cells keypad,num-rows keypad,num-columns linux,keymap #io-channel-cells ti,use_poweroff #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx ti,spi-num-cs spi-max-frequency vcc-supply ti,x-min ti,x-max ti,y-min ti,y-max ti,x-plate-ohms ti,pressure-max ti,swap-xy linux,wakeup pendown-gpio ti,dual-volt pbias-supply vmmc-supply vmmc_aux-supply bus-width non-removable cap-power-off-card ref-clock-frequency status #iommu-cells ti,#tlb-entries reg-names interrupt-names ti,buffer-size ti,timer-alwon ti,timer-dsp ti,timer-pwm ti,timer-secure gpmc,num-cs gpmc,num-waitpins bank-width gpmc,device-width gpmc,cycle2cycle-samecsen gpmc,cycle2cycle-diffcsen gpmc,cs-on-ns gpmc,cs-rd-off-ns gpmc,cs-wr-off-ns gpmc,adv-on-ns gpmc,adv-rd-off-ns gpmc,adv-wr-off-ns gpmc,oe-on-ns gpmc,oe-off-ns gpmc,we-on-ns gpmc,we-off-ns gpmc,rd-cycle-ns gpmc,wr-cycle-ns gpmc,access-ns gpmc,page-burst-access-ns gpmc,bus-turnaround-ns gpmc,cycle2cycle-delay-ns gpmc,wait-monitoring-ns gpmc,clk-activation-ns gpmc,wr-data-mux-bus-ns gpmc,wr-access-ns vddvario-supply vdd33a-supply reg-io-width smsc,save-mac-address linux,mtd-name nand-bus-width ti,nand-ecc-opt gpmc,sync-clk-ps label multipoint num-eps ram-bits interface-type usb-phy phys phy-names power remote-endpoint data-lines #address-cell ti,tranxdone-status-mask ti,settling-time ti,clock-cycles ti,abb_info iommus ti,phy-type gpios linux,default-trigger startup-delay-us enable-active-high vin-supply default-on enable-active-low power-supply enable-gpios reset-gpios mode-gpios 