    8    (                                                                   &   nokia,omap3-n900 ti,omap3430 ti,omap3            &            7Nokia N900     chosen        aliases           =         B/ocp/i2c@48070000            G/ocp/i2c@48072000            L/ocp/serial@4806a000             T/ocp/serial@4806c000             \/ocp/serial@49020000             d/ocp/i2c@48060000         memory           imemory           u            cpus                                 cpu@0            arm,cortex-a8            icpu          u             y            cpu                 (    H  А g8   O dp ` 	' p                     pmu          arm,cortex-a8-pmu            uT                           debugss       soc          ti,omap-infra      mpu          ti,omap3-mpu             mpu       iva       
   ti,iva2.2            iva    dsp          ti,omap3-c64                ocp          ti,omap3-l3-smx simple-bus           uh                  	   
                                            l3_main    l4@48000000          ti,omap3-l4-core simple-bus                                       H         scm@2000             ti,omap3-scm simple-bus          u                                                         pinmux@30             ti,omap3-padconf pinctrl-single          u   0  8                                                                              4default         B           H      pinmux_uart2_pins           P  J     H            B           H         pinmux_uart3_pins           P  n     p            B           H         pinmux_ethernet_pins            P             l           B          H        pinmux_gpmc_pins          h  P   J       L       N       n      p      r      t      v      x      z      |                        B           H         pinmux_i2c1_pins            P                  B           H         pinmux_i2c2_pins            P                  B           H         pinmux_i2c3_pins            P                  B           H         pinmux_debug_led_pins           P  h           B          H        pinmux_mcspi4_pins           P  \  	  b  	  `     f           B           H         pinmux_mmc1_pins          0  P                                B           H         pinmux_mmc2_pins          P  P  (    *    ,    .    0    2    4    6    8    :          B           H         pinmux_acx565akm_pins           P              B           H         pinmux_dss_sdi_pins       0  P                                            B          H        pinmux_wl1251           P         Z          B           H         pinmux_ssi        @  P  P    N     R  A  L     T    V    X     Z           B  	        H  	      pinmux_modem          0  P           A                    ^           B          H        pinmux_twl4030_pins         P    A        B           H            scm_conf@270             syscon simple-bus            u  p  0                                        p  0        B           H      pbias_regulator          ti,pbias-omap3 ti,pbias-omap             u             d      pbias_mmc_omap2430          kpbias_mmc_omap2430          z w@         -        B           H            clocks                               mcbsp5_mux_fck                       ti,composite-mux-clock           y                          u   h        B           H         mcbsp5_fck                       ti,composite-clock           y            mcbsp1_mux_fck                       ti,composite-mux-clock           y                          u           B   
        H   
      mcbsp1_fck                       ti,composite-clock           y   	   
      mcbsp2_mux_fck                       ti,composite-mux-clock           y                          u           B           H         mcbsp2_fck                       ti,composite-clock           y            mcbsp3_mux_fck                       ti,composite-mux-clock           y               u   h        B           H         mcbsp3_fck                       ti,composite-clock           y            mcbsp4_mux_fck                       ti,composite-mux-clock           y                          u   h        B           H         mcbsp4_fck                       ti,composite-clock           y                  clockdomains          pinmux@a00            ti,omap3-padconf pinctrl-single          u  
    \                                                                         pinmux_twl4030_vpins             P                                   B           H                  aes@480c5000             ti,omap3-aes             aes          uHP    P                           A      B        tx rx         	  disabled          prm@48306000             ti,omap3-prm             uH0`   @                clocks                               virt_16_8m_ck                        fixed-clock          Y         B           H         osc_sys_ck                       ti,mux-clock             y                           u  @        B           H         sys_ck                       ti,divider-clock             y                                  u  p                 B           H         sys_clkout1                      ti,gate-clock            y            u  p                 dpll3_x2_ck                      fixed-factor-clock           y                               dpll3_m2x2_ck                        fixed-factor-clock           y                                 B           H         dpll4_x2_ck                      fixed-factor-clock           y                               corex2_fck                       fixed-factor-clock           y                                 B           H         wkup_l4_ick                      fixed-factor-clock           y                                 B   N        H   N      corex2_d3_fck                        fixed-factor-clock           y                                 B           H         corex2_d5_fck                        fixed-factor-clock           y                                 B           H            clockdomains             cm@48004000          ti,omap3-cm          uH @   @    clocks                               dummy_apb_pclk                       fixed-clock                   omap_32k_fck                         fixed-clock                    B   @        H   @      virt_12m_ck                      fixed-clock                   B           H         virt_13m_ck                      fixed-clock          ]@        B           H         virt_19200000_ck                         fixed-clock         $         B           H         virt_26000000_ck                         fixed-clock                 B           H         virt_38_4m_ck                        fixed-clock         I         B           H         dpll4_ck                         ti,omap3-dpll-per-clock          y               u        D  0        B           H         dpll4_m2_ck                      ti,divider-clock             y              ?         u  H                 B            H          dpll4_m2x2_mul_ck                        fixed-factor-clock           y                                  B   !        H   !      dpll4_m2x2_ck                        ti,gate-clock            y   !                    u            !        B   "        H   "      omap_96m_alwon_fck                       fixed-factor-clock           y   "                              B   )        H   )      dpll3_ck                         ti,omap3-dpll-core-clock             y               u        @  0        B           H         dpll3_m3_ck                      ti,divider-clock             y                                  u  @                 B   #        H   #      dpll3_m3x2_mul_ck                        fixed-factor-clock           y   #                              B   $        H   $      dpll3_m3x2_ck                        ti,gate-clock            y   $                    u            !        B   %        H   %      emu_core_alwon_ck                        fixed-factor-clock           y   %                              B   b        H   b      sys_altclk                       fixed-clock                     B   .        H   .      mcbsp_clks                       fixed-clock                     B           H         dpll3_m2_ck                      ti,divider-clock             y                                  u  @                 B           H         core_ck                      fixed-factor-clock           y                                 B   &        H   &      dpll1_fck                        ti,divider-clock             y   &                               u  	@                 B   '        H   '      dpll1_ck                         ti,omap3-dpll-clock          y      '         u  	  	$  	@  	4        B           H         dpll1_x2_ck                      fixed-factor-clock           y                                 B   (        H   (      dpll1_x2m2_ck                        ti,divider-clock             y   (                    u  	D                 B   <        H   <      cm_96m_fck                       fixed-factor-clock           y   )                              B   *        H   *      omap_96m_fck                         ti,mux-clock             y   *                       u  @        B   E        H   E      dpll4_m3_ck                      ti,divider-clock             y                                   u  @                 B   +        H   +      dpll4_m3x2_mul_ck                        fixed-factor-clock           y   +                              B   ,        H   ,      dpll4_m3x2_ck                        ti,gate-clock            y   ,                    u            !        B   -        H   -      omap_54m_fck                         ti,mux-clock             y   -   .                    u  @        B   8        H   8      cm_96m_d2_fck                        fixed-factor-clock           y   *                              B   /        H   /      omap_48m_fck                         ti,mux-clock             y   /   .                    u  @        B   0        H   0      omap_12m_fck                         fixed-factor-clock           y   0                              B   G        H   G      dpll4_m4_ck                      ti,divider-clock             y                        u  @                 B   1        H   1      dpll4_m4x2_mul_ck                        ti,fixed-factor-clock            y   1        7           E            R        B   2        H   2      dpll4_m4x2_ck                        ti,gate-clock            y   2                    u            !         R        B           H         dpll4_m5_ck                      ti,divider-clock             y              ?         u  @                 B   3        H   3      dpll4_m5x2_mul_ck                        ti,fixed-factor-clock            y   3        7           E            R        B   4        H   4      dpll4_m5x2_ck                        ti,gate-clock            y   4                    u            !         R        B   j        H   j      dpll4_m6_ck                      ti,divider-clock             y                         ?         u  @                 B   5        H   5      dpll4_m6x2_mul_ck                        fixed-factor-clock           y   5                              B   6        H   6      dpll4_m6x2_ck                        ti,gate-clock            y   6                    u            !        B   7        H   7      emu_per_alwon_ck                         fixed-factor-clock           y   7                              B   c        H   c      clkout2_src_gate_ck                       ti,composite-no-wait-gate-clock          y   &                    u  p        B   9        H   9      clkout2_src_mux_ck                       ti,composite-mux-clock           y   &      *   8         u  p        B   :        H   :      clkout2_src_ck                       ti,composite-clock           y   9   :        B   ;        H   ;      sys_clkout2                      ti,divider-clock             y   ;                      @         u  p         e      mpu_ck                       fixed-factor-clock           y   <                              B   =        H   =      arm_fck                      ti,divider-clock             y   =         u  	$                 emu_mpu_alwon_ck                         fixed-factor-clock           y   =                              B   d        H   d      l3_ick                       ti,divider-clock             y   &                    u  
@                 B   >        H   >      l4_ick                       ti,divider-clock             y   >                               u  
@                 B   ?        H   ?      rm_ick                       ti,divider-clock             y   ?                               u  @               gpt10_gate_fck                       ti,composite-gate-clock          y                       u  
         B   A        H   A      gpt10_mux_fck                        ti,composite-mux-clock           y   @                       u  
@        B   B        H   B      gpt10_fck                        ti,composite-clock           y   A   B      gpt11_gate_fck                       ti,composite-gate-clock          y                       u  
         B   C        H   C      gpt11_mux_fck                        ti,composite-mux-clock           y   @                       u  
@        B   D        H   D      gpt11_fck                        ti,composite-clock           y   C   D      core_96m_fck                         fixed-factor-clock           y   E                              B           H         mmchs2_fck                       ti,wait-gate-clock           y            u  
                    B           H         mmchs1_fck                       ti,wait-gate-clock           y            u  
                    B           H         i2c3_fck                         ti,wait-gate-clock           y            u  
                    B           H         i2c2_fck                         ti,wait-gate-clock           y            u  
                    B           H         i2c1_fck                         ti,wait-gate-clock           y            u  
                    B           H         mcbsp5_gate_fck                      ti,composite-gate-clock          y              
         u  
         B           H         mcbsp1_gate_fck                      ti,composite-gate-clock          y              	         u  
         B   	        H   	      core_48m_fck                         fixed-factor-clock           y   0                              B   F        H   F      mcspi4_fck                       ti,wait-gate-clock           y   F         u  
                    B           H         mcspi3_fck                       ti,wait-gate-clock           y   F         u  
                    B           H         mcspi2_fck                       ti,wait-gate-clock           y   F         u  
                    B           H         mcspi1_fck                       ti,wait-gate-clock           y   F         u  
                    B           H         uart2_fck                        ti,wait-gate-clock           y   F         u  
                    B           H         uart1_fck                        ti,wait-gate-clock           y   F         u  
                    B           H         core_12m_fck                         fixed-factor-clock           y   G                              B   H        H   H      hdq_fck                      ti,wait-gate-clock           y   H         u  
                    B           H         core_l3_ick                      fixed-factor-clock           y   >                              B   I        H   I      sdrc_ick                         ti,wait-gate-clock           y   I         u  
                   B           H         gpmc_fck                         fixed-factor-clock           y   I                            core_l4_ick                      fixed-factor-clock           y   ?                              B   J        H   J      mmchs2_ick                       ti,omap3-interface-clock             y   J         u  
                   B           H         mmchs1_ick                       ti,omap3-interface-clock             y   J         u  
                   B           H         hdq_ick                      ti,omap3-interface-clock             y   J         u  
                   B           H         mcspi4_ick                       ti,omap3-interface-clock             y   J         u  
                   B           H         mcspi3_ick                       ti,omap3-interface-clock             y   J         u  
                   B           H         mcspi2_ick                       ti,omap3-interface-clock             y   J         u  
                   B           H         mcspi1_ick                       ti,omap3-interface-clock             y   J         u  
                   B           H         i2c3_ick                         ti,omap3-interface-clock             y   J         u  
                   B           H         i2c2_ick                         ti,omap3-interface-clock             y   J         u  
                   B           H         i2c1_ick                         ti,omap3-interface-clock             y   J         u  
                   B           H         uart2_ick                        ti,omap3-interface-clock             y   J         u  
                   B           H         uart1_ick                        ti,omap3-interface-clock             y   J         u  
                   B           H         gpt11_ick                        ti,omap3-interface-clock             y   J         u  
                   B           H         gpt10_ick                        ti,omap3-interface-clock             y   J         u  
                   B           H         mcbsp5_ick                       ti,omap3-interface-clock             y   J         u  
           
        B           H         mcbsp1_ick                       ti,omap3-interface-clock             y   J         u  
           	        B           H         omapctrl_ick                         ti,omap3-interface-clock             y   J         u  
                   B           H         dss_tv_fck                       ti,gate-clock            y   8         u                      B           H         dss_96m_fck                      ti,gate-clock            y   E         u                      B           H         dss2_alwon_fck                       ti,gate-clock            y            u                      B           H         dummy_ck                         fixed-clock                   gpt1_gate_fck                        ti,composite-gate-clock          y                        u           B   K        H   K      gpt1_mux_fck                         ti,composite-mux-clock           y   @            u  @        B   L        H   L      gpt1_fck                         ti,composite-clock           y   K   L      aes2_ick                         ti,omap3-interface-clock             y   J                    u  
        B           H         wkup_32k_fck                         fixed-factor-clock           y   @                              B   M        H   M      gpio1_dbck                       ti,gate-clock            y   M         u                      B           H         sha12_ick                        ti,omap3-interface-clock             y   J         u  
                   B           H         wdt2_fck                         ti,wait-gate-clock           y   M         u                      B           H         wdt2_ick                         ti,omap3-interface-clock             y   N         u                     B           H         wdt1_ick                         ti,omap3-interface-clock             y   N         u                     B           H         gpio1_ick                        ti,omap3-interface-clock             y   N         u                     B           H         omap_32ksync_ick                         ti,omap3-interface-clock             y   N         u                     B           H         gpt12_ick                        ti,omap3-interface-clock             y   N         u                     B           H         gpt1_ick                         ti,omap3-interface-clock             y   N         u                      B           H         per_96m_fck                      fixed-factor-clock           y   )                              B           H         per_48m_fck                      fixed-factor-clock           y   0                              B   O        H   O      uart3_fck                        ti,wait-gate-clock           y   O         u                      B           H         gpt2_gate_fck                        ti,composite-gate-clock          y                       u           B   P        H   P      gpt2_mux_fck                         ti,composite-mux-clock           y   @            u  @        B   Q        H   Q      gpt2_fck                         ti,composite-clock           y   P   Q      gpt3_gate_fck                        ti,composite-gate-clock          y                       u           B   R        H   R      gpt3_mux_fck                         ti,composite-mux-clock           y   @                       u  @        B   S        H   S      gpt3_fck                         ti,composite-clock           y   R   S      gpt4_gate_fck                        ti,composite-gate-clock          y                       u           B   T        H   T      gpt4_mux_fck                         ti,composite-mux-clock           y   @                       u  @        B   U        H   U      gpt4_fck                         ti,composite-clock           y   T   U      gpt5_gate_fck                        ti,composite-gate-clock          y                       u           B   V        H   V      gpt5_mux_fck                         ti,composite-mux-clock           y   @                       u  @        B   W        H   W      gpt5_fck                         ti,composite-clock           y   V   W      gpt6_gate_fck                        ti,composite-gate-clock          y                       u           B   X        H   X      gpt6_mux_fck                         ti,composite-mux-clock           y   @                       u  @        B   Y        H   Y      gpt6_fck                         ti,composite-clock           y   X   Y      gpt7_gate_fck                        ti,composite-gate-clock          y                       u           B   Z        H   Z      gpt7_mux_fck                         ti,composite-mux-clock           y   @                       u  @        B   [        H   [      gpt7_fck                         ti,composite-clock           y   Z   [      gpt8_gate_fck                        ti,composite-gate-clock          y              	         u           B   \        H   \      gpt8_mux_fck                         ti,composite-mux-clock           y   @                       u  @        B   ]        H   ]      gpt8_fck                         ti,composite-clock           y   \   ]      gpt9_gate_fck                        ti,composite-gate-clock          y              
         u           B   ^        H   ^      gpt9_mux_fck                         ti,composite-mux-clock           y   @                       u  @        B   _        H   _      gpt9_fck                         ti,composite-clock           y   ^   _      per_32k_alwon_fck                        fixed-factor-clock           y   @                              B   `        H   `      gpio6_dbck                       ti,gate-clock            y   `         u                      B           H         gpio5_dbck                       ti,gate-clock            y   `         u                      B           H         gpio4_dbck                       ti,gate-clock            y   `         u                      B           H         gpio3_dbck                       ti,gate-clock            y   `         u                      B           H         gpio2_dbck                       ti,gate-clock            y   `         u                      B           H         wdt3_fck                         ti,wait-gate-clock           y   `         u                      B           H         per_l4_ick                       fixed-factor-clock           y   ?                              B   a        H   a      gpio6_ick                        ti,omap3-interface-clock             y   a         u                     B           H         gpio5_ick                        ti,omap3-interface-clock             y   a         u                     B           H         gpio4_ick                        ti,omap3-interface-clock             y   a         u                     B           H         gpio3_ick                        ti,omap3-interface-clock             y   a         u                     B           H         gpio2_ick                        ti,omap3-interface-clock             y   a         u                     B           H         wdt3_ick                         ti,omap3-interface-clock             y   a         u                     B           H         uart3_ick                        ti,omap3-interface-clock             y   a         u                     B           H         uart4_ick                        ti,omap3-interface-clock             y   a         u                     B           H         gpt9_ick                         ti,omap3-interface-clock             y   a         u             
        B           H         gpt8_ick                         ti,omap3-interface-clock             y   a         u             	        B           H         gpt7_ick                         ti,omap3-interface-clock             y   a         u                     B           H         gpt6_ick                         ti,omap3-interface-clock             y   a         u                     B           H         gpt5_ick                         ti,omap3-interface-clock             y   a         u                     B           H         gpt4_ick                         ti,omap3-interface-clock             y   a         u                     B           H         gpt3_ick                         ti,omap3-interface-clock             y   a         u                     B           H         gpt2_ick                         ti,omap3-interface-clock             y   a         u                     B           H         mcbsp2_ick                       ti,omap3-interface-clock             y   a         u                      B           H         mcbsp3_ick                       ti,omap3-interface-clock             y   a         u                     B           H         mcbsp4_ick                       ti,omap3-interface-clock             y   a         u                     B           H         mcbsp2_gate_fck                      ti,composite-gate-clock          y                        u           B           H         mcbsp3_gate_fck                      ti,composite-gate-clock          y                       u           B           H         mcbsp4_gate_fck                      ti,composite-gate-clock          y                       u           B           H         emu_src_mux_ck                       ti,mux-clock             y      b   c   d         u  @        B   e        H   e      emu_src_ck                       ti,clkdm-gate-clock          y   e        B   f        H   f      pclk_fck                         ti,divider-clock             y   f                               u  @               pclkx2_fck                       ti,divider-clock             y   f                               u  @               atclk_fck                        ti,divider-clock             y   f                               u  @               traceclk_src_fck                         ti,mux-clock             y      b   c   d                    u  @        B   g        H   g      traceclk_fck                         ti,divider-clock             y   g                               u  @               secure_32k_fck                       fixed-clock                    B   h        H   h      gpt12_fck                        fixed-factor-clock           y   h                            wdt1_fck                         fixed-factor-clock           y   h                            security_l4_ick2                         fixed-factor-clock           y   ?                              B   i        H   i      aes1_ick                         ti,omap3-interface-clock             y   i                    u  
      rng_ick                      ti,omap3-interface-clock             y   i         u  
                 sha11_ick                        ti,omap3-interface-clock             y   i         u  
                 des1_ick                         ti,omap3-interface-clock             y   i         u  
                  cam_mclk                         ti,gate-clock            y   j                     u            R      cam_ick                   !   ti,omap3-no-wait-interface-clock             y   ?         u                      B           H         csi2_96m_fck                         ti,gate-clock            y            u                      B           H         security_l3_ick                      fixed-factor-clock           y   >                              B   k        H   k      pka_ick                      ti,omap3-interface-clock             y   k         u  
                 icr_ick                      ti,omap3-interface-clock             y   J         u  
                 des2_ick                         ti,omap3-interface-clock             y   J         u  
                 mspro_ick                        ti,omap3-interface-clock             y   J         u  
                 mailboxes_ick                        ti,omap3-interface-clock             y   J         u  
                 ssi_l4_ick                       fixed-factor-clock           y   ?                              B   r        H   r      sr1_fck                      ti,wait-gate-clock           y            u                    sr2_fck                      ti,wait-gate-clock           y            u                    sr_l4_ick                        fixed-factor-clock           y   ?                            dpll2_fck                        ti,divider-clock             y   &                               u   @                 B   l        H   l      dpll2_ck                         ti,omap3-dpll-clock          y      l         u      $   @   4         {                          B   m        H   m      dpll2_m2_ck                      ti,divider-clock             y   m                    u   D                 B   n        H   n      iva2_ck                      ti,wait-gate-clock           y   n         u                        B           H         modem_fck                        ti,omap3-interface-clock             y            u  
                    B           H         sad2d_ick                        ti,omap3-interface-clock             y   >         u  
                   B           H         mad2d_ick                        ti,omap3-interface-clock             y   >         u  
                   B           H         mspro_fck                        ti,wait-gate-clock           y            u  
                  ssi_ssr_gate_fck_3430es2                          ti,composite-no-wait-gate-clock          y                        u  
         B   o        H   o      ssi_ssr_div_fck_3430es2                      ti,composite-divider-clock           y                       u  
@      $                                        B   p        H   p      ssi_ssr_fck_3430es2                      ti,composite-clock           y   o   p        B   q        H   q      ssi_sst_fck_3430es2                      fixed-factor-clock           y   q                              B          H        hsotgusb_ick_3430es2                      "   ti,omap3-hsotgusb-interface-clock            y   I         u  
                   B           H         ssi_ick_3430es2                      ti,omap3-ssi-interface-clock             y   r         u  
                    B          H        usim_gate_fck                        ti,composite-gate-clock          y   E           	         u           B   }        H   }      sys_d2_ck                        fixed-factor-clock           y                                 B   t        H   t      omap_96m_d2_fck                      fixed-factor-clock           y   E                              B   u        H   u      omap_96m_d4_fck                      fixed-factor-clock           y   E                              B   v        H   v      omap_96m_d8_fck                      fixed-factor-clock           y   E                              B   w        H   w      omap_96m_d10_fck                         fixed-factor-clock           y   E                      
        B   x        H   x      dpll5_m2_d4_ck                       fixed-factor-clock           y   s                              B   y        H   y      dpll5_m2_d8_ck                       fixed-factor-clock           y   s                              B   z        H   z      dpll5_m2_d16_ck                      fixed-factor-clock           y   s                              B   {        H   {      dpll5_m2_d20_ck                      fixed-factor-clock           y   s                              B   |        H   |      usim_mux_fck                         ti,composite-mux-clock        (   y      t   u   v   w   x   y   z   {   |                    u  @                 B   ~        H   ~      usim_fck                         ti,composite-clock           y   }   ~      usim_ick                         ti,omap3-interface-clock             y   N         u             	        B           H         dpll5_ck                         ti,omap3-dpll-clock          y               u    $  L  4         {                 B           H         dpll5_m2_ck                      ti,divider-clock             y                       u  P                 B   s        H   s      sgx_gate_fck                         ti,composite-gate-clock          y   &                    u           B           H         core_d3_ck                       fixed-factor-clock           y   &                              B           H         core_d4_ck                       fixed-factor-clock           y   &                              B           H         core_d6_ck                       fixed-factor-clock           y   &                              B           H         omap_192m_alwon_fck                      fixed-factor-clock           y   "                              B           H         core_d2_ck                       fixed-factor-clock           y   &                              B           H         sgx_mux_fck                      ti,composite-mux-clock            y            *                     u  @        B           H         sgx_fck                      ti,composite-clock           y            sgx_ick                      ti,wait-gate-clock           y   >         u                      B           H         cpefuse_fck                      ti,gate-clock            y            u  
                    B           H         ts_fck                       ti,gate-clock            y   @         u  
                   B           H         usbtll_fck                       ti,wait-gate-clock           y   s         u  
                   B           H         usbtll_ick                       ti,omap3-interface-clock             y   J         u  
                   B           H         mmchs3_ick                       ti,omap3-interface-clock             y   J         u  
                   B           H         mmchs3_fck                       ti,wait-gate-clock           y            u  
                    B           H         dss1_alwon_fck_3430es2                       ti,dss-gate-clock            y                        u            R        B           H         dss_ick_3430es2                      ti,omap3-dss-interface-clock             y   ?         u                      B           H         usbhost_120m_fck                         ti,gate-clock            y   s         u                      B           H         usbhost_48m_fck                      ti,dss-gate-clock            y   0         u                       B           H         usbhost_ick                      ti,omap3-dss-interface-clock             y   ?         u                      B           H            clockdomains       core_l3_clkdm            ti,clockdomain           y            dpll3_clkdm          ti,clockdomain           y         dpll1_clkdm          ti,clockdomain           y         per_clkdm            ti,clockdomain        h   y                                                                                    emu_clkdm            ti,clockdomain           y   f      dpll4_clkdm          ti,clockdomain           y         wkup_clkdm           ti,clockdomain        $   y                                 dss_clkdm            ti,clockdomain           y                     core_l4_clkdm            ti,clockdomain           y                                                                                                                     cam_clkdm            ti,clockdomain           y            iva2_clkdm           ti,clockdomain           y         dpll2_clkdm          ti,clockdomain           y   m      d2d_clkdm            ti,clockdomain           y               dpll5_clkdm          ti,clockdomain           y         sgx_clkdm            ti,clockdomain           y         usbhost_clkdm            ti,clockdomain           y                     counter@48320000             ti,omap-counter32k           uH2               counter_32k       interrupt-controller@48200000            ti,omap3-intc                                  uH              B           H         dma-controller@48056000       "   ti,omap3630-sdma ti,omap3430-sdma            uH`                                                           `        B           H         gpio@48310000            ti,omap3-gpio            uH1                          gpio1                                                            gpio@49050000            ti,omap3-gpio            uI                          gpio2                                                     B           H         gpio@49052000            ti,omap3-gpio            uI                          gpio3                                                     B           H         gpio@49054000            ti,omap3-gpio            uI@                          gpio4                                                     B           H         gpio@49056000            ti,omap3-gpio            uI`                !         gpio5                                                     B  
        H  
      gpio@49058000            ti,omap3-gpio            uI                "         gpio6                                                     B           H         serial@4806a000          ti,omap3-uart            uH                   H              1      2        tx rx            uart1           l       	  disabled          serial@4806c000          ti,omap3-uart            uH                  I     J              3      4        tx rx            uart2           l         4default                  serial@49020000          ti,omap3-uart            uI                   J     n              5      6        tx rx            uart3           l         4default                  i2c@48070000             ti,omap3-i2c             uH                 8                            tx rx                                      i2c1            4default                     !   twl@48           u   H                     &            ti,twl4030                                4default                  rtc          ti,twl4030-rtc                    bci          ti,twl4030-bci              	           &         watchdog             ti,twl4030-wdt        regulator-vaux1          ti,twl4030-vaux1            kV28         z *         *         4        B           H         regulator-vaux2          ti,twl4030-vaux2            kVCSI            z w@         w@      regulator-vaux3          ti,twl4030-vaux3          	  kVMMC2_30            z *         -        B           H         regulator-vaux4          ti,twl4030-vaux4            kVCAM_ANA_28         z *         *      regulator-vdd1           ti,twl4030-vdd1         z 	'                  B           H         regulator-vdac           ti,twl4030-vdac         z w@         w@        B          H        regulator-vio            ti,twl4030-vio          kVIO         z w@         w@        B           H         regulator-vintana1           ti,twl4030-vintana1       	  kVINTANA1             4      regulator-vintana2           ti,twl4030-vintana2       	  kVINTANA2            z )0         )0         4      regulator-vintdig            ti,twl4030-vintdig          kVINTDIG          4      regulator-vmmc1          ti,twl4030-vmmc1            z :         0        kVMMC1           B           H         regulator-vmmc2          ti,twl4030-vmmc2            z *         -        kV28_A            4        B           H         regulator-vusb1v5            ti,twl4030-vusb1v5          B           H         regulator-vusb1v8            ti,twl4030-vusb1v8          B           H         regulator-vusb3v1            ti,twl4030-vusb3v1          B           H         regulator-vpll1          ti,twl4030-vpll1            kVPLL            z w@         w@         4      regulator-vpll2          ti,twl4030-vpll2            z w@         w@      	  kVSDI_CSI             4      regulator-vsim           ti,twl4030-vsim         z w@         w@        kVMMC2_IO_18         B           H         gpio             ti,twl4030-gpio                                                   H            S ?        B          H        twl4030-usb          ti,twl4030-usb              
           `           n           |                                  B          H        pwm          ti,twl4030-pwm                   pwmled           ti,twl4030-pwmled                    pwrbutton            ti,twl4030-pwrbutton                      keypad           ti,twl4030-keypad                                                      3           ! " # $ % &   4 g  , - . C   / 0 1 2 9 9 i   l j  d * D   W     A B      madc             ti,twl4030-madc                                B          H        audio            ti,twl4030-audio                     power         4   ti,twl4030-power-n900 ti,twl4030-power-idle-osc-off                      i2c@48072000             ti,omap3-i2c             uH                 9                            tx rx                                      i2c2            4default                        tlv320aic3x@18           ti,tlv320aic3x           u                                            %           1           >           K           W           B          H        tlv320aic3x@19           ti,tlv320aic3x           u                             %           1           >           K           W           B          H        tsl2563@29           amstaos,tsl2563          u   )        g         lp5523@32            national,lp5523          u   2                          	       chan0           lp5523:kb1          2           d         chan1           lp5523:kb2          2           d         chan2           lp5523:kb3          2           d         chan3           lp5523:kb4          2           d         chan4         	  lp5523:b            2           d         chan5         	  lp5523:g            2           d         chan6         	  lp5523:r            2           d         chan7           lp5523:kb5          2           d         chan8           lp5523:kb6          2           d            bq27200@55           ti,bq27200           u   U      tpa6130a2@60             ti,tpa6130a2             u   `                                     B          H        si4713@63            silabs,si4713            u   c                                                               bq24150a@6b          ti,bq24150a          u   k           d          H          h        /          A   d        X   D        j            i2c@48060000             ti,omap3-i2c             uH                 =                            tx rx                                      i2c3            4default                        lis3lv02d@1d             st,lis3lv02d             u                                  &                                                                              
           	           2         +         9         H        W   ,         k        {   2                                                                                                                    mailbox@48094000             ti,omap3-mailbox             mailbox          uH	@                        .           :           L      dsp         ^                    i                    spi@48098000             ti,omap2-mcspi           uH	                A                                   mcspi1          t         @        #      $      %      &      '      (      )      *         tx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3    tsc2005@0            ti,tsc2005           [         u                                                                                                                                      #  @      acx565akm@2          sony,acx565akm           [         u           4default                    >lcd                      port       endpoint            D           B          H                 spi@4809a000             ti,omap2-mcspi           uH	                B                                   mcspi2          t                  +      ,      -      .        tx0 rx0 tx1 rx1       spi@480b8000             ti,omap2-mcspi           uH                [                                   mcspi3          t                                            tx0 rx0 tx1 rx1       spi@480ba000             ti,omap2-mcspi           uH                0                                   mcspi4          t                 F      G        tx0 rx0         4default               wl1251@0            4default                             
   ti,wl1251            u            l          T         ]        f                   &               
             1w@480b2000          ti,omap3-1w          uH                 :         hdq1w         mmc@4809c000             ti,omap3-hsmmc           uH	                S         mmc1             t              =      >        tx rx                      4default                                                           mmc@480b4000             ti,omap3-hsmmc           uH@                V         mmc2                  /      0        tx rx           4default                                                            mmc@480ad000             ti,omap3-hsmmc           uH
                ^         mmc3                  M      N        tx rx         	  disabled          mmu@480bd400                         ti,omap2-iommu           uH                         mmu_isp                    B          H        mmu@5d000000                         ti,omap2-iommu           u]                           mmu_iva       	  disabled          wdt@48314000             ti,omap3-wdt             uH1@          
   wd_timer2         mcbsp@48074000           ti,omap3-mcbsp           uH@            mpu                ;   <        common tx rx            	            mcbsp1                               tx rx         	  disabled          mcbsp@49022000           ti,omap3-mcbsp           uI     I            mpu sidetone                   >   ?           common tx rx sidetone           	            mcbsp2 mcbsp2_sidetone                !      "        tx rx           ok          B          H        mcbsp@49024000           ti,omap3-mcbsp           uI@    I            mpu sidetone                   Y   Z           common tx rx sidetone           	            mcbsp3 mcbsp3_sidetone                              tx rx         	  disabled          mcbsp@49026000           ti,omap3-mcbsp           uI`            mpu                6   7        common tx rx            	            mcbsp4                              tx rx         	  disabled          mcbsp@48096000           ti,omap3-mcbsp           uH	`            mpu                Q   R        common tx rx            	            mcbsp5                              tx rx         	  disabled          sham@480c3000            ti,omap3-sham            sham             uH0    d            1              E        rx        smartreflex@480cb000             ti,omap3-smartreflex-core            smartreflex_core             uH                      smartreflex@480c9000             ti,omap3-smartreflex-iva             smartreflex_mpu_iva          uH                      timer@48318000           ti,omap3430-timer            uH1                %         timer1           	      timer@49032000           ti,omap3430-timer            uI                 &         timer2        timer@49034000           ti,omap3430-timer            uI@                '         timer3        timer@49036000           ti,omap3430-timer            uI`                (         timer4        timer@49038000           ti,omap3430-timer            uI                )         timer5           	       timer@4903a000           ti,omap3430-timer            uI                *         timer6           	       timer@4903c000           ti,omap3430-timer            uI                +         timer7           	       timer@4903e000           ti,omap3430-timer            uI                ,         timer8           	-         	       timer@49040000           ti,omap3430-timer            uI                 -         timer9           	-      timer@48086000           ti,omap3430-timer            uH`                .         timer10          	-      timer@48088000           ti,omap3430-timer            uH                /         timer11          	-      timer@48304000           ti,omap3430-timer            uH0@                _         timer12          	         	:      usbhstll@48062000            ti,usbhs-tll             uH                 N         usb_tll_hs        usbhshost@48064000           ti,usbhs-host            uH@             usb_host_hs                                       ohci@48064400            ti,ohci-omap3            uHD             &               L      ehci@48064800            ti,ehci-omap             uHH             &               M         gpmc@6e000000            ti,omap3430-gpmc             gpmc             un                         	J           	V                                                                         4default               onenand@0,0                                   u                    	h         	w        	            	         	         	        	           	           	            	   W        
   W        
             
/   
        
B   
        
U           
c   W        
r            
   W        
   p        
   p        
   Q        
           
            
                        #           :           R   Q        d  :   partition@0         >bootloader           u                u      partition@1         >config           u            partition@2         >log          u            partition@3         >kernel           u             partition@4         >initfs           u ,            partition@5         >rootfs           u L             ethernet@gpmc            smsc,lan91c94            &                           u                             4default                                                       	           d            	            	   0        
           
             
/            
B            
r           
           
U           
c   0        
            
   *        
           
           
            
                        #            R            :            usb_otg_hs@480ab000          ti,omap3-musb            uH
                \   ]        mc dma           usb_otg_hs                                                                         	  usb2-phy                          2      dss@48050000             ti,omap3-dss             uH             ok        	   dss_core             y            fck                                            4default                         dispc@48050400           ti,omap3-dispc           uH                      
   dss_dispc            y            fck       encoder@4804fc00             ti,omap3-dsi             uH    H    @H             proto phy pll                     	  disabled          	   dss_dsi1             y               fck sys_clk       encoder@48050800             ti,omap3-rfbi            uH          	  disabled          	   dss_rfbi             y               fck ick       encoder@48050c00             ti,omap3-venc            uH            ok        	   dss_venc             y            fck              port       endpoint            D                     B          H              ports                                port@1           u      endpoint            D                     B           H                  ssi-controller@48058000          ti,omap3-ssi             ssi         ok           uH    H            sys gdd             G        gdd_mpu                                             y   q              ssi_ssr_fck ssi_sst_fck ssi_ick    ssi-port@4805a000            ti,omap3-ssi-port            uH    H            tx rx            &               C   D        4default           	          
          hsi-client           nokia,n900-modem            4default                   #                   6  3mcsaab-control speech-control speech-data mcsaab-data           E          Tframe           ]synchronized            fround-robin                        <                  	          
                
             .  scmt_apeslpx cmt_rst_rq cmt_en cmt_rst cmt_bsi            ssi-port@4805b000            ti,omap3-ssi-port            uH    H            tx rx            &               E   F      	  disabled             pinmux@480025d8           ti,omap3-padconf pinctrl-single          uH %   $                                                                            isp@480bc000             ti,omap3-isp             uH   H   |                    ~          d                                ports                                         leds          
   gpio-leds      heartbeat           >debug::sleep                              default-on          4default                    gpio_keys         
   gpio-keys      camera_lens_cover           >Camera Lens Cover                                          	               camera_focus            >Camera Focus                                              camera_capture          >Camera Capture                                             lock_button         >Lock Button                                            keypad_slide            >Keypad Slide                                           
               proximity_sensor            >Proximity Sensor                                                     isp1704          nxp,isp1704                                     B           H         connector            composite-video-connector           >tv     port       endpoint            D          B          H              n900-audio           nokia,n900-audio                                                              3                  H                  Y               n900-battery             nokia,n900-battery          q                        }temp bsi vbat            	#address-cells #size-cells compatible interrupt-parent model i2c0 i2c1 i2c2 serial0 serial1 serial2 i2c3 device_type reg clocks clock-names clock-latency operating-points cpu0-supply interrupts ti,hwmods ranges #interrupt-cells interrupt-controller pinctrl-single,register-width pinctrl-single,function-mask pinctrl-names linux,phandle pinctrl-single,pins syscon regulator-name regulator-min-microvolt regulator-max-microvolt #clock-cells ti,bit-shift dmas dma-names status clock-frequency ti,max-div ti,index-starts-at-one clock-mult clock-div ti,set-bit-to-disable ti,clock-mult ti,clock-div ti,set-rate-parent ti,index-power-of-two ti,low-power-stop ti,lock ti,low-power-bypass ti,dividers #dma-cells dma-channels dma-requests ti,gpio-always-on gpio-controller #gpio-cells interrupts-extended pinctrl-0 bci3v1-supply regulator-always-on ti,pullups ti,pulldowns usb1v5-supply usb1v8-supply usb3v1-supply usb_mode #phy-cells #pwm-cells keypad,num-rows keypad,num-columns linux,keymap #io-channel-cells ti,enable-vibra ti,use_poweroff gpio-reset ai3x-gpio-func AVDD-supply DRVDD-supply IOVDD-supply DVDD-supply ai3x-micbias-vg amstaos,cover-comp-gain clock-mode enable-gpio chan-name led-cur max-cur Vdd-supply power-gpio reset-gpios vio-supply vdd-supply ti,current-limit ti,weak-battery-voltage ti,battery-regulation-voltage ti,charge-current ti,termination-current ti,resistor-sense ti,usb-charger-detection Vdd_IO-supply st,click-single-x st,click-single-y st,click-single-z st,click-threshold-x st,click-threshold-y st,click-threshold-z st,click-time-limit st,click-latency st,irq2-click st,wakeup-x-hi st,wakeup-y-hi st,wakeup-threshold st,wakeup2-z-hi st,wakeup2-threshold st,hipass1-disable st,hipass2-disable st,axis-x st,axis-y st,axis-z st,min-limit-x st,min-limit-y st,min-limit-z st,max-limit-x st,max-limit-y st,max-limit-z #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx ti,spi-num-cs spi-max-frequency touchscreen-fuzz-x touchscreen-fuzz-y touchscreen-fuzz-pressure touchscreen-size-x touchscreen-size-y touchscreen-max-pressure ti,x-plate-ohms ti,esd-recovery-timeout-ms label remote-endpoint spi-cpol spi-cpha ti,power-gpio ti,dual-volt pbias-supply vmmc-supply bus-width cd-gpios vmmc_aux-supply non-removable #iommu-cells ti,#tlb-entries reg-names interrupt-names ti,buffer-size ti,timer-alwon ti,timer-dsp ti,timer-pwm ti,timer-secure gpmc,num-cs gpmc,num-waitpins gpmc,sync-read gpmc,sync-write gpmc,burst-length gpmc,burst-read gpmc,burst-wrap gpmc,burst-write gpmc,device-width gpmc,mux-add-data gpmc,cs-on-ns gpmc,cs-rd-off-ns gpmc,cs-wr-off-ns gpmc,adv-on-ns gpmc,adv-rd-off-ns gpmc,adv-wr-off-ns gpmc,oe-on-ns gpmc,oe-off-ns gpmc,we-on-ns gpmc,we-off-ns gpmc,rd-cycle-ns gpmc,wr-cycle-ns gpmc,access-ns gpmc,page-burst-access-ns gpmc,bus-turnaround-ns gpmc,cycle2cycle-delay-ns gpmc,wait-monitoring-ns gpmc,clk-activation-ns gpmc,wr-data-mux-bus-ns gpmc,wr-access-ns gpmc,sync-clk-ps read-only bank-width power-gpios multipoint num-eps ram-bits interface-type usb-phy phys phy-names power vdds_sdi-supply vdda-supply ti,channels datapairs ti,ssi-cawake-gpio hsi-channel-ids hsi-channel-names hsi-speed-kbps hsi-mode hsi-flow hsi-arb-mode gpio-names iommus ti,phy-type linux,default-trigger linux,input-type linux,code gpio-key,wakeup nxp,enable-gpio nokia,cpu-dai nokia,audio-codec nokia,headphone-amplifier tvout-selection-gpios jack-detection-gpios eci-switch-gpios speaker-amplifier-gpios io-channels io-channel-names 