    8     (            	                                                        E   gumstix,omap3-overo-tobiduo gumstix,omap3-overo ti,omap36xx ti,omap3             &         0   7OMAP36xx/AM37xx/DM37xx Gumstix Overo on TobiDuo    chosen        aliases          =/ocp/i2c@48070000            B/ocp/i2c@48072000            G/ocp/i2c@48060000            L/ocp/serial@4806a000             T/ocp/serial@4806c000             \/ocp/serial@49020000             d/ocp/serial@49042000          memory           lmemory           x              cpus                                 cpu@0            arm,cortex-a8            lcpu          x             |            cpu                      s 	' O 5  7         pmu          arm,cortex-a8-pmu            xT                           debugss       soc          ti,omap-infra      mpu          ti,omap3-mpu             mpu       iva       
   ti,iva2.2            iva    dsp          ti,omap3-c64                ocp          ti,omap3-l3-smx simple-bus           xh                  	   
                                            l3_main    l4@48000000          ti,omap3-l4-core simple-bus                                       H         scm@2000             ti,omap3-scm simple-bus          x                                                         pinmux@30             ti,omap3-padconf pinctrl-single          x   0  8                                                                              +default         9           C           I      pinmux_uart2_pins            Q  <    >     @     B          C           I         pinmux_i2c1_pins            Q                  C           I         pinmux_mmc1_pins          0  Q                                C           I         pinmux_mmc2_pins          0  Q  (    *    ,    .    0    2          C           I         pinmux_w3cbw003c_pins           Q        l           C          I        pinmux_hsusb2_pins        @  Q                                          C           I         pinmux_twl4030_pins         Q    A        C           I         pinmux_i2c3_pins            Q                  C           I         pinmux_uart3_pins           Q  n     p            C           I            scm_conf@270             syscon simple-bus            x  p  0                                        p  0        C           I      pbias_regulator          ti,pbias-omap3 ti,pbias-omap             x             e      pbias_mmc_omap2430          lpbias_mmc_omap2430          { w@         -        C           I            clocks                               mcbsp5_mux_fck                       ti,composite-mux-clock           |                          x   h        C           I         mcbsp5_fck                       ti,composite-clock           |            mcbsp1_mux_fck                       ti,composite-mux-clock           |                          x           C   
        I   
      mcbsp1_fck                       ti,composite-clock           |   	   
      mcbsp2_mux_fck                       ti,composite-mux-clock           |                          x           C           I         mcbsp2_fck                       ti,composite-clock           |            mcbsp3_mux_fck                       ti,composite-mux-clock           |               x   h        C           I         mcbsp3_fck                       ti,composite-clock           |            mcbsp4_mux_fck                       ti,composite-mux-clock           |                          x   h        C           I         mcbsp4_fck                       ti,composite-clock           |                  clockdomains          pinmux@a00            ti,omap3-padconf pinctrl-single          x  
    \                                                                         pinmux_twl4030_vpins             Q                                   C           I                  aes@480c5000             ti,omap3-aes             aes          xHP    P                           A      B        tx rx         prm@48306000             ti,omap3-prm             xH0`   @                clocks                               virt_16_8m_ck                        fixed-clock          Y         C           I         osc_sys_ck                       ti,mux-clock             |                           x  @        C           I         sys_ck                       ti,divider-clock             |                                  x  p                 C           I         sys_clkout1                      ti,gate-clock            |            x  p                 dpll3_x2_ck                      fixed-factor-clock           |                               dpll3_m2x2_ck                        fixed-factor-clock           |                                 C           I         dpll4_x2_ck                      fixed-factor-clock           |                               corex2_fck                       fixed-factor-clock           |                                 C           I         wkup_l4_ick                      fixed-factor-clock           |                                 C   N        I   N      corex2_d3_fck                        fixed-factor-clock           |                                 C           I         corex2_d5_fck                        fixed-factor-clock           |                                 C           I            clockdomains             cm@48004000          ti,omap3-cm          xH @   @    clocks                               dummy_apb_pclk                       fixed-clock                   omap_32k_fck                         fixed-clock                    C   @        I   @      virt_12m_ck                      fixed-clock                   C           I         virt_13m_ck                      fixed-clock          ]@        C           I         virt_19200000_ck                         fixed-clock         $         C           I         virt_26000000_ck                         fixed-clock                 C           I         virt_38_4m_ck                        fixed-clock         I         C           I         dpll4_ck                         ti,omap3-dpll-per-j-type-clock           |               x        D  0        C           I         dpll4_m2_ck                      ti,divider-clock             |              ?         x  H                 C            I          dpll4_m2x2_mul_ck                        fixed-factor-clock           |                                  C   !        I   !      dpll4_m2x2_ck                        ti,hsdiv-gate-clock          |   !                    x                    C   "        I   "      omap_96m_alwon_fck                       fixed-factor-clock           |   "                              C   )        I   )      dpll3_ck                         ti,omap3-dpll-core-clock             |               x        @  0        C           I         dpll3_m3_ck                      ti,divider-clock             |                                  x  @                 C   #        I   #      dpll3_m3x2_mul_ck                        fixed-factor-clock           |   #                              C   $        I   $      dpll3_m3x2_ck                        ti,hsdiv-gate-clock          |   $                    x                    C   %        I   %      emu_core_alwon_ck                        fixed-factor-clock           |   %                              C   b        I   b      sys_altclk                       fixed-clock                     C   .        I   .      mcbsp_clks                       fixed-clock                     C           I         dpll3_m2_ck                      ti,divider-clock             |                                  x  @                 C           I         core_ck                      fixed-factor-clock           |                                 C   &        I   &      dpll1_fck                        ti,divider-clock             |   &                               x  	@                 C   '        I   '      dpll1_ck                         ti,omap3-dpll-clock          |      '         x  	  	$  	@  	4        C           I         dpll1_x2_ck                      fixed-factor-clock           |                                 C   (        I   (      dpll1_x2m2_ck                        ti,divider-clock             |   (                    x  	D                 C   <        I   <      cm_96m_fck                       fixed-factor-clock           |   )                              C   *        I   *      omap_96m_fck                         ti,mux-clock             |   *                       x  @        C   E        I   E      dpll4_m3_ck                      ti,divider-clock             |                                   x  @                 C   +        I   +      dpll4_m3x2_mul_ck                        fixed-factor-clock           |   +                              C   ,        I   ,      dpll4_m3x2_ck                        ti,hsdiv-gate-clock          |   ,                    x                    C   -        I   -      omap_54m_fck                         ti,mux-clock             |   -   .                    x  @        C   8        I   8      cm_96m_d2_fck                        fixed-factor-clock           |   *                              C   /        I   /      omap_48m_fck                         ti,mux-clock             |   /   .                    x  @        C   0        I   0      omap_12m_fck                         fixed-factor-clock           |   0                              C   G        I   G      dpll4_m4_ck                      ti,divider-clock             |                        x  @                 C   1        I   1      dpll4_m4x2_mul_ck                        ti,fixed-factor-clock            |   1        1           ?            L        C   2        I   2      dpll4_m4x2_ck                        ti,gate-clock            |   2                    x                     L        C           I         dpll4_m5_ck                      ti,divider-clock             |              ?         x  @                 C   3        I   3      dpll4_m5x2_mul_ck                        ti,fixed-factor-clock            |   3        1           ?            L        C   4        I   4      dpll4_m5x2_ck                        ti,hsdiv-gate-clock          |   4                    x                     L        C   j        I   j      dpll4_m6_ck                      ti,divider-clock             |                         ?         x  @                 C   5        I   5      dpll4_m6x2_mul_ck                        fixed-factor-clock           |   5                              C   6        I   6      dpll4_m6x2_ck                        ti,hsdiv-gate-clock          |   6                    x                    C   7        I   7      emu_per_alwon_ck                         fixed-factor-clock           |   7                              C   c        I   c      clkout2_src_gate_ck                       ti,composite-no-wait-gate-clock          |   &                    x  p        C   9        I   9      clkout2_src_mux_ck                       ti,composite-mux-clock           |   &      *   8         x  p        C   :        I   :      clkout2_src_ck                       ti,composite-clock           |   9   :        C   ;        I   ;      sys_clkout2                      ti,divider-clock             |   ;                      @         x  p         _      mpu_ck                       fixed-factor-clock           |   <                              C   =        I   =      arm_fck                      ti,divider-clock             |   =         x  	$                 emu_mpu_alwon_ck                         fixed-factor-clock           |   =                              C   d        I   d      l3_ick                       ti,divider-clock             |   &                    x  
@                 C   >        I   >      l4_ick                       ti,divider-clock             |   >                               x  
@                 C   ?        I   ?      rm_ick                       ti,divider-clock             |   ?                               x  @               gpt10_gate_fck                       ti,composite-gate-clock          |                       x  
         C   A        I   A      gpt10_mux_fck                        ti,composite-mux-clock           |   @                       x  
@        C   B        I   B      gpt10_fck                        ti,composite-clock           |   A   B      gpt11_gate_fck                       ti,composite-gate-clock          |                       x  
         C   C        I   C      gpt11_mux_fck                        ti,composite-mux-clock           |   @                       x  
@        C   D        I   D      gpt11_fck                        ti,composite-clock           |   C   D      core_96m_fck                         fixed-factor-clock           |   E                              C           I         mmchs2_fck                       ti,wait-gate-clock           |            x  
                    C           I         mmchs1_fck                       ti,wait-gate-clock           |            x  
                    C           I         i2c3_fck                         ti,wait-gate-clock           |            x  
                    C           I         i2c2_fck                         ti,wait-gate-clock           |            x  
                    C           I         i2c1_fck                         ti,wait-gate-clock           |            x  
                    C           I         mcbsp5_gate_fck                      ti,composite-gate-clock          |              
         x  
         C           I         mcbsp1_gate_fck                      ti,composite-gate-clock          |              	         x  
         C   	        I   	      core_48m_fck                         fixed-factor-clock           |   0                              C   F        I   F      mcspi4_fck                       ti,wait-gate-clock           |   F         x  
                    C           I         mcspi3_fck                       ti,wait-gate-clock           |   F         x  
                    C           I         mcspi2_fck                       ti,wait-gate-clock           |   F         x  
                    C           I         mcspi1_fck                       ti,wait-gate-clock           |   F         x  
                    C           I         uart2_fck                        ti,wait-gate-clock           |   F         x  
                    C           I         uart1_fck                        ti,wait-gate-clock           |   F         x  
                    C           I         core_12m_fck                         fixed-factor-clock           |   G                              C   H        I   H      hdq_fck                      ti,wait-gate-clock           |   H         x  
                    C           I         core_l3_ick                      fixed-factor-clock           |   >                              C   I        I   I      sdrc_ick                         ti,wait-gate-clock           |   I         x  
                   C           I         gpmc_fck                         fixed-factor-clock           |   I                            core_l4_ick                      fixed-factor-clock           |   ?                              C   J        I   J      mmchs2_ick                       ti,omap3-interface-clock             |   J         x  
                   C           I         mmchs1_ick                       ti,omap3-interface-clock             |   J         x  
                   C           I         hdq_ick                      ti,omap3-interface-clock             |   J         x  
                   C           I         mcspi4_ick                       ti,omap3-interface-clock             |   J         x  
                   C           I         mcspi3_ick                       ti,omap3-interface-clock             |   J         x  
                   C           I         mcspi2_ick                       ti,omap3-interface-clock             |   J         x  
                   C           I         mcspi1_ick                       ti,omap3-interface-clock             |   J         x  
                   C           I         i2c3_ick                         ti,omap3-interface-clock             |   J         x  
                   C           I         i2c2_ick                         ti,omap3-interface-clock             |   J         x  
                   C           I         i2c1_ick                         ti,omap3-interface-clock             |   J         x  
                   C           I         uart2_ick                        ti,omap3-interface-clock             |   J         x  
                   C           I         uart1_ick                        ti,omap3-interface-clock             |   J         x  
                   C           I         gpt11_ick                        ti,omap3-interface-clock             |   J         x  
                   C           I         gpt10_ick                        ti,omap3-interface-clock             |   J         x  
                   C           I         mcbsp5_ick                       ti,omap3-interface-clock             |   J         x  
           
        C           I         mcbsp1_ick                       ti,omap3-interface-clock             |   J         x  
           	        C           I         omapctrl_ick                         ti,omap3-interface-clock             |   J         x  
                   C           I         dss_tv_fck                       ti,gate-clock            |   8         x                      C           I         dss_96m_fck                      ti,gate-clock            |   E         x                      C           I         dss2_alwon_fck                       ti,gate-clock            |            x                      C           I         dummy_ck                         fixed-clock                   gpt1_gate_fck                        ti,composite-gate-clock          |                        x           C   K        I   K      gpt1_mux_fck                         ti,composite-mux-clock           |   @            x  @        C   L        I   L      gpt1_fck                         ti,composite-clock           |   K   L      aes2_ick                         ti,omap3-interface-clock             |   J                    x  
        C           I         wkup_32k_fck                         fixed-factor-clock           |   @                              C   M        I   M      gpio1_dbck                       ti,gate-clock            |   M         x                      C           I         sha12_ick                        ti,omap3-interface-clock             |   J         x  
                   C           I         wdt2_fck                         ti,wait-gate-clock           |   M         x                      C           I         wdt2_ick                         ti,omap3-interface-clock             |   N         x                     C           I         wdt1_ick                         ti,omap3-interface-clock             |   N         x                     C           I         gpio1_ick                        ti,omap3-interface-clock             |   N         x                     C           I         omap_32ksync_ick                         ti,omap3-interface-clock             |   N         x                     C           I         gpt12_ick                        ti,omap3-interface-clock             |   N         x                     C           I         gpt1_ick                         ti,omap3-interface-clock             |   N         x                      C           I         per_96m_fck                      fixed-factor-clock           |   )                              C           I         per_48m_fck                      fixed-factor-clock           |   0                              C   O        I   O      uart3_fck                        ti,wait-gate-clock           |   O         x                      C           I         gpt2_gate_fck                        ti,composite-gate-clock          |                       x           C   P        I   P      gpt2_mux_fck                         ti,composite-mux-clock           |   @            x  @        C   Q        I   Q      gpt2_fck                         ti,composite-clock           |   P   Q      gpt3_gate_fck                        ti,composite-gate-clock          |                       x           C   R        I   R      gpt3_mux_fck                         ti,composite-mux-clock           |   @                       x  @        C   S        I   S      gpt3_fck                         ti,composite-clock           |   R   S      gpt4_gate_fck                        ti,composite-gate-clock          |                       x           C   T        I   T      gpt4_mux_fck                         ti,composite-mux-clock           |   @                       x  @        C   U        I   U      gpt4_fck                         ti,composite-clock           |   T   U      gpt5_gate_fck                        ti,composite-gate-clock          |                       x           C   V        I   V      gpt5_mux_fck                         ti,composite-mux-clock           |   @                       x  @        C   W        I   W      gpt5_fck                         ti,composite-clock           |   V   W      gpt6_gate_fck                        ti,composite-gate-clock          |                       x           C   X        I   X      gpt6_mux_fck                         ti,composite-mux-clock           |   @                       x  @        C   Y        I   Y      gpt6_fck                         ti,composite-clock           |   X   Y      gpt7_gate_fck                        ti,composite-gate-clock          |                       x           C   Z        I   Z      gpt7_mux_fck                         ti,composite-mux-clock           |   @                       x  @        C   [        I   [      gpt7_fck                         ti,composite-clock           |   Z   [      gpt8_gate_fck                        ti,composite-gate-clock          |              	         x           C   \        I   \      gpt8_mux_fck                         ti,composite-mux-clock           |   @                       x  @        C   ]        I   ]      gpt8_fck                         ti,composite-clock           |   \   ]      gpt9_gate_fck                        ti,composite-gate-clock          |              
         x           C   ^        I   ^      gpt9_mux_fck                         ti,composite-mux-clock           |   @                       x  @        C   _        I   _      gpt9_fck                         ti,composite-clock           |   ^   _      per_32k_alwon_fck                        fixed-factor-clock           |   @                              C   `        I   `      gpio6_dbck                       ti,gate-clock            |   `         x                      C           I         gpio5_dbck                       ti,gate-clock            |   `         x                      C           I         gpio4_dbck                       ti,gate-clock            |   `         x                      C           I         gpio3_dbck                       ti,gate-clock            |   `         x                      C           I         gpio2_dbck                       ti,gate-clock            |   `         x                      C           I         wdt3_fck                         ti,wait-gate-clock           |   `         x                      C           I         per_l4_ick                       fixed-factor-clock           |   ?                              C   a        I   a      gpio6_ick                        ti,omap3-interface-clock             |   a         x                     C           I         gpio5_ick                        ti,omap3-interface-clock             |   a         x                     C           I         gpio4_ick                        ti,omap3-interface-clock             |   a         x                     C           I         gpio3_ick                        ti,omap3-interface-clock             |   a         x                     C           I         gpio2_ick                        ti,omap3-interface-clock             |   a         x                     C           I         wdt3_ick                         ti,omap3-interface-clock             |   a         x                     C           I         uart3_ick                        ti,omap3-interface-clock             |   a         x                     C           I         uart4_ick                        ti,omap3-interface-clock             |   a         x                     C           I         gpt9_ick                         ti,omap3-interface-clock             |   a         x             
        C           I         gpt8_ick                         ti,omap3-interface-clock             |   a         x             	        C           I         gpt7_ick                         ti,omap3-interface-clock             |   a         x                     C           I         gpt6_ick                         ti,omap3-interface-clock             |   a         x                     C           I         gpt5_ick                         ti,omap3-interface-clock             |   a         x                     C           I         gpt4_ick                         ti,omap3-interface-clock             |   a         x                     C           I         gpt3_ick                         ti,omap3-interface-clock             |   a         x                     C           I         gpt2_ick                         ti,omap3-interface-clock             |   a         x                     C           I         mcbsp2_ick                       ti,omap3-interface-clock             |   a         x                      C           I         mcbsp3_ick                       ti,omap3-interface-clock             |   a         x                     C           I         mcbsp4_ick                       ti,omap3-interface-clock             |   a         x                     C           I         mcbsp2_gate_fck                      ti,composite-gate-clock          |                        x           C           I         mcbsp3_gate_fck                      ti,composite-gate-clock          |                       x           C           I         mcbsp4_gate_fck                      ti,composite-gate-clock          |                       x           C           I         emu_src_mux_ck                       ti,mux-clock             |      b   c   d         x  @        C   e        I   e      emu_src_ck                       ti,clkdm-gate-clock          |   e        C   f        I   f      pclk_fck                         ti,divider-clock             |   f                               x  @               pclkx2_fck                       ti,divider-clock             |   f                               x  @               atclk_fck                        ti,divider-clock             |   f                               x  @               traceclk_src_fck                         ti,mux-clock             |      b   c   d                    x  @        C   g        I   g      traceclk_fck                         ti,divider-clock             |   g                               x  @               secure_32k_fck                       fixed-clock                    C   h        I   h      gpt12_fck                        fixed-factor-clock           |   h                            wdt1_fck                         fixed-factor-clock           |   h                            security_l4_ick2                         fixed-factor-clock           |   ?                              C   i        I   i      aes1_ick                         ti,omap3-interface-clock             |   i                    x  
      rng_ick                      ti,omap3-interface-clock             |   i         x  
                 sha11_ick                        ti,omap3-interface-clock             |   i         x  
                 des1_ick                         ti,omap3-interface-clock             |   i         x  
                  cam_mclk                         ti,gate-clock            |   j                     x            L      cam_ick                   !   ti,omap3-no-wait-interface-clock             |   ?         x                      C           I         csi2_96m_fck                         ti,gate-clock            |            x                      C           I         security_l3_ick                      fixed-factor-clock           |   >                              C   k        I   k      pka_ick                      ti,omap3-interface-clock             |   k         x  
                 icr_ick                      ti,omap3-interface-clock             |   J         x  
                 des2_ick                         ti,omap3-interface-clock             |   J         x  
                 mspro_ick                        ti,omap3-interface-clock             |   J         x  
                 mailboxes_ick                        ti,omap3-interface-clock             |   J         x  
                 ssi_l4_ick                       fixed-factor-clock           |   ?                              C   r        I   r      sr1_fck                      ti,wait-gate-clock           |            x                    sr2_fck                      ti,wait-gate-clock           |            x                    sr_l4_ick                        fixed-factor-clock           |   ?                            dpll2_fck                        ti,divider-clock             |   &                               x   @                 C   l        I   l      dpll2_ck                         ti,omap3-dpll-clock          |      l         x      $   @   4         u                          C   m        I   m      dpll2_m2_ck                      ti,divider-clock             |   m                    x   D                 C   n        I   n      iva2_ck                      ti,wait-gate-clock           |   n         x                        C           I         modem_fck                        ti,omap3-interface-clock             |            x  
                    C           I         sad2d_ick                        ti,omap3-interface-clock             |   >         x  
                   C           I         mad2d_ick                        ti,omap3-interface-clock             |   >         x  
                   C           I         mspro_fck                        ti,wait-gate-clock           |            x  
                  ssi_ssr_gate_fck_3430es2                          ti,composite-no-wait-gate-clock          |                        x  
         C   o        I   o      ssi_ssr_div_fck_3430es2                      ti,composite-divider-clock           |                       x  
@      $                                        C   p        I   p      ssi_ssr_fck_3430es2                      ti,composite-clock           |   o   p        C   q        I   q      ssi_sst_fck_3430es2                      fixed-factor-clock           |   q                              C           I         hsotgusb_ick_3430es2                      "   ti,omap3-hsotgusb-interface-clock            |   I         x  
                   C           I         ssi_ick_3430es2                      ti,omap3-ssi-interface-clock             |   r         x  
                    C           I         usim_gate_fck                        ti,composite-gate-clock          |   E           	         x           C   }        I   }      sys_d2_ck                        fixed-factor-clock           |                                 C   t        I   t      omap_96m_d2_fck                      fixed-factor-clock           |   E                              C   u        I   u      omap_96m_d4_fck                      fixed-factor-clock           |   E                              C   v        I   v      omap_96m_d8_fck                      fixed-factor-clock           |   E                              C   w        I   w      omap_96m_d10_fck                         fixed-factor-clock           |   E                      
        C   x        I   x      dpll5_m2_d4_ck                       fixed-factor-clock           |   s                              C   y        I   y      dpll5_m2_d8_ck                       fixed-factor-clock           |   s                              C   z        I   z      dpll5_m2_d16_ck                      fixed-factor-clock           |   s                              C   {        I   {      dpll5_m2_d20_ck                      fixed-factor-clock           |   s                              C   |        I   |      usim_mux_fck                         ti,composite-mux-clock        (   |      t   u   v   w   x   y   z   {   |                    x  @                 C   ~        I   ~      usim_fck                         ti,composite-clock           |   }   ~      usim_ick                         ti,omap3-interface-clock             |   N         x             	        C           I         dpll5_ck                         ti,omap3-dpll-clock          |               x    $  L  4         u                 C           I         dpll5_m2_ck                      ti,divider-clock             |                       x  P                 C   s        I   s      sgx_gate_fck                         ti,composite-gate-clock          |   &                    x           C           I         core_d3_ck                       fixed-factor-clock           |   &                              C           I         core_d4_ck                       fixed-factor-clock           |   &                              C           I         core_d6_ck                       fixed-factor-clock           |   &                              C           I         omap_192m_alwon_fck                      fixed-factor-clock           |   "                              C           I         core_d2_ck                       fixed-factor-clock           |   &                              C           I         sgx_mux_fck                      ti,composite-mux-clock            |            *                     x  @        C           I         sgx_fck                      ti,composite-clock           |            sgx_ick                      ti,wait-gate-clock           |   >         x                      C           I         cpefuse_fck                      ti,gate-clock            |            x  
                    C           I         ts_fck                       ti,gate-clock            |   @         x  
                   C           I         usbtll_fck                       ti,wait-gate-clock           |   s         x  
                   C           I         usbtll_ick                       ti,omap3-interface-clock             |   J         x  
                   C           I         mmchs3_ick                       ti,omap3-interface-clock             |   J         x  
                   C           I         mmchs3_fck                       ti,wait-gate-clock           |            x  
                    C           I         dss1_alwon_fck_3430es2                       ti,dss-gate-clock            |                        x            L        C           I         dss_ick_3430es2                      ti,omap3-dss-interface-clock             |   ?         x                      C           I         usbhost_120m_fck                         ti,gate-clock            |   s         x                      C           I         usbhost_48m_fck                      ti,dss-gate-clock            |   0         x                       C           I         usbhost_ick                      ti,omap3-dss-interface-clock             |   ?         x                      C           I         uart4_fck                        ti,wait-gate-clock           |   O         x                      C           I            clockdomains       core_l3_clkdm            ti,clockdomain           |            dpll3_clkdm          ti,clockdomain           |         dpll1_clkdm          ti,clockdomain           |         per_clkdm            ti,clockdomain        l   |                                                                                       emu_clkdm            ti,clockdomain           |   f      dpll4_clkdm          ti,clockdomain           |         wkup_clkdm           ti,clockdomain        $   |                                 dss_clkdm            ti,clockdomain           |                     core_l4_clkdm            ti,clockdomain           |                                                                                                                     cam_clkdm            ti,clockdomain           |            iva2_clkdm           ti,clockdomain           |         dpll2_clkdm          ti,clockdomain           |   m      d2d_clkdm            ti,clockdomain           |               dpll5_clkdm          ti,clockdomain           |         sgx_clkdm            ti,clockdomain           |         usbhost_clkdm            ti,clockdomain           |                     counter@48320000             ti,omap-counter32k           xH2               counter_32k       interrupt-controller@48200000            ti,omap3-intc                                  xH              C           I         dma-controller@48056000       "   ti,omap3630-sdma ti,omap3430-sdma            xH`                                                           `        C           I         gpio@48310000            ti,omap3-gpio            xH1                          gpio1                                                              C          I        gpio@49050000            ti,omap3-gpio            xI                          gpio2                                                     C          I        gpio@49052000            ti,omap3-gpio            xI                          gpio3                                                     C           I         gpio@49054000            ti,omap3-gpio            xI@                          gpio4                                                   gpio@49056000            ti,omap3-gpio            xI`                !         gpio5                                                   gpio@49058000            ti,omap3-gpio            xI                "         gpio6                                                     C           I         serial@4806a000          ti,omap3-uart            xH                   H              1      2        tx rx            uart1           l       serial@4806c000          ti,omap3-uart            xH                  I              3      4        tx rx            uart2           l         +default         9         serial@49020000          ti,omap3-uart            xI                   J     n              5      6        tx rx            uart3           l         +default         9         i2c@48070000             ti,omap3-i2c             xH                 8                            tx rx                                      i2c1            +default         9            '@   twl@48           x   H                     &            ti,twl4030                                +default         9         audio            ti,twl4030-audio       codec            rtc          ti,twl4030-rtc                    bci          ti,twl4030-bci              	                    watchdog             ti,twl4030-wdt        regulator-vaux1          ti,twl4030-vaux1          regulator-vaux2          ti,twl4030-vaux2          regulator-vaux3          ti,twl4030-vaux3          regulator-vaux4          ti,twl4030-vaux4          regulator-vdd1           ti,twl4030-vdd1         { 	'                regulator-vdac           ti,twl4030-vdac         { w@         w@      regulator-vio            ti,twl4030-vio        regulator-vintana1           ti,twl4030-vintana1       regulator-vintana2           ti,twl4030-vintana2       regulator-vintdig            ti,twl4030-vintdig        regulator-vmmc1          ti,twl4030-vmmc1            { :         0        C           I         regulator-vmmc2          ti,twl4030-vmmc2            { :         0      regulator-vusb1v5            ti,twl4030-vusb1v5          C           I         regulator-vusb1v8            ti,twl4030-vusb1v8          C           I         regulator-vusb3v1            ti,twl4030-vusb3v1          C           I         regulator-vpll1          ti,twl4030-vpll1          regulator-vpll2          ti,twl4030-vpll2            { w@         w@      regulator-vsim           ti,twl4030-vsim         { w@         -      gpio             ti,twl4030-gpio                                                    $      twl4030-usb          ti,twl4030-usb              
           0           >           L           Z           c            C           I         pwm          ti,twl4030-pwm          n         pwmled           ti,twl4030-pwmled           n           C          I        pwrbutton            ti,twl4030-pwrbutton                      keypad           ti,twl4030-keypad                       y                    madc             ti,twl4030-madc                                    i2c@48072000             ti,omap3-i2c             xH                 9                            tx rx                                      i2c2          	  disabled          i2c@48060000             ti,omap3-i2c             xH                 =                            tx rx                                      i2c3            +default         9               eeprom@51            atmel,24c01          x   Q                 lis33de@1d           st,lis33de st,lis3lv02d          x                                                               
           
        1   
         C         Q         _         n         }                                      x           x                     &          &                	  disabled             mailbox@48094000             ti,omap3-mailbox             mailbox          xH	@                                              1      dsp         C                    N                    spi@48098000             ti,omap2-mcspi           xH	                A                                   mcspi1          Y         @        #      $      %      &      '      (      )      *         tx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3       spi@4809a000             ti,omap2-mcspi           xH	                B                                   mcspi2          Y                  +      ,      -      .        tx0 rx0 tx1 rx1       spi@480b8000             ti,omap2-mcspi           xH                [                                   mcspi3          Y                                            tx0 rx0 tx1 rx1       spi@480ba000             ti,omap2-mcspi           xH                0                                   mcspi4          Y                 F      G        tx0 rx0       1w@480b2000          ti,omap3-1w          xH                 :         hdq1w         mmc@4809c000             ti,omap3-hsmmc           xH	                S         mmc1             g              =      >        tx rx           t           +default         9                               mmc@480b4000             ti,omap3-hsmmc           xH@                V         mmc2                  /      0        tx rx           +default         9                                                                       mmc@480ad000             ti,omap3-hsmmc           xH
                ^         mmc3                  M      N        tx rx         	  disabled          mmu@480bd400                         ti,omap2-iommu           xH                         mmu_isp                    C           I         mmu@5d000000                         ti,omap2-iommu           x]                           mmu_iva       	  disabled          wdt@48314000             ti,omap3-wdt             xH1@          
   wd_timer2         mcbsp@48074000           ti,omap3-mcbsp           xH@            mpu                ;   <        common tx rx                        mcbsp1                               tx rx         	  disabled          mcbsp@49022000           ti,omap3-mcbsp           xI     I            mpu sidetone                   >   ?           common tx rx sidetone                       mcbsp2 mcbsp2_sidetone                !      "        tx rx           okay            C          I        mcbsp@49024000           ti,omap3-mcbsp           xI@    I            mpu sidetone                   Y   Z           common tx rx sidetone                       mcbsp3 mcbsp3_sidetone                              tx rx         	  disabled          mcbsp@49026000           ti,omap3-mcbsp           xI`            mpu                6   7        common tx rx                        mcbsp4                              tx rx         	  disabled          mcbsp@48096000           ti,omap3-mcbsp           xH	`            mpu                Q   R        common tx rx                        mcbsp5                              tx rx         	  disabled          sham@480c3000            ti,omap3-sham            sham             xH0    d            1              E        rx        smartreflex@480cb000             ti,omap3-smartreflex-core            smartreflex_core             xH                      smartreflex@480c9000             ti,omap3-smartreflex-iva             smartreflex_mpu_iva          xH                      timer@48318000           ti,omap3430-timer            xH1                %         timer1                 timer@49032000           ti,omap3430-timer            xI                 &         timer2        timer@49034000           ti,omap3430-timer            xI@                '         timer3        timer@49036000           ti,omap3430-timer            xI`                (         timer4        timer@49038000           ti,omap3430-timer            xI                )         timer5           $      timer@4903a000           ti,omap3430-timer            xI                *         timer6           $      timer@4903c000           ti,omap3430-timer            xI                +         timer7           $      timer@4903e000           ti,omap3430-timer            xI                ,         timer8           1         $      timer@49040000           ti,omap3430-timer            xI                 -         timer9           1      timer@48086000           ti,omap3430-timer            xH`                .         timer10          1      timer@48088000           ti,omap3430-timer            xH                /         timer11          1      timer@48304000           ti,omap3430-timer            xH0@                _         timer12                   >      usbhstll@48062000            ti,usbhs-tll             xH                 N         usb_tll_hs        usbhshost@48064000           ti,usbhs-host            xH@             usb_host_hs                                          	  Nehci-phy       ohci@48064400            ti,ohci-omap3            xHD             &               L      ehci@48064800            ti,ehci-omap             xHH             &               M        Y                gpmc@6e000000            ti,omap3430-gpmc             gpmc             xn                         ^           j                                  0           0             +             ,         nand@0,0            |micron,mt29c4g96maz          x                                          bch8                                       ,           ,                      "        !   ,        4   (        C   6        R   @        a   R        r   R           (                                        partition@0         SPL          x             partition@80000         U-Boot           x            partition@1c0000            Environment          x $           partition@280000            Kernel           x (           partition@780000            Filesystem           x                ethernet@gpmc            smsc,lan9221 smsc,lan9115                                              *           $                              !                       C   *                    4   $        a   <        r   6        R   $                                                          *         7         Q        k           {                                x                   &                        ethernet@4,0             smsc,lan9221 smsc,lan9115                                              *           $                              !                       C   *                    4   $        a   <        r   6        R   $                                                          *         7         Q        k           {                                x                   &                           usb_otg_hs@480ab000          ti,omap3-musb            xH
                \   ]        mc dma           usb_otg_hs                                                                  Y         	  usb2-phy            ^              2      dss@48050000             ti,omap3-dss             xH           	  disabled          	   dss_core             |            fck                                       dispc@48050400           ti,omap3-dispc           xH                      
   dss_dispc            |            fck       encoder@4804fc00             ti,omap3-dsi             xH    H    @H             proto phy pll                     	  disabled          	   dss_dsi1             |               fck sys_clk       encoder@48050800             ti,omap3-rfbi            xH          	  disabled          	   dss_rfbi             |               fck ick       encoder@48050c00             ti,omap3-venc            xH          	  disabled          	   dss_venc             |               fck tv_dac_clk           ssi-controller@48058000          ti,omap3-ssi             ssi         ok           xH    H            sys gdd             G        gdd_mpu                                             |   q                ssi_ssr_fck ssi_sst_fck ssi_ick    ssi-port@4805a000            ti,omap3-ssi-port            xH    H            tx rx            &               C   D      ssi-port@4805b000            ti,omap3-ssi-port            xH    H            tx rx            &               E   F         serial@49042000          ti,omap3-uart            xI                 P              Q      R        tx rx            uart4           l       regulator-abb-mpu         
   ti,abb-v1           labb_mpu_iva                                   xH0r   H0h           base-address int-address                        |           	           	'         `  	7 s                     O                     7                                              pinmux@480025a0           ti,omap3-padconf pinctrl-single          xH %   \                                                                              +default         9      pinmux_hsusb2_2_pins          0  Q   P      R      T     V     X     Z          C           I         pinmux_w3cbw003c_2_pins         Q   @           C          I           isp@480bc000             ti,omap3-isp             xH   H                        	C           e             	J                 ports                                         pwmleds       	   pwm-leds       overo           overo:blue:COM          	V      w5        	[           	jmmc0             sound            ti,omap-twl4030         	overo           	        hsusb2_power_reg             regulator-fixed         lhsusb2_vbus         { LK@         LK@        	                  	 p         	        C          I        hsusb2_phy           usb-nop-xceiv           	                 	          C           I         regulator-w3cbw003c-npoweron             regulator-fixed         lregulator-w3cbw003c-npoweron            { 2Z         2Z        	                  	        C           I         regulator-w3cbw003c-wifi-nreset         +default         9             regulator-fixed          lregulator-w3cbw003c-wifi-nreset         { 2Z         2Z        	                 	  '        C           I         regulator-w3cbw003c-bt-nreset            regulator-fixed         lregulator-w3cbw003c-bt-nreset           { 2Z         2Z        	                  	  '        C           I         lis33-3v3-reg            regulator-fixed         llis33-3v3-reg           { 2Z         2Z        C           I         lis33-1v8-reg            regulator-fixed         llis33-1v8-reg           { w@         w@        C           I         regulator-vddvario           regulator-fixed       	  lvddvario             	        C           I         regulator-vdd33a             regulator-fixed         lvdd33a           	        C           I            	#address-cells #size-cells compatible interrupt-parent model i2c0 i2c1 i2c2 serial0 serial1 serial2 serial3 device_type reg clocks clock-names clock-latency operating-points interrupts ti,hwmods ranges #interrupt-cells interrupt-controller pinctrl-single,register-width pinctrl-single,function-mask pinctrl-names pinctrl-0 linux,phandle pinctrl-single,pins syscon regulator-name regulator-min-microvolt regulator-max-microvolt #clock-cells ti,bit-shift dmas dma-names clock-frequency ti,max-div ti,index-starts-at-one clock-mult clock-div ti,set-bit-to-disable ti,clock-mult ti,clock-div ti,set-rate-parent ti,index-power-of-two ti,low-power-stop ti,lock ti,low-power-bypass ti,dividers #dma-cells dma-channels dma-requests ti,gpio-always-on gpio-controller #gpio-cells interrupts-extended bci3v1-supply ti,use-leds usb1v5-supply usb1v8-supply usb3v1-supply usb_mode #phy-cells #pwm-cells keypad,num-rows keypad,num-columns #io-channel-cells status pagesize Vdd-supply Vdd_IO-supply st,click-single-x st,click-single-y st,click-single-z st,click-thresh-x st,click-thresh-y st,click-thresh-z st,irq1-click st,irq2-click st,wakeup-x-lo st,wakeup-x-hi st,wakeup-y-lo st,wakeup-y-hi st,wakeup-z-lo st,wakeup-z-hi st,min-limit-x st,min-limit-y st,min-limit-z st,max-limit-x st,max-limit-y st,max-limit-z #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx ti,spi-num-cs ti,dual-volt pbias-supply vmmc-supply bus-width vqmmc-supply vmmc_aux-supply cap-sdio-irq non-removable #iommu-cells ti,#tlb-entries reg-names interrupt-names ti,buffer-size ti,timer-alwon ti,timer-dsp ti,timer-pwm ti,timer-secure port2-mode phys gpmc,num-cs gpmc,num-waitpins linux,mtd-name nand-bus-width gpmc,device-width ti,nand-ecc-opt gpmc,sync-clk-ps gpmc,cs-on-ns gpmc,cs-rd-off-ns gpmc,cs-wr-off-ns gpmc,adv-on-ns gpmc,adv-rd-off-ns gpmc,adv-wr-off-ns gpmc,we-off-ns gpmc,oe-off-ns gpmc,access-ns gpmc,rd-cycle-ns gpmc,wr-cycle-ns gpmc,wr-access-ns gpmc,wr-data-mux-bus-ns label bank-width gpmc,mux-add-data gpmc,oe-on-ns gpmc,we-on-ns gpmc,page-burst-access-ns gpmc,bus-turnaround-ns gpmc,cycle2cycle-delay-ns gpmc,cycle2cycle-samecsen gpmc,cycle2cycle-diffcsen vddvario-supply vdd33a-supply reg-io-width smsc,save-mac-address multipoint num-eps ram-bits interface-type usb-phy phy-names power #address-cell ti,tranxdone-status-mask ti,settling-time ti,clock-cycles ti,abb_info iommus ti,phy-type pwms max-brightness linux,default-trigger ti,model ti,mcbsp gpio startup-delay-us enable-active-high reset-gpios vcc-supply regulator-always-on 