     8     (            	                                                        E   gumstix,omap3-overo-tobiduo gumstix,omap3-overo ti,omap3430 ti,omap3             &         "   7OMAP35xx Gumstix Overo on TobiDuo      chosen        aliases          =/ocp/i2c@48070000            B/ocp/i2c@48072000            G/ocp/i2c@48060000            L/ocp/serial@4806a000             T/ocp/serial@4806c000             \/ocp/serial@49020000          memory           dmemory           p              cpus                                 cpu@0            arm,cortex-a8            dcpu          p             t            {cpu                 (    H  А g8   O dp ` 	' p         pmu          arm,cortex-a8-pmu            pT                           debugss       soc          ti,omap-infra      mpu          ti,omap3-mpu             mpu       iva       
   ti,iva2.2            iva    dsp          ti,omap3-c64                ocp          ti,omap3-l3-smx simple-bus           ph                  	   
                                            l3_main    l4@48000000          ti,omap3-l4-core simple-bus                                       H         scm@2000             ti,omap3-scm simple-bus          p                                                         pinmux@30             ti,omap3-padconf pinctrl-single          p   0  8                                                                              #default         1           ;           A      pinmux_uart2_pins            I  <    >     @     B          ;           A         pinmux_i2c1_pins            I                  ;           A         pinmux_mmc1_pins          0  I                                ;           A         pinmux_mmc2_pins          0  I  (    *    ,    .    0    2          ;           A         pinmux_w3cbw003c_pins           I        l           ;          A        pinmux_hsusb2_pins        @  I                                          ;           A         pinmux_twl4030_pins         I    A        ;           A         pinmux_i2c3_pins            I                  ;           A         pinmux_uart3_pins           I  n     p            ;           A            scm_conf@270             syscon simple-bus            p  p  0                                        p  0        ;           A      pbias_regulator          ti,pbias-omap3 ti,pbias-omap             p             ]      pbias_mmc_omap2430          dpbias_mmc_omap2430          s w@         -        ;           A            clocks                               mcbsp5_mux_fck                       ti,composite-mux-clock           t                          p   h        ;           A         mcbsp5_fck                       ti,composite-clock           t            mcbsp1_mux_fck                       ti,composite-mux-clock           t                          p           ;   
        A   
      mcbsp1_fck                       ti,composite-clock           t   	   
      mcbsp2_mux_fck                       ti,composite-mux-clock           t                          p           ;           A         mcbsp2_fck                       ti,composite-clock           t            mcbsp3_mux_fck                       ti,composite-mux-clock           t               p   h        ;           A         mcbsp3_fck                       ti,composite-clock           t            mcbsp4_mux_fck                       ti,composite-mux-clock           t                          p   h        ;           A         mcbsp4_fck                       ti,composite-clock           t                  clockdomains          pinmux@a00            ti,omap3-padconf pinctrl-single          p  
    \                                                                         pinmux_twl4030_vpins             I                                   ;           A                  aes@480c5000             ti,omap3-aes             aes          pHP    P                           A      B        tx rx         prm@48306000             ti,omap3-prm             pH0`   @                clocks                               virt_16_8m_ck                        fixed-clock          Y         ;           A         osc_sys_ck                       ti,mux-clock             t                           p  @        ;           A         sys_ck                       ti,divider-clock             t                                  p  p                 ;           A         sys_clkout1                      ti,gate-clock            t            p  p                 dpll3_x2_ck                      fixed-factor-clock           t                      	         dpll3_m2x2_ck                        fixed-factor-clock           t                      	           ;           A         dpll4_x2_ck                      fixed-factor-clock           t                      	         corex2_fck                       fixed-factor-clock           t                      	           ;           A         wkup_l4_ick                      fixed-factor-clock           t                      	           ;   N        A   N      corex2_d3_fck                        fixed-factor-clock           t                      	           ;           A         corex2_d5_fck                        fixed-factor-clock           t                      	           ;           A            clockdomains             cm@48004000          ti,omap3-cm          pH @   @    clocks                               dummy_apb_pclk                       fixed-clock                   omap_32k_fck                         fixed-clock                    ;   @        A   @      virt_12m_ck                      fixed-clock                   ;           A         virt_13m_ck                      fixed-clock          ]@        ;           A         virt_19200000_ck                         fixed-clock         $         ;           A         virt_26000000_ck                         fixed-clock                 ;           A         virt_38_4m_ck                        fixed-clock         I         ;           A         dpll4_ck                         ti,omap3-dpll-per-clock          t               p        D  0        ;           A         dpll4_m2_ck                      ti,divider-clock             t              ?         p  H                 ;            A          dpll4_m2x2_mul_ck                        fixed-factor-clock           t                       	           ;   !        A   !      dpll4_m2x2_ck                        ti,gate-clock            t   !                    p                    ;   "        A   "      omap_96m_alwon_fck                       fixed-factor-clock           t   "                   	           ;   )        A   )      dpll3_ck                         ti,omap3-dpll-core-clock             t               p        @  0        ;           A         dpll3_m3_ck                      ti,divider-clock             t                                  p  @                 ;   #        A   #      dpll3_m3x2_mul_ck                        fixed-factor-clock           t   #                   	           ;   $        A   $      dpll3_m3x2_ck                        ti,gate-clock            t   $                    p                    ;   %        A   %      emu_core_alwon_ck                        fixed-factor-clock           t   %                   	           ;   b        A   b      sys_altclk                       fixed-clock                     ;   .        A   .      mcbsp_clks                       fixed-clock                     ;           A         dpll3_m2_ck                      ti,divider-clock             t                                  p  @                 ;           A         core_ck                      fixed-factor-clock           t                      	           ;   &        A   &      dpll1_fck                        ti,divider-clock             t   &                               p  	@                 ;   '        A   '      dpll1_ck                         ti,omap3-dpll-clock          t      '         p  	  	$  	@  	4        ;           A         dpll1_x2_ck                      fixed-factor-clock           t                      	           ;   (        A   (      dpll1_x2m2_ck                        ti,divider-clock             t   (                    p  	D                 ;   <        A   <      cm_96m_fck                       fixed-factor-clock           t   )                   	           ;   *        A   *      omap_96m_fck                         ti,mux-clock             t   *                       p  @        ;   E        A   E      dpll4_m3_ck                      ti,divider-clock             t                                   p  @                 ;   +        A   +      dpll4_m3x2_mul_ck                        fixed-factor-clock           t   +                   	           ;   ,        A   ,      dpll4_m3x2_ck                        ti,gate-clock            t   ,                    p                    ;   -        A   -      omap_54m_fck                         ti,mux-clock             t   -   .                    p  @        ;   8        A   8      cm_96m_d2_fck                        fixed-factor-clock           t   *                   	           ;   /        A   /      omap_48m_fck                         ti,mux-clock             t   /   .                    p  @        ;   0        A   0      omap_12m_fck                         fixed-factor-clock           t   0                   	           ;   G        A   G      dpll4_m4_ck                      ti,divider-clock             t                        p  @                 ;   1        A   1      dpll4_m4x2_mul_ck                        ti,fixed-factor-clock            t   1        )           7            D        ;   2        A   2      dpll4_m4x2_ck                        ti,gate-clock            t   2                    p                     D        ;           A         dpll4_m5_ck                      ti,divider-clock             t              ?         p  @                 ;   3        A   3      dpll4_m5x2_mul_ck                        ti,fixed-factor-clock            t   3        )           7            D        ;   4        A   4      dpll4_m5x2_ck                        ti,gate-clock            t   4                    p                     D        ;   j        A   j      dpll4_m6_ck                      ti,divider-clock             t                         ?         p  @                 ;   5        A   5      dpll4_m6x2_mul_ck                        fixed-factor-clock           t   5                   	           ;   6        A   6      dpll4_m6x2_ck                        ti,gate-clock            t   6                    p                    ;   7        A   7      emu_per_alwon_ck                         fixed-factor-clock           t   7                   	           ;   c        A   c      clkout2_src_gate_ck                       ti,composite-no-wait-gate-clock          t   &                    p  p        ;   9        A   9      clkout2_src_mux_ck                       ti,composite-mux-clock           t   &      *   8         p  p        ;   :        A   :      clkout2_src_ck                       ti,composite-clock           t   9   :        ;   ;        A   ;      sys_clkout2                      ti,divider-clock             t   ;                      @         p  p         W      mpu_ck                       fixed-factor-clock           t   <                   	           ;   =        A   =      arm_fck                      ti,divider-clock             t   =         p  	$                 emu_mpu_alwon_ck                         fixed-factor-clock           t   =                   	           ;   d        A   d      l3_ick                       ti,divider-clock             t   &                    p  
@                 ;   >        A   >      l4_ick                       ti,divider-clock             t   >                               p  
@                 ;   ?        A   ?      rm_ick                       ti,divider-clock             t   ?                               p  @               gpt10_gate_fck                       ti,composite-gate-clock          t                       p  
         ;   A        A   A      gpt10_mux_fck                        ti,composite-mux-clock           t   @                       p  
@        ;   B        A   B      gpt10_fck                        ti,composite-clock           t   A   B      gpt11_gate_fck                       ti,composite-gate-clock          t                       p  
         ;   C        A   C      gpt11_mux_fck                        ti,composite-mux-clock           t   @                       p  
@        ;   D        A   D      gpt11_fck                        ti,composite-clock           t   C   D      core_96m_fck                         fixed-factor-clock           t   E                   	           ;           A         mmchs2_fck                       ti,wait-gate-clock           t            p  
                    ;           A         mmchs1_fck                       ti,wait-gate-clock           t            p  
                    ;           A         i2c3_fck                         ti,wait-gate-clock           t            p  
                    ;           A         i2c2_fck                         ti,wait-gate-clock           t            p  
                    ;           A         i2c1_fck                         ti,wait-gate-clock           t            p  
                    ;           A         mcbsp5_gate_fck                      ti,composite-gate-clock          t              
         p  
         ;           A         mcbsp1_gate_fck                      ti,composite-gate-clock          t              	         p  
         ;   	        A   	      core_48m_fck                         fixed-factor-clock           t   0                   	           ;   F        A   F      mcspi4_fck                       ti,wait-gate-clock           t   F         p  
                    ;           A         mcspi3_fck                       ti,wait-gate-clock           t   F         p  
                    ;           A         mcspi2_fck                       ti,wait-gate-clock           t   F         p  
                    ;           A         mcspi1_fck                       ti,wait-gate-clock           t   F         p  
                    ;           A         uart2_fck                        ti,wait-gate-clock           t   F         p  
                    ;           A         uart1_fck                        ti,wait-gate-clock           t   F         p  
                    ;           A         core_12m_fck                         fixed-factor-clock           t   G                   	           ;   H        A   H      hdq_fck                      ti,wait-gate-clock           t   H         p  
                    ;           A         core_l3_ick                      fixed-factor-clock           t   >                   	           ;   I        A   I      sdrc_ick                         ti,wait-gate-clock           t   I         p  
                   ;           A         gpmc_fck                         fixed-factor-clock           t   I                   	         core_l4_ick                      fixed-factor-clock           t   ?                   	           ;   J        A   J      mmchs2_ick                       ti,omap3-interface-clock             t   J         p  
                   ;           A         mmchs1_ick                       ti,omap3-interface-clock             t   J         p  
                   ;           A         hdq_ick                      ti,omap3-interface-clock             t   J         p  
                   ;           A         mcspi4_ick                       ti,omap3-interface-clock             t   J         p  
                   ;           A         mcspi3_ick                       ti,omap3-interface-clock             t   J         p  
                   ;           A         mcspi2_ick                       ti,omap3-interface-clock             t   J         p  
                   ;           A         mcspi1_ick                       ti,omap3-interface-clock             t   J         p  
                   ;           A         i2c3_ick                         ti,omap3-interface-clock             t   J         p  
                   ;           A         i2c2_ick                         ti,omap3-interface-clock             t   J         p  
                   ;           A         i2c1_ick                         ti,omap3-interface-clock             t   J         p  
                   ;           A         uart2_ick                        ti,omap3-interface-clock             t   J         p  
                   ;           A         uart1_ick                        ti,omap3-interface-clock             t   J         p  
                   ;           A         gpt11_ick                        ti,omap3-interface-clock             t   J         p  
                   ;           A         gpt10_ick                        ti,omap3-interface-clock             t   J         p  
                   ;           A         mcbsp5_ick                       ti,omap3-interface-clock             t   J         p  
           
        ;           A         mcbsp1_ick                       ti,omap3-interface-clock             t   J         p  
           	        ;           A         omapctrl_ick                         ti,omap3-interface-clock             t   J         p  
                   ;           A         dss_tv_fck                       ti,gate-clock            t   8         p                      ;           A         dss_96m_fck                      ti,gate-clock            t   E         p                      ;           A         dss2_alwon_fck                       ti,gate-clock            t            p                      ;           A         dummy_ck                         fixed-clock                   gpt1_gate_fck                        ti,composite-gate-clock          t                        p           ;   K        A   K      gpt1_mux_fck                         ti,composite-mux-clock           t   @            p  @        ;   L        A   L      gpt1_fck                         ti,composite-clock           t   K   L      aes2_ick                         ti,omap3-interface-clock             t   J                    p  
        ;           A         wkup_32k_fck                         fixed-factor-clock           t   @                   	           ;   M        A   M      gpio1_dbck                       ti,gate-clock            t   M         p                      ;           A         sha12_ick                        ti,omap3-interface-clock             t   J         p  
                   ;           A         wdt2_fck                         ti,wait-gate-clock           t   M         p                      ;           A         wdt2_ick                         ti,omap3-interface-clock             t   N         p                     ;           A         wdt1_ick                         ti,omap3-interface-clock             t   N         p                     ;           A         gpio1_ick                        ti,omap3-interface-clock             t   N         p                     ;           A         omap_32ksync_ick                         ti,omap3-interface-clock             t   N         p                     ;           A         gpt12_ick                        ti,omap3-interface-clock             t   N         p                     ;           A         gpt1_ick                         ti,omap3-interface-clock             t   N         p                      ;           A         per_96m_fck                      fixed-factor-clock           t   )                   	           ;           A         per_48m_fck                      fixed-factor-clock           t   0                   	           ;   O        A   O      uart3_fck                        ti,wait-gate-clock           t   O         p                      ;           A         gpt2_gate_fck                        ti,composite-gate-clock          t                       p           ;   P        A   P      gpt2_mux_fck                         ti,composite-mux-clock           t   @            p  @        ;   Q        A   Q      gpt2_fck                         ti,composite-clock           t   P   Q      gpt3_gate_fck                        ti,composite-gate-clock          t                       p           ;   R        A   R      gpt3_mux_fck                         ti,composite-mux-clock           t   @                       p  @        ;   S        A   S      gpt3_fck                         ti,composite-clock           t   R   S      gpt4_gate_fck                        ti,composite-gate-clock          t                       p           ;   T        A   T      gpt4_mux_fck                         ti,composite-mux-clock           t   @                       p  @        ;   U        A   U      gpt4_fck                         ti,composite-clock           t   T   U      gpt5_gate_fck                        ti,composite-gate-clock          t                       p           ;   V        A   V      gpt5_mux_fck                         ti,composite-mux-clock           t   @                       p  @        ;   W        A   W      gpt5_fck                         ti,composite-clock           t   V   W      gpt6_gate_fck                        ti,composite-gate-clock          t                       p           ;   X        A   X      gpt6_mux_fck                         ti,composite-mux-clock           t   @                       p  @        ;   Y        A   Y      gpt6_fck                         ti,composite-clock           t   X   Y      gpt7_gate_fck                        ti,composite-gate-clock          t                       p           ;   Z        A   Z      gpt7_mux_fck                         ti,composite-mux-clock           t   @                       p  @        ;   [        A   [      gpt7_fck                         ti,composite-clock           t   Z   [      gpt8_gate_fck                        ti,composite-gate-clock          t              	         p           ;   \        A   \      gpt8_mux_fck                         ti,composite-mux-clock           t   @                       p  @        ;   ]        A   ]      gpt8_fck                         ti,composite-clock           t   \   ]      gpt9_gate_fck                        ti,composite-gate-clock          t              
         p           ;   ^        A   ^      gpt9_mux_fck                         ti,composite-mux-clock           t   @                       p  @        ;   _        A   _      gpt9_fck                         ti,composite-clock           t   ^   _      per_32k_alwon_fck                        fixed-factor-clock           t   @                   	           ;   `        A   `      gpio6_dbck                       ti,gate-clock            t   `         p                      ;           A         gpio5_dbck                       ti,gate-clock            t   `         p                      ;           A         gpio4_dbck                       ti,gate-clock            t   `         p                      ;           A         gpio3_dbck                       ti,gate-clock            t   `         p                      ;           A         gpio2_dbck                       ti,gate-clock            t   `         p                      ;           A         wdt3_fck                         ti,wait-gate-clock           t   `         p                      ;           A         per_l4_ick                       fixed-factor-clock           t   ?                   	           ;   a        A   a      gpio6_ick                        ti,omap3-interface-clock             t   a         p                     ;           A         gpio5_ick                        ti,omap3-interface-clock             t   a         p                     ;           A         gpio4_ick                        ti,omap3-interface-clock             t   a         p                     ;           A         gpio3_ick                        ti,omap3-interface-clock             t   a         p                     ;           A         gpio2_ick                        ti,omap3-interface-clock             t   a         p                     ;           A         wdt3_ick                         ti,omap3-interface-clock             t   a         p                     ;           A         uart3_ick                        ti,omap3-interface-clock             t   a         p                     ;           A         uart4_ick                        ti,omap3-interface-clock             t   a         p                     ;           A         gpt9_ick                         ti,omap3-interface-clock             t   a         p             
        ;           A         gpt8_ick                         ti,omap3-interface-clock             t   a         p             	        ;           A         gpt7_ick                         ti,omap3-interface-clock             t   a         p                     ;           A         gpt6_ick                         ti,omap3-interface-clock             t   a         p                     ;           A         gpt5_ick                         ti,omap3-interface-clock             t   a         p                     ;           A         gpt4_ick                         ti,omap3-interface-clock             t   a         p                     ;           A         gpt3_ick                         ti,omap3-interface-clock             t   a         p                     ;           A         gpt2_ick                         ti,omap3-interface-clock             t   a         p                     ;           A         mcbsp2_ick                       ti,omap3-interface-clock             t   a         p                      ;           A         mcbsp3_ick                       ti,omap3-interface-clock             t   a         p                     ;           A         mcbsp4_ick                       ti,omap3-interface-clock             t   a         p                     ;           A         mcbsp2_gate_fck                      ti,composite-gate-clock          t                        p           ;           A         mcbsp3_gate_fck                      ti,composite-gate-clock          t                       p           ;           A         mcbsp4_gate_fck                      ti,composite-gate-clock          t                       p           ;           A         emu_src_mux_ck                       ti,mux-clock             t      b   c   d         p  @        ;   e        A   e      emu_src_ck                       ti,clkdm-gate-clock          t   e        ;   f        A   f      pclk_fck                         ti,divider-clock             t   f                               p  @               pclkx2_fck                       ti,divider-clock             t   f                               p  @               atclk_fck                        ti,divider-clock             t   f                               p  @               traceclk_src_fck                         ti,mux-clock             t      b   c   d                    p  @        ;   g        A   g      traceclk_fck                         ti,divider-clock             t   g                               p  @               secure_32k_fck                       fixed-clock                    ;   h        A   h      gpt12_fck                        fixed-factor-clock           t   h                   	         wdt1_fck                         fixed-factor-clock           t   h                   	         security_l4_ick2                         fixed-factor-clock           t   ?                   	           ;   i        A   i      aes1_ick                         ti,omap3-interface-clock             t   i                    p  
      rng_ick                      ti,omap3-interface-clock             t   i         p  
                 sha11_ick                        ti,omap3-interface-clock             t   i         p  
                 des1_ick                         ti,omap3-interface-clock             t   i         p  
                  cam_mclk                         ti,gate-clock            t   j                     p            D      cam_ick                   !   ti,omap3-no-wait-interface-clock             t   ?         p                      ;           A         csi2_96m_fck                         ti,gate-clock            t            p                      ;           A         security_l3_ick                      fixed-factor-clock           t   >                   	           ;   k        A   k      pka_ick                      ti,omap3-interface-clock             t   k         p  
                 icr_ick                      ti,omap3-interface-clock             t   J         p  
                 des2_ick                         ti,omap3-interface-clock             t   J         p  
                 mspro_ick                        ti,omap3-interface-clock             t   J         p  
                 mailboxes_ick                        ti,omap3-interface-clock             t   J         p  
                 ssi_l4_ick                       fixed-factor-clock           t   ?                   	           ;   r        A   r      sr1_fck                      ti,wait-gate-clock           t            p                    sr2_fck                      ti,wait-gate-clock           t            p                    sr_l4_ick                        fixed-factor-clock           t   ?                   	         dpll2_fck                        ti,divider-clock             t   &                               p   @                 ;   l        A   l      dpll2_ck                         ti,omap3-dpll-clock          t      l         p      $   @   4         m                          ;   m        A   m      dpll2_m2_ck                      ti,divider-clock             t   m                    p   D                 ;   n        A   n      iva2_ck                      ti,wait-gate-clock           t   n         p                        ;           A         modem_fck                        ti,omap3-interface-clock             t            p  
                    ;           A         sad2d_ick                        ti,omap3-interface-clock             t   >         p  
                   ;           A         mad2d_ick                        ti,omap3-interface-clock             t   >         p  
                   ;           A         mspro_fck                        ti,wait-gate-clock           t            p  
                  ssi_ssr_gate_fck_3430es2                          ti,composite-no-wait-gate-clock          t                        p  
         ;   o        A   o      ssi_ssr_div_fck_3430es2                      ti,composite-divider-clock           t                       p  
@      $                                        ;   p        A   p      ssi_ssr_fck_3430es2                      ti,composite-clock           t   o   p        ;   q        A   q      ssi_sst_fck_3430es2                      fixed-factor-clock           t   q                   	           ;           A         hsotgusb_ick_3430es2                      "   ti,omap3-hsotgusb-interface-clock            t   I         p  
                   ;           A         ssi_ick_3430es2                      ti,omap3-ssi-interface-clock             t   r         p  
                    ;           A         usim_gate_fck                        ti,composite-gate-clock          t   E           	         p           ;   }        A   }      sys_d2_ck                        fixed-factor-clock           t                      	           ;   t        A   t      omap_96m_d2_fck                      fixed-factor-clock           t   E                   	           ;   u        A   u      omap_96m_d4_fck                      fixed-factor-clock           t   E                   	           ;   v        A   v      omap_96m_d8_fck                      fixed-factor-clock           t   E                   	           ;   w        A   w      omap_96m_d10_fck                         fixed-factor-clock           t   E                   	   
        ;   x        A   x      dpll5_m2_d4_ck                       fixed-factor-clock           t   s                   	           ;   y        A   y      dpll5_m2_d8_ck                       fixed-factor-clock           t   s                   	           ;   z        A   z      dpll5_m2_d16_ck                      fixed-factor-clock           t   s                   	           ;   {        A   {      dpll5_m2_d20_ck                      fixed-factor-clock           t   s                   	           ;   |        A   |      usim_mux_fck                         ti,composite-mux-clock        (   t      t   u   v   w   x   y   z   {   |                    p  @                 ;   ~        A   ~      usim_fck                         ti,composite-clock           t   }   ~      usim_ick                         ti,omap3-interface-clock             t   N         p             	        ;           A         dpll5_ck                         ti,omap3-dpll-clock          t               p    $  L  4         m                 ;           A         dpll5_m2_ck                      ti,divider-clock             t                       p  P                 ;   s        A   s      sgx_gate_fck                         ti,composite-gate-clock          t   &                    p           ;           A         core_d3_ck                       fixed-factor-clock           t   &                   	           ;           A         core_d4_ck                       fixed-factor-clock           t   &                   	           ;           A         core_d6_ck                       fixed-factor-clock           t   &                   	           ;           A         omap_192m_alwon_fck                      fixed-factor-clock           t   "                   	           ;           A         core_d2_ck                       fixed-factor-clock           t   &                   	           ;           A         sgx_mux_fck                      ti,composite-mux-clock            t            *                     p  @        ;           A         sgx_fck                      ti,composite-clock           t            sgx_ick                      ti,wait-gate-clock           t   >         p                      ;           A         cpefuse_fck                      ti,gate-clock            t            p  
                    ;           A         ts_fck                       ti,gate-clock            t   @         p  
                   ;           A         usbtll_fck                       ti,wait-gate-clock           t   s         p  
                   ;           A         usbtll_ick                       ti,omap3-interface-clock             t   J         p  
                   ;           A         mmchs3_ick                       ti,omap3-interface-clock             t   J         p  
                   ;           A         mmchs3_fck                       ti,wait-gate-clock           t            p  
                    ;           A         dss1_alwon_fck_3430es2                       ti,dss-gate-clock            t                        p            D        ;           A         dss_ick_3430es2                      ti,omap3-dss-interface-clock             t   ?         p                      ;           A         usbhost_120m_fck                         ti,gate-clock            t   s         p                      ;           A         usbhost_48m_fck                      ti,dss-gate-clock            t   0         p                       ;           A         usbhost_ick                      ti,omap3-dss-interface-clock             t   ?         p                      ;           A            clockdomains       core_l3_clkdm            ti,clockdomain           t            dpll3_clkdm          ti,clockdomain           t         dpll1_clkdm          ti,clockdomain           t         per_clkdm            ti,clockdomain        h   t                                                                                    emu_clkdm            ti,clockdomain           t   f      dpll4_clkdm          ti,clockdomain           t         wkup_clkdm           ti,clockdomain        $   t                                 dss_clkdm            ti,clockdomain           t                     core_l4_clkdm            ti,clockdomain           t                                                                                                                     cam_clkdm            ti,clockdomain           t            iva2_clkdm           ti,clockdomain           t         dpll2_clkdm          ti,clockdomain           t   m      d2d_clkdm            ti,clockdomain           t               dpll5_clkdm          ti,clockdomain           t         sgx_clkdm            ti,clockdomain           t         usbhost_clkdm            ti,clockdomain           t                     counter@48320000             ti,omap-counter32k           pH2               counter_32k       interrupt-controller@48200000            ti,omap3-intc                                  pH              ;           A         dma-controller@48056000       "   ti,omap3630-sdma ti,omap3430-sdma            pH`                                                           `        ;           A         gpio@48310000            ti,omap3-gpio            pH1                          gpio1                                                              ;          A        gpio@49050000            ti,omap3-gpio            pI                          gpio2                                                     ;          A        gpio@49052000            ti,omap3-gpio            pI                          gpio3                                                     ;           A         gpio@49054000            ti,omap3-gpio            pI@                          gpio4                                                   gpio@49056000            ti,omap3-gpio            pI`                !         gpio5                                                   gpio@49058000            ti,omap3-gpio            pI                "         gpio6                                                     ;           A         serial@4806a000          ti,omap3-uart            pH                   H              1      2        tx rx            uart1           l       serial@4806c000          ti,omap3-uart            pH                  I              3      4        tx rx            uart2           l         #default         1         serial@49020000          ti,omap3-uart            pI                   J     n              5      6        tx rx            uart3           l         #default         1         i2c@48070000             ti,omap3-i2c             pH                 8                            tx rx                                      i2c1            #default         1            '@   twl@48           p   H                     &            ti,twl4030                                #default         1         audio            ti,twl4030-audio       codec            rtc          ti,twl4030-rtc                    bci          ti,twl4030-bci              	                    watchdog             ti,twl4030-wdt        regulator-vaux1          ti,twl4030-vaux1          regulator-vaux2          ti,twl4030-vaux2          regulator-vaux3          ti,twl4030-vaux3          regulator-vaux4          ti,twl4030-vaux4          regulator-vdd1           ti,twl4030-vdd1         s 	'                regulator-vdac           ti,twl4030-vdac         s w@         w@      regulator-vio            ti,twl4030-vio        regulator-vintana1           ti,twl4030-vintana1       regulator-vintana2           ti,twl4030-vintana2       regulator-vintdig            ti,twl4030-vintdig        regulator-vmmc1          ti,twl4030-vmmc1            s :         0        ;           A         regulator-vmmc2          ti,twl4030-vmmc2            s :         0      regulator-vusb1v5            ti,twl4030-vusb1v5          ;           A         regulator-vusb1v8            ti,twl4030-vusb1v8          ;           A         regulator-vusb3v1            ti,twl4030-vusb3v1          ;           A         regulator-vpll1          ti,twl4030-vpll1          regulator-vpll2          ti,twl4030-vpll2            s w@         w@      regulator-vsim           ti,twl4030-vsim         s w@         -      gpio             ti,twl4030-gpio                                                          twl4030-usb          ti,twl4030-usb              
           (           6           D           R           [            ;           A         pwm          ti,twl4030-pwm          f         pwmled           ti,twl4030-pwmled           f           ;           A         pwrbutton            ti,twl4030-pwrbutton                      keypad           ti,twl4030-keypad                       q                    madc             ti,twl4030-madc                                    i2c@48072000             ti,omap3-i2c             pH                 9                            tx rx                                      i2c2          	  disabled          i2c@48060000             ti,omap3-i2c             pH                 =                            tx rx                                      i2c3            #default         1               eeprom@51            atmel,24c01          p   Q                 lis33de@1d           st,lis33de st,lis3lv02d          p                                                               
           
        )   
         ;         I         W         f         u                                      x           x                     &          &                	  disabled             mailbox@48094000             ti,omap3-mailbox             mailbox          pH	@                                              )      dsp         ;                    F                    spi@48098000             ti,omap2-mcspi           pH	                A                                   mcspi1          Q         @        #      $      %      &      '      (      )      *         tx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3       spi@4809a000             ti,omap2-mcspi           pH	                B                                   mcspi2          Q                  +      ,      -      .        tx0 rx0 tx1 rx1       spi@480b8000             ti,omap2-mcspi           pH                [                                   mcspi3          Q                                            tx0 rx0 tx1 rx1       spi@480ba000             ti,omap2-mcspi           pH                0                                   mcspi4          Q                 F      G        tx0 rx0       1w@480b2000          ti,omap3-1w          pH                 :         hdq1w         mmc@4809c000             ti,omap3-hsmmc           pH	                S         mmc1             _              =      >        tx rx           l           #default         1           y                    mmc@480b4000             ti,omap3-hsmmc           pH@                V         mmc2                  /      0        tx rx           #default         1           y                                                            mmc@480ad000             ti,omap3-hsmmc           pH
                ^         mmc3                  M      N        tx rx         	  disabled          mmu@480bd400                         ti,omap2-iommu           pH                         mmu_isp                    ;           A         mmu@5d000000                         ti,omap2-iommu           p]                           mmu_iva       	  disabled          wdt@48314000             ti,omap3-wdt             pH1@          
   wd_timer2         mcbsp@48074000           ti,omap3-mcbsp           pH@            mpu                ;   <        common tx rx                        mcbsp1                               tx rx         	  disabled          mcbsp@49022000           ti,omap3-mcbsp           pI     I            mpu sidetone                   >   ?           common tx rx sidetone                       mcbsp2 mcbsp2_sidetone                !      "        tx rx           okay            ;          A        mcbsp@49024000           ti,omap3-mcbsp           pI@    I            mpu sidetone                   Y   Z           common tx rx sidetone                       mcbsp3 mcbsp3_sidetone                              tx rx         	  disabled          mcbsp@49026000           ti,omap3-mcbsp           pI`            mpu                6   7        common tx rx                        mcbsp4                              tx rx         	  disabled          mcbsp@48096000           ti,omap3-mcbsp           pH	`            mpu                Q   R        common tx rx                        mcbsp5                              tx rx         	  disabled          sham@480c3000            ti,omap3-sham            sham             pH0    d            1              E        rx        smartreflex@480cb000             ti,omap3-smartreflex-core            smartreflex_core             pH                      smartreflex@480c9000             ti,omap3-smartreflex-iva             smartreflex_mpu_iva          pH                      timer@48318000           ti,omap3430-timer            pH1                %         timer1                 timer@49032000           ti,omap3430-timer            pI                 &         timer2        timer@49034000           ti,omap3430-timer            pI@                '         timer3        timer@49036000           ti,omap3430-timer            pI`                (         timer4        timer@49038000           ti,omap3430-timer            pI                )         timer5                 timer@4903a000           ti,omap3430-timer            pI                *         timer6                 timer@4903c000           ti,omap3430-timer            pI                +         timer7                 timer@4903e000           ti,omap3430-timer            pI                ,         timer8           )               timer@49040000           ti,omap3430-timer            pI                 -         timer9           )      timer@48086000           ti,omap3430-timer            pH`                .         timer10          )      timer@48088000           ti,omap3430-timer            pH                /         timer11          )      timer@48304000           ti,omap3430-timer            pH0@                _         timer12                   6      usbhstll@48062000            ti,usbhs-tll             pH                 N         usb_tll_hs        usbhshost@48064000           ti,usbhs-host            pH@             usb_host_hs                                          	  Fehci-phy       ohci@48064400            ti,ohci-omap3            pHD             &               L      ehci@48064800            ti,ehci-omap             pHH             &               M        Q                gpmc@6e000000            ti,omap3430-gpmc             gpmc             pn                         V           b                                  0           0             +             ,         nand@0,0            tmicron,mt29c4g96maz          p                                          bch8                                       ,           ,                      "           ,        ,   (        ;   6        J   @        Y   R        j   R        {   (                                        partition@0         SPL          p             partition@80000         U-Boot           p            partition@1c0000            Environment          p $           partition@280000            Kernel           p (           partition@780000            Filesystem           p                ethernet@gpmc            smsc,lan9221 smsc,lan9115                                              *           $                                                     ;   *                    ,   $        Y   <        j   6        J   $                                                       {   *         /         I        c           s                                p                   &                        ethernet@4,0             smsc,lan9221 smsc,lan9115                                              *           $                                                     ;   *                    ,   $        Y   <        j   6        J   $                                                       {   *         /         I        c           s                                p                   &                           usb_otg_hs@480ab000          ti,omap3-musb            pH
                \   ]        mc dma           usb_otg_hs                                                                  Q         	  usb2-phy            V              2      dss@48050000             ti,omap3-dss             pH           	  disabled          	   dss_core             t            {fck                                       dispc@48050400           ti,omap3-dispc           pH                      
   dss_dispc            t            {fck       encoder@4804fc00             ti,omap3-dsi             pH    H    @H             proto phy pll                     	  disabled          	   dss_dsi1             t               {fck sys_clk       encoder@48050800             ti,omap3-rfbi            pH          	  disabled          	   dss_rfbi             t               {fck ick       encoder@48050c00             ti,omap3-venc            pH          	  disabled          	   dss_venc             t            {fck          ssi-controller@48058000          ti,omap3-ssi             ssi         ok           pH    H            sys gdd             G        gdd_mpu                                             t   q                {ssi_ssr_fck ssi_sst_fck ssi_ick    ssi-port@4805a000            ti,omap3-ssi-port            pH    H            tx rx            &               C   D      ssi-port@4805b000            ti,omap3-ssi-port            pH    H            tx rx            &               E   F         pinmux@480025d8           ti,omap3-padconf pinctrl-single          pH %   $                                                                              #default         1      pinmux_hsusb2_2_pins          0  I                               "          ;           A         pinmux_w3cbw003c_2_pins         I              ;          A           isp@480bc000             ti,omap3-isp             pH   H   |                               ]                                ports                                         pwmleds       	   pwm-leds       overo           overo:blue:COM                 w5                   	mmc0             sound            ti,omap-twl4030         	$overo           	-        hsusb2_power_reg             regulator-fixed         dhsusb2_vbus         s LK@         LK@        	6                  	; p         	L        ;          A        hsusb2_phy           usb-nop-xceiv           	_                 	k          ;           A         regulator-w3cbw003c-npoweron             regulator-fixed         dregulator-w3cbw003c-npoweron            s 2Z         2Z        	6                  	L        ;           A         regulator-w3cbw003c-wifi-nreset         #default         1             regulator-fixed          dregulator-w3cbw003c-wifi-nreset         s 2Z         2Z        	6                 	;  '        ;           A         regulator-w3cbw003c-bt-nreset            regulator-fixed         dregulator-w3cbw003c-bt-nreset           s 2Z         2Z        	6                  	;  '        ;           A         lis33-3v3-reg            regulator-fixed         dlis33-3v3-reg           s 2Z         2Z        ;           A         lis33-1v8-reg            regulator-fixed         dlis33-1v8-reg           s w@         w@        ;           A         regulator-vddvario           regulator-fixed       	  dvddvario             	v        ;           A         regulator-vdd33a             regulator-fixed         dvdd33a           	v        ;           A            	#address-cells #size-cells compatible interrupt-parent model i2c0 i2c1 i2c2 serial0 serial1 serial2 device_type reg clocks clock-names clock-latency operating-points interrupts ti,hwmods ranges #interrupt-cells interrupt-controller pinctrl-single,register-width pinctrl-single,function-mask pinctrl-names pinctrl-0 linux,phandle pinctrl-single,pins syscon regulator-name regulator-min-microvolt regulator-max-microvolt #clock-cells ti,bit-shift dmas dma-names clock-frequency ti,max-div ti,index-starts-at-one clock-mult clock-div ti,set-bit-to-disable ti,clock-mult ti,clock-div ti,set-rate-parent ti,index-power-of-two ti,low-power-stop ti,lock ti,low-power-bypass ti,dividers #dma-cells dma-channels dma-requests ti,gpio-always-on gpio-controller #gpio-cells interrupts-extended bci3v1-supply ti,use-leds usb1v5-supply usb1v8-supply usb3v1-supply usb_mode #phy-cells #pwm-cells keypad,num-rows keypad,num-columns #io-channel-cells status pagesize Vdd-supply Vdd_IO-supply st,click-single-x st,click-single-y st,click-single-z st,click-thresh-x st,click-thresh-y st,click-thresh-z st,irq1-click st,irq2-click st,wakeup-x-lo st,wakeup-x-hi st,wakeup-y-lo st,wakeup-y-hi st,wakeup-z-lo st,wakeup-z-hi st,min-limit-x st,min-limit-y st,min-limit-z st,max-limit-x st,max-limit-y st,max-limit-z #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx ti,spi-num-cs ti,dual-volt pbias-supply vmmc-supply bus-width vqmmc-supply vmmc_aux-supply cap-sdio-irq non-removable #iommu-cells ti,#tlb-entries reg-names interrupt-names ti,buffer-size ti,timer-alwon ti,timer-dsp ti,timer-pwm ti,timer-secure port2-mode phys gpmc,num-cs gpmc,num-waitpins linux,mtd-name nand-bus-width gpmc,device-width ti,nand-ecc-opt gpmc,sync-clk-ps gpmc,cs-on-ns gpmc,cs-rd-off-ns gpmc,cs-wr-off-ns gpmc,adv-on-ns gpmc,adv-rd-off-ns gpmc,adv-wr-off-ns gpmc,we-off-ns gpmc,oe-off-ns gpmc,access-ns gpmc,rd-cycle-ns gpmc,wr-cycle-ns gpmc,wr-access-ns gpmc,wr-data-mux-bus-ns label bank-width gpmc,mux-add-data gpmc,oe-on-ns gpmc,we-on-ns gpmc,page-burst-access-ns gpmc,bus-turnaround-ns gpmc,cycle2cycle-delay-ns gpmc,cycle2cycle-samecsen gpmc,cycle2cycle-diffcsen vddvario-supply vdd33a-supply reg-io-width smsc,save-mac-address multipoint num-eps ram-bits interface-type usb-phy phy-names power iommus ti,phy-type pwms max-brightness linux,default-trigger ti,model ti,mcbsp gpio startup-delay-us enable-active-high reset-gpios vcc-supply regulator-always-on 