 w   8  \   (              $                                                      6   openpandora,omap3-pandora-600mhz ti,omap3430 ti,omap3            &            7Pandora Handheld Console       chosen        aliases          =/ocp/i2c@48070000            B/ocp/i2c@48072000            G/ocp/i2c@48060000            L/ocp/serial@4806a000             T/ocp/serial@4806c000             \/ocp/serial@49020000             d/ocp/spi@48098000/lcd@1       memory           mmemory           y             cpus                                 cpu@0            arm,cortex-a8            mcpu          y             }            cpu                 (    H  А g8   O dp ` 	' p                     pmu          arm,cortex-a8-pmu            yT                           debugss       soc          ti,omap-infra      mpu          ti,omap3-mpu             mpu       iva       
   ti,iva2.2            iva    dsp          ti,omap3-c64                ocp          ti,omap3-l3-smx simple-bus           yh                  	   
                                            l3_main    l4@48000000          ti,omap3-l4-core simple-bus                                       H         scm@2000             ti,omap3-scm simple-bus          y                                                         pinmux@30             ti,omap3-padconf pinctrl-single          y   0  8                                                                              8           >      pinmux_mmc1_pins          0  F                                8           >         pinmux_mmc2_pins          P  F  (    *    ,    .    0    2    4     6     8     :          8           >         pinmux_dss_dpi_pins         F                                                                                                                                                                                                      ^           8           >         pinmux_uart3_pins           F  n  A   p            8           >         pinmux_leds_pins             F  $     &     `     b           8          >        pinmux_button_pins          F                                                                                            8          >        pinmux_penirq_pins          F             8           >         pinmux_twl4030_pins         F    A        8           >            scm_conf@270             syscon simple-bus            y  p  0                                        p  0        8           >      pbias_regulator          ti,pbias-omap3 ti,pbias-omap             y             Z      pbias_mmc_omap2430          apbias_mmc_omap2430          p w@         -        8           >            clocks                               mcbsp5_mux_fck                       ti,composite-mux-clock           }                          y   h        8           >         mcbsp5_fck                       ti,composite-clock           }            mcbsp1_mux_fck                       ti,composite-mux-clock           }                          y           8   
        >   
      mcbsp1_fck                       ti,composite-clock           }   	   
      mcbsp2_mux_fck                       ti,composite-mux-clock           }                          y           8           >         mcbsp2_fck                       ti,composite-clock           }            mcbsp3_mux_fck                       ti,composite-mux-clock           }               y   h        8           >         mcbsp3_fck                       ti,composite-clock           }            mcbsp4_mux_fck                       ti,composite-mux-clock           }                          y   h        8           >         mcbsp4_fck                       ti,composite-clock           }                  clockdomains          pinmux@a00            ti,omap3-padconf pinctrl-single          y  
    \                                                                         pinmux_twl4030_vpins             F                                   8           >                  aes@480c5000             ti,omap3-aes             aes          yHP    P                           A      B        tx rx         prm@48306000             ti,omap3-prm             yH0`   @                clocks                               virt_16_8m_ck                        fixed-clock          Y         8           >         osc_sys_ck                       ti,mux-clock             }                           y  @        8           >         sys_ck                       ti,divider-clock             }                                  y  p                 8           >         sys_clkout1                      ti,gate-clock            }            y  p                 dpll3_x2_ck                      fixed-factor-clock           }                               dpll3_m2x2_ck                        fixed-factor-clock           }                                 8           >         dpll4_x2_ck                      fixed-factor-clock           }                               corex2_fck                       fixed-factor-clock           }                                 8           >         wkup_l4_ick                      fixed-factor-clock           }                                 8   N        >   N      corex2_d3_fck                        fixed-factor-clock           }                                 8           >         corex2_d5_fck                        fixed-factor-clock           }                                 8           >            clockdomains             cm@48004000          ti,omap3-cm          yH @   @    clocks                               dummy_apb_pclk                       fixed-clock                   omap_32k_fck                         fixed-clock                    8   @        >   @      virt_12m_ck                      fixed-clock                   8           >         virt_13m_ck                      fixed-clock          ]@        8           >         virt_19200000_ck                         fixed-clock         $         8           >         virt_26000000_ck                         fixed-clock                 8           >         virt_38_4m_ck                        fixed-clock         I         8           >         dpll4_ck                         ti,omap3-dpll-per-clock          }               y        D  0        8           >         dpll4_m2_ck                      ti,divider-clock             }              ?         y  H                 8            >          dpll4_m2x2_mul_ck                        fixed-factor-clock           }                                  8   !        >   !      dpll4_m2x2_ck                        ti,gate-clock            }   !                    y                    8   "        >   "      omap_96m_alwon_fck                       fixed-factor-clock           }   "                              8   )        >   )      dpll3_ck                         ti,omap3-dpll-core-clock             }               y        @  0        8           >         dpll3_m3_ck                      ti,divider-clock             }                                  y  @                 8   #        >   #      dpll3_m3x2_mul_ck                        fixed-factor-clock           }   #                              8   $        >   $      dpll3_m3x2_ck                        ti,gate-clock            }   $                    y                    8   %        >   %      emu_core_alwon_ck                        fixed-factor-clock           }   %                              8   b        >   b      sys_altclk                       fixed-clock                     8   .        >   .      mcbsp_clks                       fixed-clock                     8           >         dpll3_m2_ck                      ti,divider-clock             }                                  y  @                 8           >         core_ck                      fixed-factor-clock           }                                 8   &        >   &      dpll1_fck                        ti,divider-clock             }   &                               y  	@                 8   '        >   '      dpll1_ck                         ti,omap3-dpll-clock          }      '         y  	  	$  	@  	4        8           >         dpll1_x2_ck                      fixed-factor-clock           }                                 8   (        >   (      dpll1_x2m2_ck                        ti,divider-clock             }   (                    y  	D                 8   <        >   <      cm_96m_fck                       fixed-factor-clock           }   )                              8   *        >   *      omap_96m_fck                         ti,mux-clock             }   *                       y  @        8   E        >   E      dpll4_m3_ck                      ti,divider-clock             }                                   y  @                 8   +        >   +      dpll4_m3x2_mul_ck                        fixed-factor-clock           }   +                              8   ,        >   ,      dpll4_m3x2_ck                        ti,gate-clock            }   ,                    y                    8   -        >   -      omap_54m_fck                         ti,mux-clock             }   -   .                    y  @        8   8        >   8      cm_96m_d2_fck                        fixed-factor-clock           }   *                              8   /        >   /      omap_48m_fck                         ti,mux-clock             }   /   .                    y  @        8   0        >   0      omap_12m_fck                         fixed-factor-clock           }   0                              8   G        >   G      dpll4_m4_ck                      ti,divider-clock             }                        y  @                 8   1        >   1      dpll4_m4x2_mul_ck                        ti,fixed-factor-clock            }   1        &           4            A        8   2        >   2      dpll4_m4x2_ck                        ti,gate-clock            }   2                    y                     A        8           >         dpll4_m5_ck                      ti,divider-clock             }              ?         y  @                 8   3        >   3      dpll4_m5x2_mul_ck                        ti,fixed-factor-clock            }   3        &           4            A        8   4        >   4      dpll4_m5x2_ck                        ti,gate-clock            }   4                    y                     A        8   j        >   j      dpll4_m6_ck                      ti,divider-clock             }                         ?         y  @                 8   5        >   5      dpll4_m6x2_mul_ck                        fixed-factor-clock           }   5                              8   6        >   6      dpll4_m6x2_ck                        ti,gate-clock            }   6                    y                    8   7        >   7      emu_per_alwon_ck                         fixed-factor-clock           }   7                              8   c        >   c      clkout2_src_gate_ck                       ti,composite-no-wait-gate-clock          }   &                    y  p        8   9        >   9      clkout2_src_mux_ck                       ti,composite-mux-clock           }   &      *   8         y  p        8   :        >   :      clkout2_src_ck                       ti,composite-clock           }   9   :        8   ;        >   ;      sys_clkout2                      ti,divider-clock             }   ;                      @         y  p         T      mpu_ck                       fixed-factor-clock           }   <                              8   =        >   =      arm_fck                      ti,divider-clock             }   =         y  	$                 emu_mpu_alwon_ck                         fixed-factor-clock           }   =                              8   d        >   d      l3_ick                       ti,divider-clock             }   &                    y  
@                 8   >        >   >      l4_ick                       ti,divider-clock             }   >                               y  
@                 8   ?        >   ?      rm_ick                       ti,divider-clock             }   ?                               y  @               gpt10_gate_fck                       ti,composite-gate-clock          }                       y  
         8   A        >   A      gpt10_mux_fck                        ti,composite-mux-clock           }   @                       y  
@        8   B        >   B      gpt10_fck                        ti,composite-clock           }   A   B      gpt11_gate_fck                       ti,composite-gate-clock          }                       y  
         8   C        >   C      gpt11_mux_fck                        ti,composite-mux-clock           }   @                       y  
@        8   D        >   D      gpt11_fck                        ti,composite-clock           }   C   D      core_96m_fck                         fixed-factor-clock           }   E                              8           >         mmchs2_fck                       ti,wait-gate-clock           }            y  
                    8           >         mmchs1_fck                       ti,wait-gate-clock           }            y  
                    8           >         i2c3_fck                         ti,wait-gate-clock           }            y  
                    8           >         i2c2_fck                         ti,wait-gate-clock           }            y  
                    8           >         i2c1_fck                         ti,wait-gate-clock           }            y  
                    8           >         mcbsp5_gate_fck                      ti,composite-gate-clock          }              
         y  
         8           >         mcbsp1_gate_fck                      ti,composite-gate-clock          }              	         y  
         8   	        >   	      core_48m_fck                         fixed-factor-clock           }   0                              8   F        >   F      mcspi4_fck                       ti,wait-gate-clock           }   F         y  
                    8           >         mcspi3_fck                       ti,wait-gate-clock           }   F         y  
                    8           >         mcspi2_fck                       ti,wait-gate-clock           }   F         y  
                    8           >         mcspi1_fck                       ti,wait-gate-clock           }   F         y  
                    8           >         uart2_fck                        ti,wait-gate-clock           }   F         y  
                    8           >         uart1_fck                        ti,wait-gate-clock           }   F         y  
                    8           >         core_12m_fck                         fixed-factor-clock           }   G                              8   H        >   H      hdq_fck                      ti,wait-gate-clock           }   H         y  
                    8           >         core_l3_ick                      fixed-factor-clock           }   >                              8   I        >   I      sdrc_ick                         ti,wait-gate-clock           }   I         y  
                   8           >         gpmc_fck                         fixed-factor-clock           }   I                            core_l4_ick                      fixed-factor-clock           }   ?                              8   J        >   J      mmchs2_ick                       ti,omap3-interface-clock             }   J         y  
                   8           >         mmchs1_ick                       ti,omap3-interface-clock             }   J         y  
                   8           >         hdq_ick                      ti,omap3-interface-clock             }   J         y  
                   8           >         mcspi4_ick                       ti,omap3-interface-clock             }   J         y  
                   8           >         mcspi3_ick                       ti,omap3-interface-clock             }   J         y  
                   8           >         mcspi2_ick                       ti,omap3-interface-clock             }   J         y  
                   8           >         mcspi1_ick                       ti,omap3-interface-clock             }   J         y  
                   8           >         i2c3_ick                         ti,omap3-interface-clock             }   J         y  
                   8           >         i2c2_ick                         ti,omap3-interface-clock             }   J         y  
                   8           >         i2c1_ick                         ti,omap3-interface-clock             }   J         y  
                   8           >         uart2_ick                        ti,omap3-interface-clock             }   J         y  
                   8           >         uart1_ick                        ti,omap3-interface-clock             }   J         y  
                   8           >         gpt11_ick                        ti,omap3-interface-clock             }   J         y  
                   8           >         gpt10_ick                        ti,omap3-interface-clock             }   J         y  
                   8           >         mcbsp5_ick                       ti,omap3-interface-clock             }   J         y  
           
        8           >         mcbsp1_ick                       ti,omap3-interface-clock             }   J         y  
           	        8           >         omapctrl_ick                         ti,omap3-interface-clock             }   J         y  
                   8           >         dss_tv_fck                       ti,gate-clock            }   8         y                      8           >         dss_96m_fck                      ti,gate-clock            }   E         y                      8           >         dss2_alwon_fck                       ti,gate-clock            }            y                      8           >         dummy_ck                         fixed-clock                   gpt1_gate_fck                        ti,composite-gate-clock          }                        y           8   K        >   K      gpt1_mux_fck                         ti,composite-mux-clock           }   @            y  @        8   L        >   L      gpt1_fck                         ti,composite-clock           }   K   L      aes2_ick                         ti,omap3-interface-clock             }   J                    y  
        8           >         wkup_32k_fck                         fixed-factor-clock           }   @                              8   M        >   M      gpio1_dbck                       ti,gate-clock            }   M         y                      8           >         sha12_ick                        ti,omap3-interface-clock             }   J         y  
                   8           >         wdt2_fck                         ti,wait-gate-clock           }   M         y                      8           >         wdt2_ick                         ti,omap3-interface-clock             }   N         y                     8           >         wdt1_ick                         ti,omap3-interface-clock             }   N         y                     8           >         gpio1_ick                        ti,omap3-interface-clock             }   N         y                     8           >         omap_32ksync_ick                         ti,omap3-interface-clock             }   N         y                     8           >         gpt12_ick                        ti,omap3-interface-clock             }   N         y                     8           >         gpt1_ick                         ti,omap3-interface-clock             }   N         y                      8           >         per_96m_fck                      fixed-factor-clock           }   )                              8           >         per_48m_fck                      fixed-factor-clock           }   0                              8   O        >   O      uart3_fck                        ti,wait-gate-clock           }   O         y                      8           >         gpt2_gate_fck                        ti,composite-gate-clock          }                       y           8   P        >   P      gpt2_mux_fck                         ti,composite-mux-clock           }   @            y  @        8   Q        >   Q      gpt2_fck                         ti,composite-clock           }   P   Q      gpt3_gate_fck                        ti,composite-gate-clock          }                       y           8   R        >   R      gpt3_mux_fck                         ti,composite-mux-clock           }   @                       y  @        8   S        >   S      gpt3_fck                         ti,composite-clock           }   R   S      gpt4_gate_fck                        ti,composite-gate-clock          }                       y           8   T        >   T      gpt4_mux_fck                         ti,composite-mux-clock           }   @                       y  @        8   U        >   U      gpt4_fck                         ti,composite-clock           }   T   U      gpt5_gate_fck                        ti,composite-gate-clock          }                       y           8   V        >   V      gpt5_mux_fck                         ti,composite-mux-clock           }   @                       y  @        8   W        >   W      gpt5_fck                         ti,composite-clock           }   V   W      gpt6_gate_fck                        ti,composite-gate-clock          }                       y           8   X        >   X      gpt6_mux_fck                         ti,composite-mux-clock           }   @                       y  @        8   Y        >   Y      gpt6_fck                         ti,composite-clock           }   X   Y      gpt7_gate_fck                        ti,composite-gate-clock          }                       y           8   Z        >   Z      gpt7_mux_fck                         ti,composite-mux-clock           }   @                       y  @        8   [        >   [      gpt7_fck                         ti,composite-clock           }   Z   [      gpt8_gate_fck                        ti,composite-gate-clock          }              	         y           8   \        >   \      gpt8_mux_fck                         ti,composite-mux-clock           }   @                       y  @        8   ]        >   ]      gpt8_fck                         ti,composite-clock           }   \   ]      gpt9_gate_fck                        ti,composite-gate-clock          }              
         y           8   ^        >   ^      gpt9_mux_fck                         ti,composite-mux-clock           }   @                       y  @        8   _        >   _      gpt9_fck                         ti,composite-clock           }   ^   _      per_32k_alwon_fck                        fixed-factor-clock           }   @                              8   `        >   `      gpio6_dbck                       ti,gate-clock            }   `         y                      8           >         gpio5_dbck                       ti,gate-clock            }   `         y                      8           >         gpio4_dbck                       ti,gate-clock            }   `         y                      8           >         gpio3_dbck                       ti,gate-clock            }   `         y                      8           >         gpio2_dbck                       ti,gate-clock            }   `         y                      8           >         wdt3_fck                         ti,wait-gate-clock           }   `         y                      8           >         per_l4_ick                       fixed-factor-clock           }   ?                              8   a        >   a      gpio6_ick                        ti,omap3-interface-clock             }   a         y                     8           >         gpio5_ick                        ti,omap3-interface-clock             }   a         y                     8           >         gpio4_ick                        ti,omap3-interface-clock             }   a         y                     8           >         gpio3_ick                        ti,omap3-interface-clock             }   a         y                     8           >         gpio2_ick                        ti,omap3-interface-clock             }   a         y                     8           >         wdt3_ick                         ti,omap3-interface-clock             }   a         y                     8           >         uart3_ick                        ti,omap3-interface-clock             }   a         y                     8           >         uart4_ick                        ti,omap3-interface-clock             }   a         y                     8           >         gpt9_ick                         ti,omap3-interface-clock             }   a         y             
        8           >         gpt8_ick                         ti,omap3-interface-clock             }   a         y             	        8           >         gpt7_ick                         ti,omap3-interface-clock             }   a         y                     8           >         gpt6_ick                         ti,omap3-interface-clock             }   a         y                     8           >         gpt5_ick                         ti,omap3-interface-clock             }   a         y                     8           >         gpt4_ick                         ti,omap3-interface-clock             }   a         y                     8           >         gpt3_ick                         ti,omap3-interface-clock             }   a         y                     8           >         gpt2_ick                         ti,omap3-interface-clock             }   a         y                     8           >         mcbsp2_ick                       ti,omap3-interface-clock             }   a         y                      8           >         mcbsp3_ick                       ti,omap3-interface-clock             }   a         y                     8           >         mcbsp4_ick                       ti,omap3-interface-clock             }   a         y                     8           >         mcbsp2_gate_fck                      ti,composite-gate-clock          }                        y           8           >         mcbsp3_gate_fck                      ti,composite-gate-clock          }                       y           8           >         mcbsp4_gate_fck                      ti,composite-gate-clock          }                       y           8           >         emu_src_mux_ck                       ti,mux-clock             }      b   c   d         y  @        8   e        >   e      emu_src_ck                       ti,clkdm-gate-clock          }   e        8   f        >   f      pclk_fck                         ti,divider-clock             }   f                               y  @               pclkx2_fck                       ti,divider-clock             }   f                               y  @               atclk_fck                        ti,divider-clock             }   f                               y  @               traceclk_src_fck                         ti,mux-clock             }      b   c   d                    y  @        8   g        >   g      traceclk_fck                         ti,divider-clock             }   g                               y  @               secure_32k_fck                       fixed-clock                    8   h        >   h      gpt12_fck                        fixed-factor-clock           }   h                            wdt1_fck                         fixed-factor-clock           }   h                            security_l4_ick2                         fixed-factor-clock           }   ?                              8   i        >   i      aes1_ick                         ti,omap3-interface-clock             }   i                    y  
      rng_ick                      ti,omap3-interface-clock             }   i         y  
                 sha11_ick                        ti,omap3-interface-clock             }   i         y  
                 des1_ick                         ti,omap3-interface-clock             }   i         y  
                  cam_mclk                         ti,gate-clock            }   j                     y            A      cam_ick                   !   ti,omap3-no-wait-interface-clock             }   ?         y                      8           >         csi2_96m_fck                         ti,gate-clock            }            y                      8           >         security_l3_ick                      fixed-factor-clock           }   >                              8   k        >   k      pka_ick                      ti,omap3-interface-clock             }   k         y  
                 icr_ick                      ti,omap3-interface-clock             }   J         y  
                 des2_ick                         ti,omap3-interface-clock             }   J         y  
                 mspro_ick                        ti,omap3-interface-clock             }   J         y  
                 mailboxes_ick                        ti,omap3-interface-clock             }   J         y  
                 ssi_l4_ick                       fixed-factor-clock           }   ?                              8   r        >   r      sr1_fck                      ti,wait-gate-clock           }            y                    sr2_fck                      ti,wait-gate-clock           }            y                    sr_l4_ick                        fixed-factor-clock           }   ?                            dpll2_fck                        ti,divider-clock             }   &                               y   @                 8   l        >   l      dpll2_ck                         ti,omap3-dpll-clock          }      l         y      $   @   4         j         |                 8   m        >   m      dpll2_m2_ck                      ti,divider-clock             }   m                    y   D                 8   n        >   n      iva2_ck                      ti,wait-gate-clock           }   n         y                        8           >         modem_fck                        ti,omap3-interface-clock             }            y  
                    8           >         sad2d_ick                        ti,omap3-interface-clock             }   >         y  
                   8           >         mad2d_ick                        ti,omap3-interface-clock             }   >         y  
                   8           >         mspro_fck                        ti,wait-gate-clock           }            y  
                  ssi_ssr_gate_fck_3430es2                          ti,composite-no-wait-gate-clock          }                        y  
         8   o        >   o      ssi_ssr_div_fck_3430es2                      ti,composite-divider-clock           }                       y  
@      $                                        8   p        >   p      ssi_ssr_fck_3430es2                      ti,composite-clock           }   o   p        8   q        >   q      ssi_sst_fck_3430es2                      fixed-factor-clock           }   q                              8           >         hsotgusb_ick_3430es2                      "   ti,omap3-hsotgusb-interface-clock            }   I         y  
                   8           >         ssi_ick_3430es2                      ti,omap3-ssi-interface-clock             }   r         y  
                    8           >         usim_gate_fck                        ti,composite-gate-clock          }   E           	         y           8   }        >   }      sys_d2_ck                        fixed-factor-clock           }                                 8   t        >   t      omap_96m_d2_fck                      fixed-factor-clock           }   E                              8   u        >   u      omap_96m_d4_fck                      fixed-factor-clock           }   E                              8   v        >   v      omap_96m_d8_fck                      fixed-factor-clock           }   E                              8   w        >   w      omap_96m_d10_fck                         fixed-factor-clock           }   E                      
        8   x        >   x      dpll5_m2_d4_ck                       fixed-factor-clock           }   s                              8   y        >   y      dpll5_m2_d8_ck                       fixed-factor-clock           }   s                              8   z        >   z      dpll5_m2_d16_ck                      fixed-factor-clock           }   s                              8   {        >   {      dpll5_m2_d20_ck                      fixed-factor-clock           }   s                              8   |        >   |      usim_mux_fck                         ti,composite-mux-clock        (   }      t   u   v   w   x   y   z   {   |                    y  @                 8   ~        >   ~      usim_fck                         ti,composite-clock           }   }   ~      usim_ick                         ti,omap3-interface-clock             }   N         y             	        8           >         dpll5_ck                         ti,omap3-dpll-clock          }               y    $  L  4         j         |        8           >         dpll5_m2_ck                      ti,divider-clock             }                       y  P                 8   s        >   s      sgx_gate_fck                         ti,composite-gate-clock          }   &                    y           8           >         core_d3_ck                       fixed-factor-clock           }   &                              8           >         core_d4_ck                       fixed-factor-clock           }   &                              8           >         core_d6_ck                       fixed-factor-clock           }   &                              8           >         omap_192m_alwon_fck                      fixed-factor-clock           }   "                              8           >         core_d2_ck                       fixed-factor-clock           }   &                              8           >         sgx_mux_fck                      ti,composite-mux-clock            }            *                     y  @        8           >         sgx_fck                      ti,composite-clock           }            sgx_ick                      ti,wait-gate-clock           }   >         y                      8           >         cpefuse_fck                      ti,gate-clock            }            y  
                    8           >         ts_fck                       ti,gate-clock            }   @         y  
                   8           >         usbtll_fck                       ti,wait-gate-clock           }   s         y  
                   8           >         usbtll_ick                       ti,omap3-interface-clock             }   J         y  
                   8           >         mmchs3_ick                       ti,omap3-interface-clock             }   J         y  
                   8           >         mmchs3_fck                       ti,wait-gate-clock           }            y  
                    8           >         dss1_alwon_fck_3430es2                       ti,dss-gate-clock            }                        y            A        8           >         dss_ick_3430es2                      ti,omap3-dss-interface-clock             }   ?         y                      8           >         usbhost_120m_fck                         ti,gate-clock            }   s         y                      8           >         usbhost_48m_fck                      ti,dss-gate-clock            }   0         y                       8           >         usbhost_ick                      ti,omap3-dss-interface-clock             }   ?         y                      8           >            clockdomains       core_l3_clkdm            ti,clockdomain           }            dpll3_clkdm          ti,clockdomain           }         dpll1_clkdm          ti,clockdomain           }         per_clkdm            ti,clockdomain        h   }                                                                                    emu_clkdm            ti,clockdomain           }   f      dpll4_clkdm          ti,clockdomain           }         wkup_clkdm           ti,clockdomain        $   }                                 dss_clkdm            ti,clockdomain           }                     core_l4_clkdm            ti,clockdomain           }                                                                                                                     cam_clkdm            ti,clockdomain           }            iva2_clkdm           ti,clockdomain           }         dpll2_clkdm          ti,clockdomain           }   m      d2d_clkdm            ti,clockdomain           }               dpll5_clkdm          ti,clockdomain           }         sgx_clkdm            ti,clockdomain           }         usbhost_clkdm            ti,clockdomain           }                     counter@48320000             ti,omap-counter32k           yH2               counter_32k       interrupt-controller@48200000            ti,omap3-intc                                  yH              8           >         dma-controller@48056000       "   ti,omap3630-sdma ti,omap3430-sdma            yH`                                                           `        8           >         gpio@48310000            ti,omap3-gpio            yH1                          gpio1                                                              8          >        gpio@49050000            ti,omap3-gpio            yI                          gpio2                                                   gpio@49052000            ti,omap3-gpio            yI                          gpio3                                                     8           >         gpio@49054000            ti,omap3-gpio            yI@                          gpio4                                                     8          >        gpio@49056000            ti,omap3-gpio            yI`                !         gpio5                                                     8           >         gpio@49058000            ti,omap3-gpio            yI                "         gpio6                                                     8          >        serial@4806a000          ti,omap3-uart            yH                   H              1      2        tx rx            uart1           l       serial@4806c000          ti,omap3-uart            yH                  I              3      4        tx rx            uart2           l       serial@49020000          ti,omap3-uart            yI                   J     n              5      6        tx rx            uart3           l         default                  i2c@48070000             ti,omap3-i2c             yH                 8                            tx rx                                      i2c1             '@   twl@48           y   H                     &            ti,twl4030                                default                  power            ti,twl4030-power-reset           #      audio            ti,twl4030-audio       codec           3            rtc          ti,twl4030-rtc                    bci          ti,twl4030-bci              	           G           U 0         a         watchdog             ti,twl4030-wdt        regulator-vaux1          ti,twl4030-vaux1            p -         -        8           >         regulator-vaux2          ti,twl4030-vaux2            p w@         w@        8          >        regulator-vaux3          ti,twl4030-vaux3            p *         *      regulator-vaux4          ti,twl4030-vaux4            p *         *        8           >         regulator-vdd1           ti,twl4030-vdd1         p 	'                  8           >         regulator-vdac           ti,twl4030-vdac         p w@         w@        8           >         regulator-vio            ti,twl4030-vio        regulator-vintana1           ti,twl4030-vintana1       regulator-vintana2           ti,twl4030-vintana2       regulator-vintdig            ti,twl4030-vintdig        regulator-vmmc1          ti,twl4030-vmmc1            p :         0        8           >         regulator-vmmc2          ti,twl4030-vmmc2            p :         0        8           >         regulator-vusb1v5            ti,twl4030-vusb1v5          8           >         regulator-vusb1v8            ti,twl4030-vusb1v8          8           >         regulator-vusb3v1            ti,twl4030-vusb3v1          8           >         regulator-vpll1          ti,twl4030-vpll1          regulator-vpll2          ti,twl4030-vpll2            p w@         w@        8           >         regulator-vsim           ti,twl4030-vsim         p *         *         l      gpio             ti,twl4030-gpio                                                   8           >         twl4030-usb          ti,twl4030-usb              
                                                                   8           >         pwm          ti,twl4030-pwm                   pwmled           ti,twl4030-pwmled                    pwrbutton            ti,twl4030-pwrbutton                      keypad           ti,twl4030-keypad                                                
  	    $  1  2     # 0 9     " /     ! .       -  %    ,  &         *       madc             ti,twl4030-madc                                    i2c@48072000             ti,omap3-i2c             yH                 9                            tx rx                                      i2c2                   i2c@48060000             ti,omap3-i2c             yH                 =                            tx rx                                      i2c3                bq27500@55           ti,bq27500           y   U         mailbox@48094000             ti,omap3-mailbox             mailbox          yH	@                                              )      dsp         ;                    F                    spi@48098000             ti,omap2-mcspi           yH	                A                                   mcspi1          Q         @        #      $      %      &      '      (      )      *         tx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3    tsc2046@0            y             ti,tsc2046          _ B@        default                     &                           q                  ~                       @                                 (                            lcd@1            y            omapdss,tpo,td043mtea1          _                           lcd                          ~      port       endpoint                       8           >                  spi@4809a000             ti,omap2-mcspi           yH	                B                                   mcspi2          Q                  +      ,      -      .        tx0 rx0 tx1 rx1       spi@480b8000             ti,omap2-mcspi           yH                [                                   mcspi3          Q                                            tx0 rx0 tx1 rx1       spi@480ba000             ti,omap2-mcspi           yH                0                                   mcspi4          Q                 F      G        tx0 rx0       1w@480b2000          ti,omap3-1w          yH                 :         hdq1w         mmc@4809c000             ti,omap3-hsmmc           yH	                S         mmc1                           =      >        tx rx                      default                    (           4           >                mmc@480b4000             ti,omap3-hsmmc           yH@                V         mmc2                  /      0        tx rx           default                    (           4           >               mmc@480ad000             ti,omap3-hsmmc           yH
                ^         mmc3                  M      N        tx rx         	  Gdisabled          mmu@480bd400            N             ti,omap2-iommu           yH                         mmu_isp         [           8          >        mmu@5d000000            N             ti,omap2-iommu           y]                           mmu_iva       	  Gdisabled          wdt@48314000             ti,omap3-wdt             yH1@          
   wd_timer2         mcbsp@48074000           ti,omap3-mcbsp           yH@            kmpu                ;   <        ucommon tx rx                        mcbsp1                               tx rx         	  Gdisabled          mcbsp@49022000           ti,omap3-mcbsp           yI     I            kmpu sidetone                   >   ?           ucommon tx rx sidetone                       mcbsp2 mcbsp2_sidetone                !      "        tx rx         	  Gdisabled          mcbsp@49024000           ti,omap3-mcbsp           yI@    I            kmpu sidetone                   Y   Z           ucommon tx rx sidetone                       mcbsp3 mcbsp3_sidetone                              tx rx         	  Gdisabled          mcbsp@49026000           ti,omap3-mcbsp           yI`            kmpu                6   7        ucommon tx rx                        mcbsp4                              tx rx         	  Gdisabled          mcbsp@48096000           ti,omap3-mcbsp           yH	`            kmpu                Q   R        ucommon tx rx                        mcbsp5                              tx rx         	  Gdisabled          sham@480c3000            ti,omap3-sham            sham             yH0    d            1              E        rx        smartreflex@480cb000             ti,omap3-smartreflex-core            smartreflex_core             yH                      smartreflex@480c9000             ti,omap3-smartreflex-iva             smartreflex_mpu_iva          yH                      timer@48318000           ti,omap3430-timer            yH1                %         timer1                 timer@49032000           ti,omap3430-timer            yI                 &         timer2        timer@49034000           ti,omap3430-timer            yI@                '         timer3        timer@49036000           ti,omap3430-timer            yI`                (         timer4        timer@49038000           ti,omap3430-timer            yI                )         timer5                 timer@4903a000           ti,omap3430-timer            yI                *         timer6                 timer@4903c000           ti,omap3430-timer            yI                +         timer7                 timer@4903e000           ti,omap3430-timer            yI                ,         timer8                          timer@49040000           ti,omap3430-timer            yI                 -         timer9                 timer@48086000           ti,omap3430-timer            yH`                .         timer10                timer@48088000           ti,omap3430-timer            yH                /         timer11                timer@48304000           ti,omap3430-timer            yH0@                _         timer12                         usbhstll@48062000            ti,usbhs-tll             yH                 N         usb_tll_hs        usbhshost@48064000           ti,usbhs-host            yH@             usb_host_hs                                          	  ehci-phy       ohci@48064400            ti,ohci-omap3            yHD             &               L      ehci@48064800            ti,ehci-omap             yHH             &               M                        gpmc@6e000000            ti,omap3430-gpmc             gpmc             yn                                                                                 0         nand@0,0             y                              
sw                      +            9   ,        K   ,        ]           l   "           ,           (           6           @           R           R           (                                                   x-loader@0          xloader          y             bootloaders@80000           uboot            y            bootloaders_env@260000        
  uboot-env            y &           kernel@280000           boot             y (           filesystem@c80000           rootfs           y                   usb_otg_hs@480ab000          ti,omap3-musb            yH
                \   ]        umc dma           usb_otg_hs                     (           0           9            H                    	  Pusb2-phy                       Z   2      dss@48050000             ti,omap3-dss             yH             Gok        	   dss_core             }            fck                                            default                    `      dispc@48050400           ti,omap3-dispc           yH                      
   dss_dispc            }            fck       encoder@4804fc00             ti,omap3-dsi             yH    H    @H             kproto phy pll                     	  Gdisabled          	   dss_dsi1             }               fck sys_clk       encoder@48050800             ti,omap3-rfbi            yH          	  Gdisabled          	   dss_rfbi             }               fck ick       encoder@48050c00             ti,omap3-venc            yH            Gok        	   dss_venc             }            fck         p      port       endpoint                       |           8          >              port       endpoint                                  8           >               ssi-controller@48058000          ti,omap3-ssi             ssi         Gok           yH    H            ksys gdd             G        ugdd_mpu                                             }   q                ssi_ssr_fck ssi_sst_fck ssi_ick    ssi-port@4805a000            ti,omap3-ssi-port            yH    H            ktx rx            &               C   D      ssi-port@4805b000            ti,omap3-ssi-port            yH    H            ktx rx            &               E   F         pinmux@480025d8           ti,omap3-padconf pinctrl-single          yH %   $                                                                              default                  pinmux_hsusb2_2_pins          0  F                               "          8           >         pinmux_mmc3_pins          0  F              
                       pinmux_control_pins       0  F                                          8           >            isp@480bc000             ti,omap3-isp             yH   H   |                              Z                                ports                                         connector@1          connector-analog-tv         tv     port       endpoint                      8           >               gpio-leds         
   gpio-leds           default              led@1           pandora::sd1                               mmc0            off       led@2           pandora::sd2                              mmc1            off       led@3           pandora::bluetooth                          
  heartbeat           off       led@4           pandora::wifi                             mmc2            off          gpio-keys         
   gpio-keys           default              up-button           up             g                               down-button         down               l                               left-button         left               i                                right-button            right              j                               pageup-button           game 1             h                               pagedown-button         game 3             m             
                  home-button         game 4             f                               end-button          game 2             k                               right-shift         l              6                               kp-plus         l2             N                               right-ctrl          r              a             	                  kp-minus            r2             J                               left-ctrl           ctrl                                              menu            menu                                              hold            hold                                              left-alt            alt            8                                lid         lid                                                  hsusb2_phy           usb-nop-xceiv                           ~          8           >         fixed-regulator-usb_host_5v          regulator-fixed         ausb_host_5v         p LK@         LK@         l                          y               fixed-regulator-wg7210_32k           regulator-fixed         awg7210_32k          p w@         w@         l                 y                   	#address-cells #size-cells compatible interrupt-parent model i2c0 i2c1 i2c2 serial0 serial1 serial2 display0 device_type reg clocks clock-names clock-latency operating-points cpu0-supply interrupts ti,hwmods ranges #interrupt-cells interrupt-controller pinctrl-single,register-width pinctrl-single,function-mask linux,phandle pinctrl-single,pins syscon regulator-name regulator-min-microvolt regulator-max-microvolt #clock-cells ti,bit-shift dmas dma-names clock-frequency ti,max-div ti,index-starts-at-one clock-mult clock-div ti,set-bit-to-disable ti,clock-mult ti,clock-div ti,set-rate-parent ti,index-power-of-two ti,low-power-stop ti,lock ti,low-power-bypass ti,dividers #dma-cells dma-channels dma-requests ti,gpio-always-on gpio-controller #gpio-cells interrupts-extended pinctrl-names pinctrl-0 ti,use_poweroff ti,ramp_delay_value bci3v1-supply ti,bb-uvolt ti,bb-uamp regulator-always-on usb1v5-supply usb1v8-supply usb3v1-supply usb_mode #phy-cells #pwm-cells keypad,num-rows keypad,num-columns linux,keymap #io-channel-cells #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx ti,spi-num-cs spi-max-frequency pendown-gpio vcc-supply ti,x-min ti,x-max ti,y-min ti,y-max ti,x-plate-ohms ti,pressure-max linux,wakeup spi-cpol spi-cpha label reset-gpios remote-endpoint ti,dual-volt pbias-supply vmmc-supply bus-width cd-gpios status #iommu-cells ti,#tlb-entries reg-names interrupt-names ti,buffer-size ti,timer-alwon ti,timer-dsp ti,timer-pwm ti,timer-secure port2-mode phys gpmc,num-cs gpmc,num-waitpins nand-bus-width ti,nand-ecc-opt gpmc,sync-clk-ps gpmc,cs-on-ns gpmc,cs-rd-off-ns gpmc,cs-wr-off-ns gpmc,adv-on-ns gpmc,adv-rd-off-ns gpmc,adv-wr-off-ns gpmc,we-off-ns gpmc,oe-off-ns gpmc,access-ns gpmc,rd-cycle-ns gpmc,wr-cycle-ns gpmc,wr-access-ns gpmc,wr-data-mux-bus-ns gpmc,device-width multipoint num-eps ram-bits interface-type usb-phy phy-names power vdds_dsi-supply vdda-supply ti,channels data-lines iommus ti,phy-type linux,default-trigger default-state linux,code gpio-key,wakeup linux,input-type regulator-boot-on enable-active-high 