     8     (              ߌ                                                      D   compulab,omap3-sbc-t3517 compulab,omap3-cm-t3517 ti,am3517 ti,omap3          &         !   7CompuLab SBC-T3517 with CM-T3517       chosen        aliases          =/ocp/i2c@48070000            B/ocp/i2c@48072000            G/ocp/i2c@48060000            L/ocp/serial@4806a000             T/ocp/serial@4806c000             \/ocp/serial@49020000             d/ocp/serial@4809e000             l/connector@0             u/connector@1          memory           ~memory                       cpus                                 cpu@0            arm,cortex-a8            ~cpu                                   cpu                    pmu          arm,cortex-a8-pmu            T                           debugss       soc          ti,omap-infra      mpu          ti,omap3-mpu             mpu       iva       
   ti,iva2.2            iva       	   disabled       dsp          ti,omap3-c64                ocp          ti,omap3-l3-smx simple-bus           h                  	   
                                            l3_main    l4@48000000          ti,omap3-l4-core simple-bus                                       H         scm@2000             ti,omap3-scm simple-bus                                                                   pinmux@30             ti,omap3-padconf pinctrl-single             0  8                                                                              3default         A         pinmux_uart3_pins           K  n     p            _           e         pinmux_mmc1_pins          0  K                                _           e         pinmux_green_led_pins           K             _           e         pinmux_dss_dpi_pins_common          K                                                                                                                                                                  _           e         pinmux_dss_dpi_pins_cm_t35x       0  K                                                  _           e         pinmux_ads7846_pins         K             _           e         pinmux_mcspi1_pins           K                           _           e         pinmux_i2c1_pins            K                _           e         pinmux_mcbsp2_pins           K                             _           e         pinmux_hsusb1_phy_reset_pins            K  H           _           e         pinmux_hsusb2_phy_reset_pins            K  J           _           e         pinmux_otg_drv_vbus         K            _           e         pinmux_mmc2_pins          0  K  (    *    ,    .    0    2          _           e         pinmux_wl12xx_core_pins         K        F          _           e         pinmux_usb_hub_pins         K  T           _           e         pinmux_smsc2_pins           K                    _           e         pinmux_tfp410_pins          K              _           e         pinmux_i2c3_pins            K                _           e         pinmux_sb_t35_audio_amp         K              _           e         pinmux_mmc1_aux_pins            K       D          _           e         pinmux_sb_t35_usb_hub_pins          K             _           e            scm_conf@270             syscon simple-bus              p  0                                        p  0        _           e      pbias_regulator          ti,pbias-omap3 ti,pbias-omap                          m      pbias_mmc_omap2430          tpbias_mmc_omap2430           w@         -        _           e            clocks                               mcbsp5_mux_fck                       ti,composite-mux-clock                                        h        _   	        e   	      mcbsp5_fck                       ti,composite-clock                 	      mcbsp1_mux_fck                       ti,composite-mux-clock                                                _           e         mcbsp1_fck                       ti,composite-clock              
         mcbsp2_mux_fck                       ti,composite-mux-clock                                                _           e         mcbsp2_fck                       ti,composite-clock                       mcbsp3_mux_fck                       ti,composite-mux-clock                             h        _           e         mcbsp3_fck                       ti,composite-clock                       mcbsp4_mux_fck                       ti,composite-mux-clock                                        h        _           e         mcbsp4_fck                       ti,composite-clock                       emac_ick                         ti,am35xx-gate-clock                           ,                   _   z        e   z      emac_fck                         ti,gate-clock                          ,           	      vpfe_ick                         ti,am35xx-gate-clock                           ,                   _   {        e   {      vpfe_fck                         ti,gate-clock                          ,           
      hsotgusb_ick_am35xx                      ti,am35xx-gate-clock                           ,                    _   |        e   |      hsotgusb_fck_am35xx                      ti,gate-clock                          ,                   _   }        e   }      hecc_ck                      ti,am35xx-gate-clock                           ,                   _   ~        e   ~            clockdomains          pinmux@a00            ti,omap3-padconf pinctrl-single            
    \                                                                         pinmux_wl12xx_wkup_pins         K                    _           e                  aes@480c5000             ti,omap3-aes             aes          HP    P                           A      B        tx rx         prm@48306000             ti,omap3-prm             H0`   @                clocks                               virt_16_8m_ck                        fixed-clock          Y         _           e         osc_sys_ck                       ti,mux-clock                                          @        _           e         sys_ck                       ti,divider-clock                                                 p                 _           e         sys_clkout1                      ti,gate-clock                          p                 dpll3_x2_ck                      fixed-factor-clock                                          dpll3_m2x2_ck                        fixed-factor-clock                                             _   "        e   "      dpll4_x2_ck                      fixed-factor-clock              !                            corex2_fck                       fixed-factor-clock              "                              _   #        e   #      wkup_l4_ick                      fixed-factor-clock                                            _   R        e   R      corex2_d3_fck                        fixed-factor-clock              #                              _   s        e   s      corex2_d5_fck                        fixed-factor-clock              #                              _   t        e   t         clockdomains             cm@48004000          ti,omap3-cm          H @   @    clocks                               dummy_apb_pclk                       fixed-clock                   omap_32k_fck                         fixed-clock                    _   D        e   D      virt_12m_ck                      fixed-clock                   _           e         virt_13m_ck                      fixed-clock          ]@        _           e         virt_19200000_ck                         fixed-clock         $         _           e         virt_26000000_ck                         fixed-clock                 _           e         virt_38_4m_ck                        fixed-clock         I         _           e         dpll4_ck                         ti,omap3-dpll-per-clock                                 D  0        _   !        e   !      dpll4_m2_ck                      ti,divider-clock                !           ?           H                 _   $        e   $      dpll4_m2x2_mul_ck                        fixed-factor-clock              $                              _   %        e   %      dpll4_m2x2_ck                        ti,gate-clock               %                                #        _   &        e   &      omap_96m_alwon_fck                       fixed-factor-clock              &                              _   -        e   -      dpll3_ck                         ti,omap3-dpll-core-clock                                    @  0        _           e         dpll3_m3_ck                      ti,divider-clock                                                 @                 _   '        e   '      dpll3_m3x2_mul_ck                        fixed-factor-clock              '                              _   (        e   (      dpll3_m3x2_ck                        ti,gate-clock               (                                #        _   )        e   )      emu_core_alwon_ck                        fixed-factor-clock              )                              _   f        e   f      sys_altclk                       fixed-clock                     _   2        e   2      mcbsp_clks                       fixed-clock                     _           e         dpll3_m2_ck                      ti,divider-clock                                                 @                 _            e          core_ck                      fixed-factor-clock                                             _   *        e   *      dpll1_fck                        ti,divider-clock                *                                 	@                 _   +        e   +      dpll1_ck                         ti,omap3-dpll-clock                +           	  	$  	@  	4        _           e         dpll1_x2_ck                      fixed-factor-clock                                            _   ,        e   ,      dpll1_x2m2_ck                        ti,divider-clock                ,                      	D                 _   @        e   @      cm_96m_fck                       fixed-factor-clock              -                              _   .        e   .      omap_96m_fck                         ti,mux-clock                .                         @        _   I        e   I      dpll4_m3_ck                      ti,divider-clock                !                                  @                 _   /        e   /      dpll4_m3x2_mul_ck                        fixed-factor-clock              /                              _   0        e   0      dpll4_m3x2_ck                        ti,gate-clock               0                                #        _   1        e   1      omap_54m_fck                         ti,mux-clock                1   2                      @        _   <        e   <      cm_96m_d2_fck                        fixed-factor-clock              .                              _   3        e   3      omap_48m_fck                         ti,mux-clock                3   2                      @        _   4        e   4      omap_12m_fck                         fixed-factor-clock              4                              _   K        e   K      dpll4_m4_ck                      ti,divider-clock                !                       @                 _   5        e   5      dpll4_m4x2_mul_ck                        ti,fixed-factor-clock               5        9           G            T        _   6        e   6      dpll4_m4x2_ck                        ti,gate-clock               6                                #         T        _   x        e   x      dpll4_m5_ck                      ti,divider-clock                !           ?           @                 _   7        e   7      dpll4_m5x2_mul_ck                        ti,fixed-factor-clock               7        9           G            T        _   8        e   8      dpll4_m5x2_ck                        ti,gate-clock               8                                #         T      dpll4_m6_ck                      ti,divider-clock                !                      ?           @                 _   9        e   9      dpll4_m6x2_mul_ck                        fixed-factor-clock              9                              _   :        e   :      dpll4_m6x2_ck                        ti,gate-clock               :                                #        _   ;        e   ;      emu_per_alwon_ck                         fixed-factor-clock              ;                              _   g        e   g      clkout2_src_gate_ck                       ti,composite-no-wait-gate-clock             *                      p        _   =        e   =      clkout2_src_mux_ck                       ti,composite-mux-clock              *      .   <           p        _   >        e   >      clkout2_src_ck                       ti,composite-clock              =   >        _   ?        e   ?      sys_clkout2                      ti,divider-clock                ?                      @           p         g      mpu_ck                       fixed-factor-clock              @                              _   A        e   A      arm_fck                      ti,divider-clock                A           	$                 emu_mpu_alwon_ck                         fixed-factor-clock              A                              _   h        e   h      l3_ick                       ti,divider-clock                *                      
@                 _   B        e   B      l4_ick                       ti,divider-clock                B                                 
@                 _   C        e   C      rm_ick                       ti,divider-clock                C                                 @               gpt10_gate_fck                       ti,composite-gate-clock                                   
         _   E        e   E      gpt10_mux_fck                        ti,composite-mux-clock              D                         
@        _   F        e   F      gpt10_fck                        ti,composite-clock              E   F      gpt11_gate_fck                       ti,composite-gate-clock                                   
         _   G        e   G      gpt11_mux_fck                        ti,composite-mux-clock              D                         
@        _   H        e   H      gpt11_fck                        ti,composite-clock              G   H      core_96m_fck                         fixed-factor-clock              I                              _           e         mmchs2_fck                       ti,wait-gate-clock                         
                    _           e         mmchs1_fck                       ti,wait-gate-clock                         
                    _           e         i2c3_fck                         ti,wait-gate-clock                         
                    _           e         i2c2_fck                         ti,wait-gate-clock                         
                    _           e         i2c1_fck                         ti,wait-gate-clock                         
                    _           e         mcbsp5_gate_fck                      ti,composite-gate-clock                        
           
         _           e         mcbsp1_gate_fck                      ti,composite-gate-clock                        	           
         _   
        e   
      core_48m_fck                         fixed-factor-clock              4                              _   J        e   J      mcspi4_fck                       ti,wait-gate-clock              J           
                    _           e         mcspi3_fck                       ti,wait-gate-clock              J           
                    _           e         mcspi2_fck                       ti,wait-gate-clock              J           
                    _           e         mcspi1_fck                       ti,wait-gate-clock              J           
                    _           e         uart2_fck                        ti,wait-gate-clock              J           
                    _           e         uart1_fck                        ti,wait-gate-clock              J           
                    _           e         core_12m_fck                         fixed-factor-clock              K                              _   L        e   L      hdq_fck                      ti,wait-gate-clock              L           
                    _           e         core_l3_ick                      fixed-factor-clock              B                              _   M        e   M      sdrc_ick                         ti,wait-gate-clock              M           
                   _   y        e   y      gpmc_fck                         fixed-factor-clock              M                            core_l4_ick                      fixed-factor-clock              C                              _   N        e   N      mmchs2_ick                       ti,omap3-interface-clock                N           
                   _           e         mmchs1_ick                       ti,omap3-interface-clock                N           
                   _           e         hdq_ick                      ti,omap3-interface-clock                N           
                   _           e         mcspi4_ick                       ti,omap3-interface-clock                N           
                   _           e         mcspi3_ick                       ti,omap3-interface-clock                N           
                   _           e         mcspi2_ick                       ti,omap3-interface-clock                N           
                   _           e         mcspi1_ick                       ti,omap3-interface-clock                N           
                   _           e         i2c3_ick                         ti,omap3-interface-clock                N           
                   _           e         i2c2_ick                         ti,omap3-interface-clock                N           
                   _           e         i2c1_ick                         ti,omap3-interface-clock                N           
                   _           e         uart2_ick                        ti,omap3-interface-clock                N           
                   _           e         uart1_ick                        ti,omap3-interface-clock                N           
                   _           e         gpt11_ick                        ti,omap3-interface-clock                N           
                   _           e         gpt10_ick                        ti,omap3-interface-clock                N           
                   _           e         mcbsp5_ick                       ti,omap3-interface-clock                N           
           
        _           e         mcbsp1_ick                       ti,omap3-interface-clock                N           
           	        _           e         omapctrl_ick                         ti,omap3-interface-clock                N           
                   _           e         dss_tv_fck                       ti,gate-clock               <                               _           e         dss_96m_fck                      ti,gate-clock               I                               _           e         dss2_alwon_fck                       ti,gate-clock                                              _           e         dummy_ck                         fixed-clock                   gpt1_gate_fck                        ti,composite-gate-clock                                             _   O        e   O      gpt1_mux_fck                         ti,composite-mux-clock              D              @        _   P        e   P      gpt1_fck                         ti,composite-clock              O   P      aes2_ick                         ti,omap3-interface-clock                N                      
        _           e         wkup_32k_fck                         fixed-factor-clock              D                              _   Q        e   Q      gpio1_dbck                       ti,gate-clock               Q                               _           e         sha12_ick                        ti,omap3-interface-clock                N           
                   _           e         wdt2_fck                         ti,wait-gate-clock              Q                               _           e         wdt2_ick                         ti,omap3-interface-clock                R                              _           e         wdt1_ick                         ti,omap3-interface-clock                R                              _           e         gpio1_ick                        ti,omap3-interface-clock                R                              _           e         omap_32ksync_ick                         ti,omap3-interface-clock                R                              _           e         gpt12_ick                        ti,omap3-interface-clock                R                              _           e         gpt1_ick                         ti,omap3-interface-clock                R                               _           e         per_96m_fck                      fixed-factor-clock              -                              _           e         per_48m_fck                      fixed-factor-clock              4                              _   S        e   S      uart3_fck                        ti,wait-gate-clock              S                               _           e         gpt2_gate_fck                        ti,composite-gate-clock                                            _   T        e   T      gpt2_mux_fck                         ti,composite-mux-clock              D              @        _   U        e   U      gpt2_fck                         ti,composite-clock              T   U      gpt3_gate_fck                        ti,composite-gate-clock                                            _   V        e   V      gpt3_mux_fck                         ti,composite-mux-clock              D                         @        _   W        e   W      gpt3_fck                         ti,composite-clock              V   W      gpt4_gate_fck                        ti,composite-gate-clock                                            _   X        e   X      gpt4_mux_fck                         ti,composite-mux-clock              D                         @        _   Y        e   Y      gpt4_fck                         ti,composite-clock              X   Y      gpt5_gate_fck                        ti,composite-gate-clock                                            _   Z        e   Z      gpt5_mux_fck                         ti,composite-mux-clock              D                         @        _   [        e   [      gpt5_fck                         ti,composite-clock              Z   [      gpt6_gate_fck                        ti,composite-gate-clock                                            _   \        e   \      gpt6_mux_fck                         ti,composite-mux-clock              D                         @        _   ]        e   ]      gpt6_fck                         ti,composite-clock              \   ]      gpt7_gate_fck                        ti,composite-gate-clock                                            _   ^        e   ^      gpt7_mux_fck                         ti,composite-mux-clock              D                         @        _   _        e   _      gpt7_fck                         ti,composite-clock              ^   _      gpt8_gate_fck                        ti,composite-gate-clock                        	                    _   `        e   `      gpt8_mux_fck                         ti,composite-mux-clock              D                         @        _   a        e   a      gpt8_fck                         ti,composite-clock              `   a      gpt9_gate_fck                        ti,composite-gate-clock                        
                    _   b        e   b      gpt9_mux_fck                         ti,composite-mux-clock              D                         @        _   c        e   c      gpt9_fck                         ti,composite-clock              b   c      per_32k_alwon_fck                        fixed-factor-clock              D                              _   d        e   d      gpio6_dbck                       ti,gate-clock               d                               _           e         gpio5_dbck                       ti,gate-clock               d                               _           e         gpio4_dbck                       ti,gate-clock               d                               _           e         gpio3_dbck                       ti,gate-clock               d                               _           e         gpio2_dbck                       ti,gate-clock               d                               _           e         wdt3_fck                         ti,wait-gate-clock              d                               _           e         per_l4_ick                       fixed-factor-clock              C                              _   e        e   e      gpio6_ick                        ti,omap3-interface-clock                e                              _           e         gpio5_ick                        ti,omap3-interface-clock                e                              _           e         gpio4_ick                        ti,omap3-interface-clock                e                              _           e         gpio3_ick                        ti,omap3-interface-clock                e                              _           e         gpio2_ick                        ti,omap3-interface-clock                e                              _           e         wdt3_ick                         ti,omap3-interface-clock                e                              _           e         uart3_ick                        ti,omap3-interface-clock                e                              _           e         uart4_ick                        ti,omap3-interface-clock                e                              _           e         gpt9_ick                         ti,omap3-interface-clock                e                      
        _           e         gpt8_ick                         ti,omap3-interface-clock                e                      	        _           e         gpt7_ick                         ti,omap3-interface-clock                e                              _           e         gpt6_ick                         ti,omap3-interface-clock                e                              _           e         gpt5_ick                         ti,omap3-interface-clock                e                              _           e         gpt4_ick                         ti,omap3-interface-clock                e                              _           e         gpt3_ick                         ti,omap3-interface-clock                e                              _           e         gpt2_ick                         ti,omap3-interface-clock                e                              _           e         mcbsp2_ick                       ti,omap3-interface-clock                e                               _           e         mcbsp3_ick                       ti,omap3-interface-clock                e                              _           e         mcbsp4_ick                       ti,omap3-interface-clock                e                              _           e         mcbsp2_gate_fck                      ti,composite-gate-clock                                             _           e         mcbsp3_gate_fck                      ti,composite-gate-clock                                            _           e         mcbsp4_gate_fck                      ti,composite-gate-clock                                            _           e         emu_src_mux_ck                       ti,mux-clock                   f   g   h           @        _   i        e   i      emu_src_ck                       ti,clkdm-gate-clock             i        _   j        e   j      pclk_fck                         ti,divider-clock                j                                 @               pclkx2_fck                       ti,divider-clock                j                                 @               atclk_fck                        ti,divider-clock                j                                 @               traceclk_src_fck                         ti,mux-clock                   f   g   h                      @        _   k        e   k      traceclk_fck                         ti,divider-clock                k                                 @               secure_32k_fck                       fixed-clock                    _   l        e   l      gpt12_fck                        fixed-factor-clock              l                            wdt1_fck                         fixed-factor-clock              l                            ipss_ick                         ti,am35xx-interface-clock               M           
                   _           e         rmii_ck                      fixed-clock                 _           e         pclk_ck                      fixed-clock                 _           e         uart4_ick_am35xx                         ti,omap3-interface-clock                N           
                 uart4_fck_am35xx                         ti,wait-gate-clock              J           
                  dpll5_ck                         ti,omap3-dpll-clock                             $  L  4         }                 _   m        e   m      dpll5_m2_ck                      ti,divider-clock                m                      P                 _   w        e   w      sgx_gate_fck                         ti,composite-gate-clock             *                               _   u        e   u      core_d3_ck                       fixed-factor-clock              *                              _   n        e   n      core_d4_ck                       fixed-factor-clock              *                              _   o        e   o      core_d6_ck                       fixed-factor-clock              *                              _   p        e   p      omap_192m_alwon_fck                      fixed-factor-clock              &                              _   q        e   q      core_d2_ck                       fixed-factor-clock              *                              _   r        e   r      sgx_mux_fck                      ti,composite-mux-clock               n   o   p   .   q   r   s   t           @        _   v        e   v      sgx_fck                      ti,composite-clock              u   v      sgx_ick                      ti,wait-gate-clock              B                               _           e         cpefuse_fck                      ti,gate-clock                          
                    _           e         ts_fck                       ti,gate-clock               D           
                   _           e         usbtll_fck                       ti,wait-gate-clock              w           
                   _           e         usbtll_ick                       ti,omap3-interface-clock                N           
                   _           e         mmchs3_ick                       ti,omap3-interface-clock                N           
                   _           e         mmchs3_fck                       ti,wait-gate-clock                         
                    _           e         dss1_alwon_fck_3430es2                       ti,dss-gate-clock               x                                 T        _           e         dss_ick_3430es2                      ti,omap3-dss-interface-clock                C                               _           e         usbhost_120m_fck                         ti,gate-clock               w                               _           e         usbhost_48m_fck                      ti,dss-gate-clock               4                                _           e         usbhost_ick                      ti,omap3-dss-interface-clock                C                               _           e            clockdomains       core_l3_clkdm            ti,clockdomain              y      z   {   |   }   ~      dpll3_clkdm          ti,clockdomain                    dpll1_clkdm          ti,clockdomain                    per_clkdm            ti,clockdomain        h                                                                                       emu_clkdm            ti,clockdomain              j      dpll4_clkdm          ti,clockdomain              !      wkup_clkdm           ti,clockdomain                                          dss_clkdm            ti,clockdomain                                core_l4_clkdm            ti,clockdomain                                                                                                                                dpll5_clkdm          ti,clockdomain              m      sgx_clkdm            ti,clockdomain                    usbhost_clkdm            ti,clockdomain                                counter@48320000             ti,omap-counter32k           H2               counter_32k       interrupt-controller@48200000            ti,omap3-intc                                  H              _           e         dma-controller@48056000       "   ti,omap3630-sdma ti,omap3430-sdma            H`                                                           `        _           e         gpio@48310000            ti,omap3-gpio            H1                          gpio1                                                              _           e         gpio@49050000            ti,omap3-gpio            I                          gpio2                                                     _           e         gpio@49052000            ti,omap3-gpio            I                          gpio3                                                     _           e         gpio@49054000            ti,omap3-gpio            I@                          gpio4                                                   gpio@49056000            ti,omap3-gpio            I`                !         gpio5                                                     _           e         gpio@49058000            ti,omap3-gpio            I                "         gpio6                                                     _           e         serial@4806a000          ti,omap3-uart            H                   H              1      2        tx rx            uart1           l       serial@4806c000          ti,omap3-uart            H                  I              3      4        tx rx            uart2           l       serial@49020000          ti,omap3-uart            I                   J              5      6        tx rx            uart3           l         3default         A         i2c@48070000             ti,omap3-i2c             H                 8                            tx rx                                      i2c1            3default         A               at24@50          at24,24c02                         P         i2c@48072000             ti,omap3-i2c             H                 9                            tx rx                                      i2c2          i2c@48060000             ti,omap3-i2c             H                 =                            tx rx                                      i2c3                     3default         A      at24@50          at24,24c02                         P         mailbox@48094000             ti,omap3-mailbox             mailbox          H	@                                              %         	   disabled       dsp         7                    B                    spi@48098000             ti,omap2-mcspi           H	                A                                   mcspi1          M         @        #      $      %      &      '      (      )      *         tx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3         3default         A      ads7846@0           3default         A            ti,ads7846          [                        f `         &                           x                                                                                                
                               spi@4809a000             ti,omap2-mcspi           H	                B                                   mcspi2          M                  +      ,      -      .        tx0 rx0 tx1 rx1       spi@480b8000             ti,omap2-mcspi           H                [                                   mcspi3          M                                            tx0 rx0 tx1 rx1       spi@480ba000             ti,omap2-mcspi           H                0                                   mcspi4          M                 F      G        tx0 rx0       1w@480b2000          ti,omap3-1w          H                 :         hdq1w         mmc@4809c000             ti,omap3-hsmmc           H	                S         mmc1                           =      >        tx rx                      3default         A                          *           6                  ?                mmc@480b4000             ti,omap3-hsmmc           H@                V         mmc2                  /      0        tx rx           3default         A           *           H            X                     f                             wlcore@2          
   ti,wl1271                        &                          yI          mmc@480ad000             ti,omap3-hsmmc           H
                ^         mmc3                  M      N        tx rx         	   disabled          mmu@480bd400                         ti,omap2-iommu           H                         mmu_isp                  	   disabled          mmu@5d000000                         ti,omap2-iommu           ]                           mmu_iva       	   disabled          wdt@48314000             ti,omap3-wdt             H1@          
   wd_timer2         mcbsp@48074000           ti,omap3-mcbsp           H@            mpu                ;   <        common tx rx                        mcbsp1                               tx rx         	   disabled          mcbsp@49022000           ti,omap3-mcbsp           I     I            mpu sidetone                   >   ?           common tx rx sidetone                       mcbsp2 mcbsp2_sidetone                !      "        tx rx            ok          3default         A         mcbsp@49024000           ti,omap3-mcbsp           I@    I            mpu sidetone                   Y   Z           common tx rx sidetone                       mcbsp3 mcbsp3_sidetone                              tx rx         	   disabled          mcbsp@49026000           ti,omap3-mcbsp           I`            mpu                6   7        common tx rx                        mcbsp4                              tx rx         	   disabled          mcbsp@48096000           ti,omap3-mcbsp           H	`            mpu                Q   R        common tx rx                        mcbsp5                              tx rx         	   disabled          sham@480c3000            ti,omap3-sham            sham             H0    d            1              E        rx        smartreflex@480cb000             ti,omap3-smartreflex-core            smartreflex_core             H                      smartreflex@480c9000             ti,omap3-smartreflex-iva             smartreflex_mpu_iva          H                      	   disabled          timer@48318000           ti,omap3430-timer            H1                %         timer1                 timer@49032000           ti,omap3430-timer            I                 &         timer2        timer@49034000           ti,omap3430-timer            I@                '         timer3        timer@49036000           ti,omap3430-timer            I`                (         timer4        timer@49038000           ti,omap3430-timer            I                )         timer5                 timer@4903a000           ti,omap3430-timer            I                *         timer6                 timer@4903c000           ti,omap3430-timer            I                +         timer7                 timer@4903e000           ti,omap3430-timer            I                ,         timer8                          timer@49040000           ti,omap3430-timer            I                 -         timer9                 timer@48086000           ti,omap3430-timer            H`                .         timer10                timer@48088000           ti,omap3430-timer            H                /         timer11                timer@48304000           ti,omap3430-timer            H0@                _         timer12                         usbhstll@48062000            ti,usbhs-tll             H                 N         usb_tll_hs        usbhshost@48064000           ti,usbhs-host            H@             usb_host_hs                                          	  ehci-phy          	  ehci-phy       ohci@48064400            ti,ohci-omap3            HD             &               L      ehci@48064800            ti,ehci-omap             HH             &               M        "               gpmc@6e000000            ti,omap3430-gpmc             gpmc             n                         '           3                                             -                        nand@0,0                                E           T           fsw          v               x           x                       x           x                      Z                      Z                   1   H        @   <        Z   x        k   x        |              Z                            partition@0         xloader                       partition@0x80000           uboot                        partition@0x260000          uboot environment             &           partition@0x2a0000          linux             *   @        partition@0x6a0000          rootfs            j             ethernet@4,0             smsc,lan9221 smsc,lan9115           3default         A            &                                                        T                                 v                                                           (           -                      -                   Z           k           1   x                      K        @   K                                            |            1           A           O            \         usb_otg_hs@480ab000          ti,omap3-musb            H
                \   ]        mc dma           usb_otg_hs          r           }                    dss@48050000             ti,omap3-dss             H              ok        	   dss_core                         fck                                            3default         A         dispc@48050400           ti,omap3-dispc           H                      
   dss_dispc                        fck       encoder@4804fc00             ti,omap3-dsi             H    H    @H             proto phy pll                     	   disabled          	   dss_dsi1                            fck sys_clk       encoder@48050800             ti,omap3-rfbi            H          	   disabled          	   dss_rfbi                            fck ick       encoder@48050c00             ti,omap3-venc            H             ok        	   dss_venc                         fck    port       endpoint                                  _           e               port       endpoint                                  _           e               ssi-controller@48058000          ti,omap3-ssi             ssi       	   disabled             H    H            sys gdd             G        gdd_mpu                                       ssi-port@4805a000            ti,omap3-ssi-port            H    H            tx rx            &               C   D      ssi-port@4805b000            ti,omap3-ssi-port            H    H            tx rx            &               E   F         am35x_otg_hs@5c040000            ti,omap3-musb            am35x_otg_hs             okay             \                 G        mc          3default         A         ethernet@0x5c000000          ti,am3517-emac           davinci_emac             okay             \                  C   D   E   F        m                                             
            #           6              ethernet@0x5c030000          ti,davinci_mdio          davinci_mdio             okay             \             H B@                                serial@4809e000          ti,omap3-uart            uart4         	   disabled             H	                T              7      6        tx rx           l       pinmux@480025d8           ti,omap3-padconf pinctrl-single          H %   $                                                                               leds          
   gpio-leds           3default         A      ledb            cm-t3x:green            9                
  Qheartbeat            hsusb1_power_reg             regulator-fixed         thsusb1_vbus          2Z         2Z        g p        _           e         hsusb2_power_reg             regulator-fixed         thsusb2_vbus          2Z         2Z        g p        _           e         hsusb1_phy           usb-nop-xceiv           [           3default         A           x                 _           e         hsusb2_phy           usb-nop-xceiv           [           3default         A           x                 _           e         ads7846-reg          regulator-fixed         tads7846-reg          2Z         2Z        _           e         connector@1          svideo-connector            tv     port       endpoint                       _           e               regulator-vmmc           regulator-fixed         tvmmc             2Z         2Z        _           e         wl12xx_vmmc2             regulator-fixed         tvw1271          3default         A               w@         w@                          g  N                  _           e         wl12xx_vaux2             regulator-fixed         tvwl1271_vaux2            w@         w@        _           e         encoder@0         
   ti,tfp410                            3default         A      ports                                port@0                  endpoint@0                     _           e            port@1                 endpoint@0                     _           e                  connector@0          dvi-connector           dvi    port       endpoint                       _           e               audio_amp            regulator-fixed       
  taudio_amp           3default         A                                            regulator-vddvario-sb-t35            regulator-fixed       	  tvddvario                     _           e         regulator-vdd33a-sb-t35          regulator-fixed         tvdd33a                   _           e            	#address-cells #size-cells compatible interrupt-parent model i2c0 i2c1 i2c2 serial0 serial1 serial2 serial3 display0 display1 device_type reg clocks clock-names clock-latency interrupts ti,hwmods status ranges #interrupt-cells interrupt-controller pinctrl-single,register-width pinctrl-single,function-mask pinctrl-names pinctrl-0 pinctrl-single,pins linux,phandle syscon regulator-name regulator-min-microvolt regulator-max-microvolt #clock-cells ti,bit-shift dmas dma-names clock-frequency ti,max-div ti,index-starts-at-one clock-mult clock-div ti,set-bit-to-disable ti,clock-mult ti,clock-div ti,set-rate-parent ti,index-power-of-two ti,low-power-stop ti,lock #dma-cells dma-channels dma-requests ti,gpio-always-on gpio-controller #gpio-cells interrupts-extended pagesize #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx ti,spi-num-cs vcc-supply spi-max-frequency pendown-gpio ti,x-min ti,x-max ti,y-min ti,y-max ti,x-plate-ohms ti,pressure-max ti,debounce-max ti,debounce-tol ti,debounce-rep linux,wakeup ti,dual-volt pbias-supply bus-width vmmc-supply wp-gpios cd-gpios vmmc_aux-supply non-removable cap-power-off-card ref-clock-frequency #iommu-cells ti,#tlb-entries reg-names interrupt-names ti,buffer-size ti,timer-alwon ti,timer-dsp ti,timer-pwm ti,timer-secure port1-mode port2-mode phys gpmc,num-cs gpmc,num-waitpins nand-bus-width gpmc,device-width ti,nand-ecc-opt gpmc,cs-on-ns gpmc,cs-rd-off-ns gpmc,cs-wr-off-ns gpmc,adv-on-ns gpmc,adv-rd-off-ns gpmc,adv-wr-off-ns gpmc,we-on-ns gpmc,we-off-ns gpmc,oe-on-ns gpmc,oe-off-ns gpmc,page-burst-access-ns gpmc,access-ns gpmc,cycle2cycle-delay-ns gpmc,rd-cycle-ns gpmc,wr-cycle-ns gpmc,wr-access-ns gpmc,wr-data-mux-bus-ns label bank-width gpmc,cycle2cycle-samecsen gpmc,cycle2cycle-diffcsen gpmc,bus-turnaround-ns gpmc,wait-monitoring-ns gpmc,clk-activation-ns vddvario-supply vdd33a-supply reg-io-width smsc,save-mac-address multipoint num-eps ram-bits remote-endpoint ti,channels data-lines ti,davinci-ctrl-reg-offset ti,davinci-ctrl-mod-reg-offset ti,davinci-ctrl-ram-offset ti,davinci-ctrl-ram-size ti,davinci-rmii-en local-mac-address bus_freq linux,default-trigger startup-delay-us reset-gpios enable-active-high powerdown-gpios enable-active-low regulator-always-on 