    8  T   (            	A                                                        F   compulab,omap3-sbc-t3530 compulab,omap3-cm-t3530 ti,omap34xx ti,omap3            &         !   7CompuLab SBC-T3530 with CM-T3530       chosen        aliases          =/ocp/i2c@48070000            B/ocp/i2c@48072000            G/ocp/i2c@48060000            L/ocp/serial@4806a000             T/ocp/serial@4806c000             \/ocp/serial@49020000             d/connector@0             m/connector@1          memory           vmemory                       cpus                                 cpu@0            arm,cortex-a8            vcpu                                   cpu                 (    H  А g8   O dp ` 	' p                     pmu          arm,cortex-a8-pmu            T                           debugss       soc          ti,omap-infra      mpu          ti,omap3-mpu             mpu       iva       
   ti,iva2.2            iva    dsp          ti,omap3-c64                ocp          ti,omap3-l3-smx simple-bus           h                  	   
                                            l3_main    l4@48000000          ti,omap3-l4-core simple-bus                                       H         scm@2000             ti,omap3-scm simple-bus                                                                   pinmux@30             ti,omap3-padconf pinctrl-single             0  8                                                                   $          Adefault         O      pinmux_uart3_pins           Y  n     p            m           s         pinmux_mmc1_pins          0  Y                                m           s         pinmux_green_led_pins           Y             m  	        s  	      pinmux_dss_dpi_pins_common          Y                                                                                                                                                                  m          s        pinmux_dss_dpi_pins_cm_t35x       0  Y                                                  m          s        pinmux_ads7846_pins         Y             m           s         pinmux_mcspi1_pins           Y                           m           s         pinmux_i2c1_pins            Y                m           s         pinmux_mcbsp2_pins           Y                             m           s         pinmux_smsc1_pins           Y         j          m           s         pinmux_hsusb0_pins        `  Y  r      t      v    x    z    |    ~                              m           s         pinmux_twl4030_pins         Y    A        m           s         pinmux_mmc2_pins          P  Y  (    *    ,    .    0    2    4     6     8     :          m           s         pinmux_smsc2_pins           Y                    m           s         pinmux_tfp410_pins          Y              m          s        pinmux_i2c3_pins            Y                m           s         pinmux_sb_t35_audio_amp         Y              m          s        pinmux_sb_t35_usb_hub_pins          Y              m           s            scm_conf@270             syscon simple-bus              p  0                                        p  0        m           s      pbias_regulator          ti,pbias-omap3 ti,pbias-omap                          {      pbias_mmc_omap2430          pbias_mmc_omap2430           w@         -        m           s            clocks                               mcbsp5_mux_fck                       ti,composite-mux-clock                                        h        m   	        s   	      mcbsp5_fck                       ti,composite-clock                 	      mcbsp1_mux_fck                       ti,composite-mux-clock                                                m           s         mcbsp1_fck                       ti,composite-clock              
         mcbsp2_mux_fck                       ti,composite-mux-clock                                                m           s         mcbsp2_fck                       ti,composite-clock                       mcbsp3_mux_fck                       ti,composite-mux-clock                             h        m           s         mcbsp3_fck                       ti,composite-clock                       mcbsp4_mux_fck                       ti,composite-mux-clock                                        h        m           s         mcbsp4_fck                       ti,composite-clock                             clockdomains          pinmux@a00            ti,omap3-padconf pinctrl-single            
    \                                                                   $     pinmux_twl4030_vpins             Y                                   m           s                  aes@480c5000             ti,omap3-aes             aes          HP    P                           A      B        tx rx         prm@48306000             ti,omap3-prm             H0`   @                clocks                               virt_16_8m_ck                        fixed-clock          Y         m           s         osc_sys_ck                       ti,mux-clock                                          @        m           s         sys_ck                       ti,divider-clock                                                 p                 m           s         sys_clkout1                      ti,gate-clock                          p                 dpll3_x2_ck                      fixed-factor-clock                                 '         dpll3_m2x2_ck                        fixed-factor-clock                                 '           m           s         dpll4_x2_ck                      fixed-factor-clock                                 '         corex2_fck                       fixed-factor-clock                                 '           m            s          wkup_l4_ick                      fixed-factor-clock                                 '           m   O        s   O      corex2_d3_fck                        fixed-factor-clock                                  '           m           s         corex2_d5_fck                        fixed-factor-clock                                  '           m           s            clockdomains             cm@48004000          ti,omap3-cm          H @   @    clocks                               dummy_apb_pclk                       fixed-clock                   omap_32k_fck                         fixed-clock                    m   A        s   A      virt_12m_ck                      fixed-clock                   m           s         virt_13m_ck                      fixed-clock          ]@        m           s         virt_19200000_ck                         fixed-clock         $         m           s         virt_26000000_ck                         fixed-clock                 m           s         virt_38_4m_ck                        fixed-clock         I         m           s         dpll4_ck                         ti,omap3-dpll-per-clock                                 D  0        m           s         dpll4_m2_ck                      ti,divider-clock                           ?           H                 m   !        s   !      dpll4_m2x2_mul_ck                        fixed-factor-clock              !                   '           m   "        s   "      dpll4_m2x2_ck                        ti,gate-clock               "                                1        m   #        s   #      omap_96m_alwon_fck                       fixed-factor-clock              #                   '           m   *        s   *      dpll3_ck                         ti,omap3-dpll-core-clock                                    @  0        m           s         dpll3_m3_ck                      ti,divider-clock                                                 @                 m   $        s   $      dpll3_m3x2_mul_ck                        fixed-factor-clock              $                   '           m   %        s   %      dpll3_m3x2_ck                        ti,gate-clock               %                                1        m   &        s   &      emu_core_alwon_ck                        fixed-factor-clock              &                   '           m   c        s   c      sys_altclk                       fixed-clock                     m   /        s   /      mcbsp_clks                       fixed-clock                     m           s         dpll3_m2_ck                      ti,divider-clock                                                 @                 m           s         core_ck                      fixed-factor-clock                                 '           m   '        s   '      dpll1_fck                        ti,divider-clock                '                                 	@                 m   (        s   (      dpll1_ck                         ti,omap3-dpll-clock                (           	  	$  	@  	4        m           s         dpll1_x2_ck                      fixed-factor-clock                                 '           m   )        s   )      dpll1_x2m2_ck                        ti,divider-clock                )                      	D                 m   =        s   =      cm_96m_fck                       fixed-factor-clock              *                   '           m   +        s   +      omap_96m_fck                         ti,mux-clock                +                         @        m   F        s   F      dpll4_m3_ck                      ti,divider-clock                                                  @                 m   ,        s   ,      dpll4_m3x2_mul_ck                        fixed-factor-clock              ,                   '           m   -        s   -      dpll4_m3x2_ck                        ti,gate-clock               -                                1        m   .        s   .      omap_54m_fck                         ti,mux-clock                .   /                      @        m   9        s   9      cm_96m_d2_fck                        fixed-factor-clock              +                   '           m   0        s   0      omap_48m_fck                         ti,mux-clock                0   /                      @        m   1        s   1      omap_12m_fck                         fixed-factor-clock              1                   '           m   H        s   H      dpll4_m4_ck                      ti,divider-clock                                       @                 m   2        s   2      dpll4_m4x2_mul_ck                        ti,fixed-factor-clock               2        G           U            b        m   3        s   3      dpll4_m4x2_ck                        ti,gate-clock               3                                1         b        m           s         dpll4_m5_ck                      ti,divider-clock                           ?           @                 m   4        s   4      dpll4_m5x2_mul_ck                        ti,fixed-factor-clock               4        G           U            b        m   5        s   5      dpll4_m5x2_ck                        ti,gate-clock               5                                1         b        m   k        s   k      dpll4_m6_ck                      ti,divider-clock                                      ?           @                 m   6        s   6      dpll4_m6x2_mul_ck                        fixed-factor-clock              6                   '           m   7        s   7      dpll4_m6x2_ck                        ti,gate-clock               7                                1        m   8        s   8      emu_per_alwon_ck                         fixed-factor-clock              8                   '           m   d        s   d      clkout2_src_gate_ck                       ti,composite-no-wait-gate-clock             '                      p        m   :        s   :      clkout2_src_mux_ck                       ti,composite-mux-clock              '      +   9           p        m   ;        s   ;      clkout2_src_ck                       ti,composite-clock              :   ;        m   <        s   <      sys_clkout2                      ti,divider-clock                <                      @           p         u      mpu_ck                       fixed-factor-clock              =                   '           m   >        s   >      arm_fck                      ti,divider-clock                >           	$                 emu_mpu_alwon_ck                         fixed-factor-clock              >                   '           m   e        s   e      l3_ick                       ti,divider-clock                '                      
@                 m   ?        s   ?      l4_ick                       ti,divider-clock                ?                                 
@                 m   @        s   @      rm_ick                       ti,divider-clock                @                                 @               gpt10_gate_fck                       ti,composite-gate-clock                                   
         m   B        s   B      gpt10_mux_fck                        ti,composite-mux-clock              A                         
@        m   C        s   C      gpt10_fck                        ti,composite-clock              B   C      gpt11_gate_fck                       ti,composite-gate-clock                                   
         m   D        s   D      gpt11_mux_fck                        ti,composite-mux-clock              A                         
@        m   E        s   E      gpt11_fck                        ti,composite-clock              D   E      core_96m_fck                         fixed-factor-clock              F                   '           m           s         mmchs2_fck                       ti,wait-gate-clock                         
                    m           s         mmchs1_fck                       ti,wait-gate-clock                         
                    m           s         i2c3_fck                         ti,wait-gate-clock                         
                    m           s         i2c2_fck                         ti,wait-gate-clock                         
                    m           s         i2c1_fck                         ti,wait-gate-clock                         
                    m           s         mcbsp5_gate_fck                      ti,composite-gate-clock                        
           
         m           s         mcbsp1_gate_fck                      ti,composite-gate-clock                        	           
         m   
        s   
      core_48m_fck                         fixed-factor-clock              1                   '           m   G        s   G      mcspi4_fck                       ti,wait-gate-clock              G           
                    m           s         mcspi3_fck                       ti,wait-gate-clock              G           
                    m           s         mcspi2_fck                       ti,wait-gate-clock              G           
                    m           s         mcspi1_fck                       ti,wait-gate-clock              G           
                    m           s         uart2_fck                        ti,wait-gate-clock              G           
                    m           s         uart1_fck                        ti,wait-gate-clock              G           
                    m           s         core_12m_fck                         fixed-factor-clock              H                   '           m   I        s   I      hdq_fck                      ti,wait-gate-clock              I           
                    m           s         core_l3_ick                      fixed-factor-clock              ?                   '           m   J        s   J      sdrc_ick                         ti,wait-gate-clock              J           
                   m           s         gpmc_fck                         fixed-factor-clock              J                   '         core_l4_ick                      fixed-factor-clock              @                   '           m   K        s   K      mmchs2_ick                       ti,omap3-interface-clock                K           
                   m           s         mmchs1_ick                       ti,omap3-interface-clock                K           
                   m           s         hdq_ick                      ti,omap3-interface-clock                K           
                   m           s         mcspi4_ick                       ti,omap3-interface-clock                K           
                   m           s         mcspi3_ick                       ti,omap3-interface-clock                K           
                   m           s         mcspi2_ick                       ti,omap3-interface-clock                K           
                   m           s         mcspi1_ick                       ti,omap3-interface-clock                K           
                   m           s         i2c3_ick                         ti,omap3-interface-clock                K           
                   m           s         i2c2_ick                         ti,omap3-interface-clock                K           
                   m           s         i2c1_ick                         ti,omap3-interface-clock                K           
                   m           s         uart2_ick                        ti,omap3-interface-clock                K           
                   m           s         uart1_ick                        ti,omap3-interface-clock                K           
                   m           s         gpt11_ick                        ti,omap3-interface-clock                K           
                   m           s         gpt10_ick                        ti,omap3-interface-clock                K           
                   m           s         mcbsp5_ick                       ti,omap3-interface-clock                K           
           
        m           s         mcbsp1_ick                       ti,omap3-interface-clock                K           
           	        m           s         omapctrl_ick                         ti,omap3-interface-clock                K           
                   m           s         dss_tv_fck                       ti,gate-clock               9                               m           s         dss_96m_fck                      ti,gate-clock               F                               m           s         dss2_alwon_fck                       ti,gate-clock                                              m           s         dummy_ck                         fixed-clock                   gpt1_gate_fck                        ti,composite-gate-clock                                             m   L        s   L      gpt1_mux_fck                         ti,composite-mux-clock              A              @        m   M        s   M      gpt1_fck                         ti,composite-clock              L   M      aes2_ick                         ti,omap3-interface-clock                K                      
        m           s         wkup_32k_fck                         fixed-factor-clock              A                   '           m   N        s   N      gpio1_dbck                       ti,gate-clock               N                               m           s         sha12_ick                        ti,omap3-interface-clock                K           
                   m           s         wdt2_fck                         ti,wait-gate-clock              N                               m           s         wdt2_ick                         ti,omap3-interface-clock                O                              m           s         wdt1_ick                         ti,omap3-interface-clock                O                              m           s         gpio1_ick                        ti,omap3-interface-clock                O                              m           s         omap_32ksync_ick                         ti,omap3-interface-clock                O                              m           s         gpt12_ick                        ti,omap3-interface-clock                O                              m           s         gpt1_ick                         ti,omap3-interface-clock                O                               m           s         per_96m_fck                      fixed-factor-clock              *                   '           m           s         per_48m_fck                      fixed-factor-clock              1                   '           m   P        s   P      uart3_fck                        ti,wait-gate-clock              P                               m           s         gpt2_gate_fck                        ti,composite-gate-clock                                            m   Q        s   Q      gpt2_mux_fck                         ti,composite-mux-clock              A              @        m   R        s   R      gpt2_fck                         ti,composite-clock              Q   R      gpt3_gate_fck                        ti,composite-gate-clock                                            m   S        s   S      gpt3_mux_fck                         ti,composite-mux-clock              A                         @        m   T        s   T      gpt3_fck                         ti,composite-clock              S   T      gpt4_gate_fck                        ti,composite-gate-clock                                            m   U        s   U      gpt4_mux_fck                         ti,composite-mux-clock              A                         @        m   V        s   V      gpt4_fck                         ti,composite-clock              U   V      gpt5_gate_fck                        ti,composite-gate-clock                                            m   W        s   W      gpt5_mux_fck                         ti,composite-mux-clock              A                         @        m   X        s   X      gpt5_fck                         ti,composite-clock              W   X      gpt6_gate_fck                        ti,composite-gate-clock                                            m   Y        s   Y      gpt6_mux_fck                         ti,composite-mux-clock              A                         @        m   Z        s   Z      gpt6_fck                         ti,composite-clock              Y   Z      gpt7_gate_fck                        ti,composite-gate-clock                                            m   [        s   [      gpt7_mux_fck                         ti,composite-mux-clock              A                         @        m   \        s   \      gpt7_fck                         ti,composite-clock              [   \      gpt8_gate_fck                        ti,composite-gate-clock                        	                    m   ]        s   ]      gpt8_mux_fck                         ti,composite-mux-clock              A                         @        m   ^        s   ^      gpt8_fck                         ti,composite-clock              ]   ^      gpt9_gate_fck                        ti,composite-gate-clock                        
                    m   _        s   _      gpt9_mux_fck                         ti,composite-mux-clock              A                         @        m   `        s   `      gpt9_fck                         ti,composite-clock              _   `      per_32k_alwon_fck                        fixed-factor-clock              A                   '           m   a        s   a      gpio6_dbck                       ti,gate-clock               a                               m           s         gpio5_dbck                       ti,gate-clock               a                               m           s         gpio4_dbck                       ti,gate-clock               a                               m           s         gpio3_dbck                       ti,gate-clock               a                               m           s         gpio2_dbck                       ti,gate-clock               a                               m           s         wdt3_fck                         ti,wait-gate-clock              a                               m           s         per_l4_ick                       fixed-factor-clock              @                   '           m   b        s   b      gpio6_ick                        ti,omap3-interface-clock                b                              m           s         gpio5_ick                        ti,omap3-interface-clock                b                              m           s         gpio4_ick                        ti,omap3-interface-clock                b                              m           s         gpio3_ick                        ti,omap3-interface-clock                b                              m           s         gpio2_ick                        ti,omap3-interface-clock                b                              m           s         wdt3_ick                         ti,omap3-interface-clock                b                              m           s         uart3_ick                        ti,omap3-interface-clock                b                              m           s         uart4_ick                        ti,omap3-interface-clock                b                              m           s         gpt9_ick                         ti,omap3-interface-clock                b                      
        m           s         gpt8_ick                         ti,omap3-interface-clock                b                      	        m           s         gpt7_ick                         ti,omap3-interface-clock                b                              m           s         gpt6_ick                         ti,omap3-interface-clock                b                              m           s         gpt5_ick                         ti,omap3-interface-clock                b                              m           s         gpt4_ick                         ti,omap3-interface-clock                b                              m           s         gpt3_ick                         ti,omap3-interface-clock                b                              m           s         gpt2_ick                         ti,omap3-interface-clock                b                              m           s         mcbsp2_ick                       ti,omap3-interface-clock                b                               m           s         mcbsp3_ick                       ti,omap3-interface-clock                b                              m           s         mcbsp4_ick                       ti,omap3-interface-clock                b                              m           s         mcbsp2_gate_fck                      ti,composite-gate-clock                                             m           s         mcbsp3_gate_fck                      ti,composite-gate-clock                                            m           s         mcbsp4_gate_fck                      ti,composite-gate-clock                                            m           s         emu_src_mux_ck                       ti,mux-clock                   c   d   e           @        m   f        s   f      emu_src_ck                       ti,clkdm-gate-clock             f        m   g        s   g      pclk_fck                         ti,divider-clock                g                                 @               pclkx2_fck                       ti,divider-clock                g                                 @               atclk_fck                        ti,divider-clock                g                                 @               traceclk_src_fck                         ti,mux-clock                   c   d   e                      @        m   h        s   h      traceclk_fck                         ti,divider-clock                h                                 @               secure_32k_fck                       fixed-clock                    m   i        s   i      gpt12_fck                        fixed-factor-clock              i                   '         wdt1_fck                         fixed-factor-clock              i                   '         security_l4_ick2                         fixed-factor-clock              @                   '           m   j        s   j      aes1_ick                         ti,omap3-interface-clock                j                      
      rng_ick                      ti,omap3-interface-clock                j           
                 sha11_ick                        ti,omap3-interface-clock                j           
                 des1_ick                         ti,omap3-interface-clock                j           
                  cam_mclk                         ti,gate-clock               k                                 b      cam_ick                   !   ti,omap3-no-wait-interface-clock                @                               m           s         csi2_96m_fck                         ti,gate-clock                                              m           s         security_l3_ick                      fixed-factor-clock              ?                   '           m   l        s   l      pka_ick                      ti,omap3-interface-clock                l           
                 icr_ick                      ti,omap3-interface-clock                K           
                 des2_ick                         ti,omap3-interface-clock                K           
                 mspro_ick                        ti,omap3-interface-clock                K           
                 mailboxes_ick                        ti,omap3-interface-clock                K           
                 ssi_l4_ick                       fixed-factor-clock              @                   '           m   s        s   s      sr1_fck                      ti,wait-gate-clock                                           sr2_fck                      ti,wait-gate-clock                                           sr_l4_ick                        fixed-factor-clock              @                   '         dpll2_fck                        ti,divider-clock                '                                  @                 m   m        s   m      dpll2_ck                         ti,omap3-dpll-clock                m               $   @   4                                   m   n        s   n      dpll2_m2_ck                      ti,divider-clock                n                       D                 m   o        s   o      iva2_ck                      ti,wait-gate-clock              o                                 m           s         modem_fck                        ti,omap3-interface-clock                           
                    m           s         sad2d_ick                        ti,omap3-interface-clock                ?           
                   m           s         mad2d_ick                        ti,omap3-interface-clock                ?           
                   m           s         mspro_fck                        ti,wait-gate-clock                         
                  ssi_ssr_gate_fck_3430es2                          ti,composite-no-wait-gate-clock                                     
         m   p        s   p      ssi_ssr_div_fck_3430es2                      ti,composite-divider-clock                                     
@      $                                        m   q        s   q      ssi_ssr_fck_3430es2                      ti,composite-clock              p   q        m   r        s   r      ssi_sst_fck_3430es2                      fixed-factor-clock              r                   '           m          s        hsotgusb_ick_3430es2                      "   ti,omap3-hsotgusb-interface-clock               J           
                   m           s         ssi_ick_3430es2                      ti,omap3-ssi-interface-clock                s           
                    m          s        usim_gate_fck                        ti,composite-gate-clock             F           	                    m   ~        s   ~      sys_d2_ck                        fixed-factor-clock                                 '           m   u        s   u      omap_96m_d2_fck                      fixed-factor-clock              F                   '           m   v        s   v      omap_96m_d4_fck                      fixed-factor-clock              F                   '           m   w        s   w      omap_96m_d8_fck                      fixed-factor-clock              F                   '           m   x        s   x      omap_96m_d10_fck                         fixed-factor-clock              F                   '   
        m   y        s   y      dpll5_m2_d4_ck                       fixed-factor-clock              t                   '           m   z        s   z      dpll5_m2_d8_ck                       fixed-factor-clock              t                   '           m   {        s   {      dpll5_m2_d16_ck                      fixed-factor-clock              t                   '           m   |        s   |      dpll5_m2_d20_ck                      fixed-factor-clock              t                   '           m   }        s   }      usim_mux_fck                         ti,composite-mux-clock        (         u   v   w   x   y   z   {   |   }                      @                 m           s         usim_fck                         ti,composite-clock              ~         usim_ick                         ti,omap3-interface-clock                O                      	        m           s         dpll5_ck                         ti,omap3-dpll-clock                             $  L  4                          m           s         dpll5_m2_ck                      ti,divider-clock                                      P                 m   t        s   t      sgx_gate_fck                         ti,composite-gate-clock             '                               m           s         core_d3_ck                       fixed-factor-clock              '                   '           m           s         core_d4_ck                       fixed-factor-clock              '                   '           m           s         core_d6_ck                       fixed-factor-clock              '                   '           m           s         omap_192m_alwon_fck                      fixed-factor-clock              #                   '           m           s         core_d2_ck                       fixed-factor-clock              '                   '           m           s         sgx_mux_fck                      ti,composite-mux-clock                        +                       @        m           s         sgx_fck                      ti,composite-clock                       sgx_ick                      ti,wait-gate-clock              ?                               m           s         cpefuse_fck                      ti,gate-clock                          
                    m           s         ts_fck                       ti,gate-clock               A           
                   m           s         usbtll_fck                       ti,wait-gate-clock              t           
                   m           s         usbtll_ick                       ti,omap3-interface-clock                K           
                   m           s         mmchs3_ick                       ti,omap3-interface-clock                K           
                   m           s         mmchs3_fck                       ti,wait-gate-clock                         
                    m           s         dss1_alwon_fck_3430es2                       ti,dss-gate-clock                                                b        m           s         dss_ick_3430es2                      ti,omap3-dss-interface-clock                @                               m           s         usbhost_120m_fck                         ti,gate-clock               t                               m           s         usbhost_48m_fck                      ti,dss-gate-clock               1                                m           s         usbhost_ick                      ti,omap3-dss-interface-clock                @                               m           s            clockdomains       core_l3_clkdm            ti,clockdomain                       dpll3_clkdm          ti,clockdomain                    dpll1_clkdm          ti,clockdomain                    per_clkdm            ti,clockdomain        h                                                                                       emu_clkdm            ti,clockdomain              g      dpll4_clkdm          ti,clockdomain                    wkup_clkdm           ti,clockdomain        $                                    dss_clkdm            ti,clockdomain                                core_l4_clkdm            ti,clockdomain                                                                                                                                cam_clkdm            ti,clockdomain                       iva2_clkdm           ti,clockdomain                    dpll2_clkdm          ti,clockdomain              n      d2d_clkdm            ti,clockdomain                          dpll5_clkdm          ti,clockdomain                    sgx_clkdm            ti,clockdomain                    usbhost_clkdm            ti,clockdomain                                counter@48320000             ti,omap-counter32k           H2               counter_32k       interrupt-controller@48200000            ti,omap3-intc                                  H              m           s         dma-controller@48056000       "   ti,omap3630-sdma ti,omap3430-sdma            H`                                                           `        m           s         gpio@48310000            ti,omap3-gpio            H1                          gpio1                                                            gpio@49050000            ti,omap3-gpio            I                          gpio2                                                     m           s         gpio@49052000            ti,omap3-gpio            I                          gpio3                                                     m           s         gpio@49054000            ti,omap3-gpio            I@                          gpio4                                                   gpio@49056000            ti,omap3-gpio            I`                !         gpio5                                                   gpio@49058000            ti,omap3-gpio            I                "         gpio6                                                     m           s         serial@4806a000          ti,omap3-uart            H                   H              1      2        tx rx            uart1           l       serial@4806c000          ti,omap3-uart            H                  I              3      4        tx rx            uart2           l       serial@49020000          ti,omap3-uart            I                   J              5      6        tx rx            uart3           l         Adefault         O         i2c@48070000             ti,omap3-i2c             H                 8                            tx rx                                      i2c1            Adefault         O               at24@50          at24,24c02          ,               P      twl@48              H                     &            ti,twl4030                                Adefault         O         audio            ti,twl4030-audio       codec            rtc          ti,twl4030-rtc                    bci          ti,twl4030-bci              	           5         watchdog             ti,twl4030-wdt        regulator-vaux1          ti,twl4030-vaux1          regulator-vaux2          ti,twl4030-vaux2          regulator-vaux3          ti,twl4030-vaux3          regulator-vaux4          ti,twl4030-vaux4          regulator-vdd1           ti,twl4030-vdd1          	'                  m           s         regulator-vdac           ti,twl4030-vdac          w@         w@        m          s        regulator-vio            ti,twl4030-vio        regulator-vintana1           ti,twl4030-vintana1       regulator-vintana2           ti,twl4030-vintana2       regulator-vintdig            ti,twl4030-vintdig        regulator-vmmc1          ti,twl4030-vmmc1             :         0        m           s         regulator-vmmc2          ti,twl4030-vmmc2             :         0      regulator-vusb1v5            ti,twl4030-vusb1v5          m           s         regulator-vusb1v8            ti,twl4030-vusb1v8          m           s         regulator-vusb3v1            ti,twl4030-vusb3v1          m           s         regulator-vpll1          ti,twl4030-vpll1          regulator-vpll2          ti,twl4030-vpll2             w@         w@      regulator-vsim           ti,twl4030-vsim          w@         -      gpio             ti,twl4030-gpio                                                    C        O           m           s         twl4030-usb          ti,twl4030-usb              
           Z           h           v                                  m           s         pwm          ti,twl4030-pwm                   pwmled           ti,twl4030-pwmled                    pwrbutton            ti,twl4030-pwrbutton                      keypad           ti,twl4030-keypad                                           $      0  i g  l j .        madc             ti,twl4030-madc                                    i2c@48072000             ti,omap3-i2c             H                 9                            tx rx                                      i2c2          i2c@48060000             ti,omap3-i2c             H                 =                            tx rx                                      i2c3                     Adefault         O      at24@50          at24,24c02          ,               P         mailbox@48094000             ti,omap3-mailbox             mailbox          H	@                                                    dsp                                                  spi@48098000             ti,omap2-mcspi           H	                A                                   mcspi1          +         @        #      $      %      &      '      (      )      *         tx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3         Adefault         O      ads7846@0           Adefault         O            ti,ads7846          9                        D `         &                           V                  c            l          u            ~                                            
                               spi@4809a000             ti,omap2-mcspi           H	                B                                   mcspi2          +                  +      ,      -      .        tx0 rx0 tx1 rx1       spi@480b8000             ti,omap2-mcspi           H                [                                   mcspi3          +                                            tx0 rx0 tx1 rx1       spi@480ba000             ti,omap2-mcspi           H                0                                   mcspi4          +                 F      G        tx0 rx0       1w@480b2000          ti,omap3-1w          H                 :         hdq1w         mmc@4809c000             ti,omap3-hsmmc           H	                S         mmc1                           =      >        tx rx                      Adefault         O                                                  mmc@480b4000             ti,omap3-hsmmc           H@                V         mmc2                  /      0        tx rx           Adefault         O                                           +      mmc@480ad000             ti,omap3-hsmmc           H
                ^         mmc3                  M      N        tx rx         	  >disabled          mmu@480bd400            E             ti,omap2-iommu           H                         mmu_isp         R           m          s        mmu@5d000000            E             ti,omap2-iommu           ]                           mmu_iva       	  >disabled          wdt@48314000             ti,omap3-wdt             H1@          
   wd_timer2         mcbsp@48074000           ti,omap3-mcbsp           H@            bmpu                ;   <        lcommon tx rx            |            mcbsp1                               tx rx         	  >disabled          mcbsp@49022000           ti,omap3-mcbsp           I     I            bmpu sidetone                   >   ?           lcommon tx rx sidetone           |            mcbsp2 mcbsp2_sidetone                !      "        tx rx           >ok          Adefault         O           m          s        mcbsp@49024000           ti,omap3-mcbsp           I@    I            bmpu sidetone                   Y   Z           lcommon tx rx sidetone           |            mcbsp3 mcbsp3_sidetone                              tx rx         	  >disabled          mcbsp@49026000           ti,omap3-mcbsp           I`            bmpu                6   7        lcommon tx rx            |            mcbsp4                              tx rx         	  >disabled          mcbsp@48096000           ti,omap3-mcbsp           H	`            bmpu                Q   R        lcommon tx rx            |            mcbsp5                              tx rx         	  >disabled          sham@480c3000            ti,omap3-sham            sham             H0    d            1              E        rx        smartreflex@480cb000             ti,omap3-smartreflex-core            smartreflex_core             H                      smartreflex@480c9000             ti,omap3-smartreflex-iva             smartreflex_mpu_iva          H                      timer@48318000           ti,omap3430-timer            H1                %         timer1                 timer@49032000           ti,omap3430-timer            I                 &         timer2        timer@49034000           ti,omap3430-timer            I@                '         timer3        timer@49036000           ti,omap3430-timer            I`                (         timer4        timer@49038000           ti,omap3430-timer            I                )         timer5                 timer@4903a000           ti,omap3430-timer            I                *         timer6                 timer@4903c000           ti,omap3430-timer            I                +         timer7                 timer@4903e000           ti,omap3430-timer            I                ,         timer8                          timer@49040000           ti,omap3430-timer            I                 -         timer9                 timer@48086000           ti,omap3430-timer            H`                .         timer10                timer@48088000           ti,omap3430-timer            H                /         timer11                timer@48304000           ti,omap3430-timer            H0@                _         timer12                         usbhstll@48062000            ti,usbhs-tll             H                 N         usb_tll_hs        usbhshost@48064000           ti,usbhs-host            H@             usb_host_hs                                          	  ehci-phy          	  ehci-phy       ohci@48064400            ti,ohci-omap3            HD             &               L      ehci@48064800            ti,ehci-omap             HH             &               M                       gpmc@6e000000            ti,omap3430-gpmc             gpmc             n                                                                      0          ,             -                        nand@0,0                                                      sw          .            <   x        N   x        `            o   x           x                      Z                      Z                      H           <           x        #   x        4           F   Z                            partition@0         ^xloader                       partition@0x80000           ^uboot                        partition@0x260000          ^uboot environment             &           partition@0x2a0000          ^linux             *   @        partition@0x6a0000          ^rootfs            j             ethernet@gpmc            smsc,lan9221 smsc,lan9115           d                      o                      .           <           N           `            o              (           -                      -                              #              x                      K           K                                F            4                                                      Adefault         O            &                                           ethernet@4,0             smsc,lan9221 smsc,lan9115           Adefault         O            &                                             d                      o                      .           <           N           `            o              (           -                      -                              #              x                      K           K                                F            4                                                       usb_otg_hs@480ab000          ti,omap3-musb            H
                \   ]        lmc dma           usb_otg_hs          *           5           =           Adefault         O           F            U                    	  ]usb2-phy                       g   2      dss@48050000             ti,omap3-dss             H             >ok        	   dss_core                         fck                                            Adefault         O       dispc@48050400           ti,omap3-dispc           H                      
   dss_dispc                        fck       encoder@4804fc00             ti,omap3-dsi             H    H    @H             bproto phy pll                     	  >disabled          	   dss_dsi1                            fck sys_clk       encoder@48050800             ti,omap3-rfbi            H          	  >disabled          	   dss_rfbi                            fck ick       encoder@48050c00             ti,omap3-venc            H            >ok        	   dss_venc                         fck         m     port       endpoint            y                     m          s              port       endpoint            y                     m          s              ssi-controller@48058000          ti,omap3-ssi             ssi         >ok           H    H            bsys gdd             G        lgdd_mpu                                                r              ssi_ssr_fck ssi_sst_fck ssi_ick    ssi-port@4805a000            ti,omap3-ssi-port            H    H            btx rx            &               C   D      ssi-port@4805b000            ti,omap3-ssi-port            H    H            btx rx            &               E   F         pinmux@480025d8           ti,omap3-padconf pinctrl-single          H %   $                                                                   $        isp@480bc000             ti,omap3-isp             H   H   |                              {                                ports                                         leds          
   gpio-leds           Adefault         O  	   ledb            ^cm-t3x:green                            
  heartbeat            hsusb1_power_reg             regulator-fixed         hsusb1_vbus          2Z         2Z         p        m  
        s  
      hsusb2_power_reg             regulator-fixed         hsusb2_vbus          2Z         2Z         p        m          s        hsusb1_phy           usb-nop-xceiv           9  
                         m           s         hsusb2_phy           usb-nop-xceiv           9                           m           s         ads7846-reg          regulator-fixed         ads7846-reg          2Z         2Z        m           s         connector@1          svideo-connector            ^tv     port       endpoint            y          m          s              sound            ti,omap-twl4030         cm-t35                  regulator-vddvario           regulator-fixed       	  vddvario                     m           s         regulator-vdd33a             regulator-fixed         vdd33a                   m           s         regulator-mmc2-sdio-reset            regulator-fixed         regulator-mmc2-sdio-reset            2Z         2Z        ^                   	        m           s         encoder@0         
   ti,tfp410           	                 Adefault         O     ports                                port@0                  endpoint@0          y          m          s           port@1                 endpoint@0          y          m          s                 connector@0          dvi-connector           ^dvi    port       endpoint            y          m          s              audio_amp            regulator-fixed       
  audio_amp           Adefault         O          ^                  	/                  	#address-cells #size-cells compatible interrupt-parent model i2c0 i2c1 i2c2 serial0 serial1 serial2 display0 display1 device_type reg clocks clock-names clock-latency operating-points cpu0-supply interrupts ti,hwmods ranges #interrupt-cells interrupt-controller pinctrl-single,register-width pinctrl-single,function-mask pinctrl-names pinctrl-0 pinctrl-single,pins linux,phandle syscon regulator-name regulator-min-microvolt regulator-max-microvolt #clock-cells ti,bit-shift dmas dma-names clock-frequency ti,max-div ti,index-starts-at-one clock-mult clock-div ti,set-bit-to-disable ti,clock-mult ti,clock-div ti,set-rate-parent ti,index-power-of-two ti,low-power-stop ti,lock ti,low-power-bypass ti,dividers #dma-cells dma-channels dma-requests ti,gpio-always-on gpio-controller #gpio-cells interrupts-extended pagesize bci3v1-supply ti,use-leds ti,pullups usb1v5-supply usb1v8-supply usb3v1-supply usb_mode #phy-cells #pwm-cells keypad,num-rows keypad,num-columns linux,keymap #io-channel-cells #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx ti,spi-num-cs vcc-supply spi-max-frequency pendown-gpio ti,x-min ti,x-max ti,y-min ti,y-max ti,x-plate-ohms ti,pressure-max ti,debounce-max ti,debounce-tol ti,debounce-rep linux,wakeup ti,dual-volt pbias-supply bus-width vmmc-supply cd-gpios non-removable cap-power-off-card status #iommu-cells ti,#tlb-entries reg-names interrupt-names ti,buffer-size ti,timer-alwon ti,timer-dsp ti,timer-pwm ti,timer-secure port1-mode port2-mode phys gpmc,num-cs gpmc,num-waitpins nand-bus-width gpmc,device-width ti,nand-ecc-opt gpmc,cs-on-ns gpmc,cs-rd-off-ns gpmc,cs-wr-off-ns gpmc,adv-on-ns gpmc,adv-rd-off-ns gpmc,adv-wr-off-ns gpmc,we-on-ns gpmc,we-off-ns gpmc,oe-on-ns gpmc,oe-off-ns gpmc,page-burst-access-ns gpmc,access-ns gpmc,cycle2cycle-delay-ns gpmc,rd-cycle-ns gpmc,wr-cycle-ns gpmc,wr-access-ns gpmc,wr-data-mux-bus-ns label bank-width gpmc,cycle2cycle-samecsen gpmc,cycle2cycle-diffcsen gpmc,bus-turnaround-ns gpmc,wait-monitoring-ns gpmc,clk-activation-ns vddvario-supply vdd33a-supply reg-io-width smsc,save-mac-address multipoint num-eps ram-bits interface-type usb-phy phy-names power vdda-supply remote-endpoint ti,channels data-lines iommus ti,phy-type linux,default-trigger startup-delay-us reset-gpios ti,model ti,mcbsp regulator-always-on enable-active-high powerdown-gpios enable-active-low 