Ðþí  ×B   8  Íd   (            	Þ  Í,                                                      H   gumstix,omap4-duovero-parlor gumstix,omap4-duovero ti,omap4430 ti,omap4          &         #   7OMAP4430 Gumstix Duovero on Parlor     chosen        aliases          =/ocp/i2c@48070000            B/ocp/i2c@48072000            G/ocp/i2c@48060000            L/ocp/i2c@48350000            Q/ocp/serial@4806a000             Y/ocp/serial@4806c000             a/ocp/serial@48020000             i/ocp/serial@4806e000             q/connector@0          memory           zmemory           †€   @         cpus                                 cpu@0            arm,cortex-a9            zcpu          Š            †             ›            ¢cpu          ® “à          ¼ “à £è 	'À O€ 5  è a€ û         Í             ß            ñ               £           £      cpu@1            arm,cortex-a9            zcpu          Š            †            interrupt-controller@48241000            arm,cortex-a9-gic                    #            †H$    H$             &                                l2-cache-controller@48242000             arm,pl310-cache          †H$              4        B                                local-timer@48240600             arm,cortex-a9-twd-timer          ›            †H$             N                 &         interrupt-controller@48281000            ti,omap4-wugen-mpu                   #            †H(             &                                soc          ti,omap-infra      mpu          ti,omap4-mpu            Ympu         c         dsp          ti,omap3-c64            Ydsp       iva       	   ti,ivahd            Yiva          ocp          ti,omap4-l3-noc simple-bus                                    h        Yl3_main_1 l3_main_2 l3_main_3            †D      D€      E              N       	          
      l4@4a000000          ti,omap4-l4-cfg simple-bus                                   h    J         cm1@4000             ti,omap4-cm1             †  @        clocks                               extalt_clkin_ck         o             fixed-clock         |„DÀ            :           :      pad_clks_src_ck         o             fixed-clock         | ·                              pad_clks_ck         o             ti,gate-clock            ›           Œ            †              &           &      pad_slimbus_core_clks_ck            o             fixed-clock         | ·             F           F      secure_32k_clk_src_ck           o             fixed-clock         |  €       slimbus_src_clk         o             fixed-clock         | ·                              slimbus_clk         o             ti,gate-clock            ›           Œ   
         †              '           '      sys_32k_ck          o             fixed-clock         |  €             ,           ,      virt_12000000_ck            o             fixed-clock         | ·             V           V      virt_13000000_ck            o             fixed-clock         | Æ]@            W           W      virt_16800000_ck            o             fixed-clock         | Y             X           X      virt_19200000_ck            o             fixed-clock         |$ø             Y           Y      virt_26000000_ck            o             fixed-clock         |Œº€            Z           Z      virt_27000000_ck            o             fixed-clock         |›üÀ            [           [      virt_38400000_ck            o             fixed-clock         |Ið             \           \      tie_low_clock_ck            o             fixed-clock         |                `           `      utmi_phy_clkout_ck          o             fixed-clock         |“‡             M           M      xclk60mhsp1_ck          o             fixed-clock         |“‡             I           I      xclk60mhsp2_ck          o             fixed-clock         |“‡             K           K      xclk60motg_ck           o             fixed-clock         |“‡             N           N      dpll_abe_ck         o             ti,omap4-dpll-m4xen-clock            ›   	   
         †  à  ä  ì  è                             dpll_abe_x2_ck          o             ti,omap4-dpll-x2-clock           ›            †  ð                             dpll_abe_m2x2_ck            o             ti,divider-clock             ›           ™           ¤            †  ð         ¶         Í                             abe_24m_fclk            o             fixed-factor-clock           ›           ä           ï               "           "      abe_clk         o             ti,divider-clock             ›           ™            †           ù                             aess_fclk           o             ti,divider-clock             ›           Œ           ™            †  (                               dpll_abe_m3x2_ck            o             ti,divider-clock             ›           ™           ¤            †  ô         ¶         Í                             core_hsd_byp_clk_mux_ck         o             ti,mux-clock             ›              Œ            †  ,                             dpll_core_ck            o             ti,omap4-dpll-core-clock             ›               †     $  ,  (                             dpll_core_x2_ck         o             ti,omap4-dpll-x2-clock           ›                                dpll_core_m6x2_ck           o             ti,divider-clock             ›           ™           ¤            †  @         ¶         Í            _           _      dpll_core_m2_ck         o             ti,divider-clock             ›           ™           ¤            †  0         ¶         Í                             ddrphy_ck           o             fixed-factor-clock           ›           ä           ï         dpll_core_m5x2_ck           o             ti,divider-clock             ›           ™           ¤            †  <         ¶         Í                             div_core_ck         o             ti,divider-clock             ›            †           ™                                div_iva_hs_clk          o             ti,divider-clock             ›           ™            †  Ü         ù                             div_mpu_hs_clk          o             ti,divider-clock             ›           ™            †  œ         ù                             dpll_core_m4x2_ck           o             ti,divider-clock             ›           ™           ¤            †  8         ¶         Í                             dll_clk_div_ck          o             fixed-factor-clock           ›           ä           ï         dpll_abe_m2_ck          o             ti,divider-clock             ›           ™            †  ð         ¶            !           !      dpll_core_m3x2_gate_ck          o              ti,composite-no-wait-gate-clock          ›           Œ            †  4                             dpll_core_m3x2_div_ck           o             ti,composite-divider-clock           ›           ™            †  4         ¶                             dpll_core_m3x2_ck           o             ti,composite-clock           ›                  e           e      dpll_core_m7x2_ck           o             ti,divider-clock             ›           ™           ¤            †  D         ¶         Í            =           =      iva_hsd_byp_clk_mux_ck          o             ti,mux-clock             ›              Œ            †  ¬                             dpll_iva_ck         o             ti,omap4-dpll-clock          ›               †     ¤  ¬  ¨                             dpll_iva_x2_ck          o             ti,omap4-dpll-x2-clock           ›                                dpll_iva_m4x2_ck            o             ti,divider-clock             ›           ™           ¤            †  ¸         ¶         Í      dpll_iva_m5x2_ck            o             ti,divider-clock             ›           ™           ¤            †  ¼         ¶         Í      dpll_mpu_ck         o             ti,omap4-dpll-clock          ›               †  `  d  l  h                             dpll_mpu_m2_ck          o             ti,divider-clock             ›           ™           ¤            †  p         ¶         Í      per_hs_clk_div_ck           o             fixed-factor-clock           ›           ä           ï               -           -      usb_hs_clk_div_ck           o             fixed-factor-clock           ›           ä           ï               3           3      l3_div_ck           o             ti,divider-clock             ›           Œ           ™            †                                l4_div_ck           o             ti,divider-clock             ›           Œ           ™            †               P           P      lp_clk_div_ck           o             fixed-factor-clock           ›           ä           ï               ]           ]      mpu_periphclk           o             fixed-factor-clock           ›           ä           ï                                ocp_abe_iclk            o             ti,divider-clock             ›            Œ            †  (                    per_abe_24m_fclk            o             fixed-factor-clock           ›   !        ä           ï               D           D      dmic_sync_mux_ck            o             ti,mux-clock             ›   "   #   $        Œ            †  8            %           %      func_dmic_abe_gfclk         o             ti,mux-clock             ›   %   &   '        Œ            †  8      mcasp_sync_mux_ck           o             ti,mux-clock             ›   "   #   $        Œ            †  @            (           (      func_mcasp_abe_gfclk            o             ti,mux-clock             ›   (   &   '        Œ            †  @      mcbsp1_sync_mux_ck          o             ti,mux-clock             ›   "   #   $        Œ            †  H            )           )      func_mcbsp1_gfclk           o             ti,mux-clock             ›   )   &   '        Œ            †  H      mcbsp2_sync_mux_ck          o             ti,mux-clock             ›   "   #   $        Œ            †  P            *           *      func_mcbsp2_gfclk           o             ti,mux-clock             ›   *   &   '        Œ            †  P      mcbsp3_sync_mux_ck          o             ti,mux-clock             ›   "   #   $        Œ            †  X            +           +      func_mcbsp3_gfclk           o             ti,mux-clock             ›   +   &   '        Œ            †  X      slimbus1_fclk_1         o             ti,gate-clock            ›   $        Œ   	         †  `      slimbus1_fclk_0         o             ti,gate-clock            ›   "        Œ            †  `      slimbus1_fclk_2         o             ti,gate-clock            ›   &        Œ   
         †  `      slimbus1_slimbus_clk            o             ti,gate-clock            ›   '        Œ            †  `      timer5_sync_mux         o             ti,mux-clock             ›   #   ,        Œ            †  h      timer6_sync_mux         o             ti,mux-clock             ›   #   ,        Œ            †  p      timer7_sync_mux         o             ti,mux-clock             ›   #   ,        Œ            †  x      timer8_sync_mux         o             ti,mux-clock             ›   #   ,        Œ            †  €      dummy_ck            o             fixed-clock         |             clockdomains             cm2@8000             ti,omap4-cm2             †  €   0    clocks                               per_hsd_byp_clk_mux_ck          o             ti,mux-clock             ›      -        Œ            †  L            .           .      dpll_per_ck         o             ti,omap4-dpll-clock          ›      .         †  @  D  L  H            /           /      dpll_per_m2_ck          o             ti,divider-clock             ›   /        ™            †  P         ¶            7           7      dpll_per_x2_ck          o             ti,omap4-dpll-x2-clock           ›   /         †  P            0           0      dpll_per_m2x2_ck            o             ti,divider-clock             ›   0        ™           ¤            †  P         ¶         Í            6           6      dpll_per_m3x2_gate_ck           o              ti,composite-no-wait-gate-clock          ›   0        Œ            †  T            1           1      dpll_per_m3x2_div_ck            o             ti,composite-divider-clock           ›   0        ™            †  T         ¶            2           2      dpll_per_m3x2_ck            o             ti,composite-clock           ›   1   2            f           f      dpll_per_m4x2_ck            o             ti,divider-clock             ›   0        ™           ¤            †  X         ¶         Í            8           8      dpll_per_m5x2_ck            o             ti,divider-clock             ›   0        ™           ¤            †  \         ¶         Í            ;           ;      dpll_per_m6x2_ck            o             ti,divider-clock             ›   0        ™           ¤            †  `         ¶         Í            5           5      dpll_per_m7x2_ck            o             ti,divider-clock             ›   0        ™           ¤            †  d         ¶         Í            >           >      dpll_usb_ck         o             ti,omap4-dpll-j-type-clock           ›      3         †  €  „  Œ  ˆ            4           4      dpll_usb_clkdcoldo_ck           o             ti,fixed-factor-clock            ›   4                   ¤            †  ´        (            Í      dpll_usb_m2_ck          o             ti,divider-clock             ›   4        ™           ¤            †           ¶         Í            9           9      ducati_clk_mux_ck           o             ti,mux-clock             ›      5         †         func_12m_fclk           o             fixed-factor-clock           ›   6        ä           ï         func_24m_clk            o             fixed-factor-clock           ›   7        ä           ï               $           $      func_24mc_fclk          o             fixed-factor-clock           ›   6        ä           ï               E           E      func_48m_fclk           o             ti,divider-clock             ›   6         †                            C           C      func_48mc_fclk          o             fixed-factor-clock           ›   6        ä           ï               <           <      func_64m_fclk           o             ti,divider-clock             ›   8         †                            B           B      func_96m_fclk           o             ti,divider-clock             ›   6         †                            ?           ?      init_60m_fclk           o             ti,divider-clock             ›   9         †                            H           H      per_abe_nc_fclk         o             ti,divider-clock             ›   !         †          ™               @           @      aes1_fck            o             ti,gate-clock            ›           Œ            †         aes2_fck            o             ti,gate-clock            ›           Œ            †  ¨      dss_sys_clk         o             ti,gate-clock            ›   #        Œ   
         †               œ           œ      dss_tv_clk          o             ti,gate-clock            ›   :        Œ            †               ›           ›      dss_dss_clk         o             ti,gate-clock            ›   ;        Œ            †            6            š           š      dss_48mhz_clk           o             ti,gate-clock            ›   <        Œ   	         †                                fdif_fck            o             ti,divider-clock             ›   8        Œ           ™            †  (         ù      gpio2_dbclk         o             ti,gate-clock            ›   ,        Œ            †  `      gpio3_dbclk         o             ti,gate-clock            ›   ,        Œ            †  h      gpio4_dbclk         o             ti,gate-clock            ›   ,        Œ            †  p      gpio5_dbclk         o             ti,gate-clock            ›   ,        Œ            †  x      gpio6_dbclk         o             ti,gate-clock            ›   ,        Œ            †  €      sgx_clk_mux         o             ti,mux-clock             ›   =   >        Œ            †         hsi_fck         o             ti,divider-clock             ›   6        Œ           ™            †  8         ù      iss_ctrlclk         o             ti,gate-clock            ›   ?        Œ            †         mcbsp4_sync_mux_ck          o             ti,mux-clock             ›   ?   @        Œ            †  à            A           A      per_mcbsp4_gfclk            o             ti,mux-clock             ›   A   &        Œ            †  à      hsmmc1_fclk         o             ti,mux-clock             ›   B   ?        Œ            †  (      hsmmc2_fclk         o             ti,mux-clock             ›   B   ?        Œ            †  0      ocp2scp_usb_phy_phy_48m         o             ti,gate-clock            ›   C        Œ            †  à      sha2md5_fck         o             ti,gate-clock            ›           Œ            †  È      slimbus2_fclk_1         o             ti,gate-clock            ›   D        Œ   	         †  8      slimbus2_fclk_0         o             ti,gate-clock            ›   E        Œ            †  8      slimbus2_slimbus_clk            o             ti,gate-clock            ›   F        Œ   
         †  8      smartreflex_core_fck            o             ti,gate-clock            ›   G        Œ            †  8      smartreflex_iva_fck         o             ti,gate-clock            ›   G        Œ            †  0      smartreflex_mpu_fck         o             ti,gate-clock            ›   G        Œ            †  (      cm2_dm10_mux            o             ti,mux-clock             ›      ,        Œ            †  (      cm2_dm11_mux            o             ti,mux-clock             ›      ,        Œ            †  0      cm2_dm2_mux         o             ti,mux-clock             ›      ,        Œ            †  8      cm2_dm3_mux         o             ti,mux-clock             ›      ,        Œ            †  @      cm2_dm4_mux         o             ti,mux-clock             ›      ,        Œ            †  H      cm2_dm9_mux         o             ti,mux-clock             ›      ,        Œ            †  P      usb_host_fs_fck         o             ti,gate-clock            ›   <        Œ            †  Ð            Q           Q      utmi_p1_gfclk           o             ti,mux-clock             ›   H   I        Œ            †  X            J           J      usb_host_hs_utmi_p1_clk         o             ti,gate-clock            ›   J        Œ            †  X      utmi_p2_gfclk           o             ti,mux-clock             ›   H   K        Œ            †  X            L           L      usb_host_hs_utmi_p2_clk         o             ti,gate-clock            ›   L        Œ   	         †  X      usb_host_hs_utmi_p3_clk         o             ti,gate-clock            ›   H        Œ   
         †  X      usb_host_hs_hsic480m_p1_clk         o             ti,gate-clock            ›   9        Œ            †  X      usb_host_hs_hsic60m_p1_clk          o             ti,gate-clock            ›   H        Œ            †  X      usb_host_hs_hsic60m_p2_clk          o             ti,gate-clock            ›   H        Œ            †  X      usb_host_hs_hsic480m_p2_clk         o             ti,gate-clock            ›   9        Œ            †  X      usb_host_hs_func48mclk          o             ti,gate-clock            ›   <        Œ            †  X      usb_host_hs_fck         o             ti,gate-clock            ›   H        Œ            †  X      otg_60m_gfclk           o             ti,mux-clock             ›   M   N        Œ            †  `            O           O      usb_otg_hs_xclk         o             ti,gate-clock            ›   O        Œ            †  `      usb_otg_hs_ick          o             ti,gate-clock            ›           Œ             †  `      usb_phy_cm_clk32k           o             ti,gate-clock            ›   ,        Œ            †  @            –           –      usb_tll_hs_usb_ch2_clk          o             ti,gate-clock            ›   H        Œ   
         †  h      usb_tll_hs_usb_ch0_clk          o             ti,gate-clock            ›   H        Œ            †  h      usb_tll_hs_usb_ch1_clk          o             ti,gate-clock            ›   H        Œ   	         †  h      usb_tll_hs_ick          o             ti,gate-clock            ›   P        Œ             †  h         clockdomains       l3_init_clkdm            ti,clockdomain           ›   4   Q            scm@2000             ti,omap4-scm-core simple-bus             †                                        h              scm_conf@0           syscon           †                                         scm@100000        %   ti,omap4-scm-padconf-core simple-bus                                     h             pinmux@40             ti,omap4-padconf pinctrl-single          †   @  –                                  #                    I           g  ÿ        „default         ’   R   S   T            ‚           ‚   pinmux_twl6040_pins         œ  &     `         pinmux_mcpdm_pins         (  œ   Æ     È     Ê     Ì     Î              “           “      pinmux_mcbsp1_pins           œ   ¾      À     Â      Ä               ”           ”      pinmux_hsusbb1_pins       `  œ   ‚     „      †     ˆ     Š     Œ     Ž          ’     ”     –     ˜        pinmux_hsusb1phy_pins           œ   L               ¦           ¦      pinmux_w2cbw0015_pins           œ   &      :              §           §      pinmux_i2c1_pins            œ   â     ä              ƒ           ƒ      pinmux_i2c4_pins            œ   î     ð              Œ           Œ      pinmux_mmc1_pins          0  œ   ¢     ¤     ¦     ¨     ª     ¬                               pinmux_mmc5_pins          0  œ      
                              ‘           ‘      pinmux_twl6030_pins         œ  ^  A            „           „      pinmux_led_pins         œ   Ö               R           R      pinmux_button_pins          œ   Ô              S           S      pinmux_i2c2_pins            œ   æ     è              Š           Š      pinmux_i2c3_pins            œ   ê     ì              ‹           ‹      pinmux_smsc_pins            œ   (     *     0              T           T      pinmux_dss_hdmi_pins             œ   X     Z     \     ^              Ÿ           Ÿ         omap4_padconf_global@5a0             syscon simple-bus            †     p                                 h         p            U           U   pbias_regulator          ti,pbias-omap4 ti,pbias-omap             †   `           °   U   pbias_mmc_omap4         ·pbias_mmc_omap4         Æ w@        Þ -ÆÀ            Ž           Ž               l4@300000            ti,omap4-l4-wkup simple-bus                                  h     0        counter@4000             ti,omap-counter32k           †  @             Ycounter_32k       prm@6000             ti,omap4-prm             †  `   0         N             clocks                               sys_clkin_ck            o             ti,mux-clock             ›   V   W   X   Y   Z   [   \         †           ¶                             abe_dpll_bypass_clk_mux_ck          o             ti,mux-clock             ›      ,        Œ            †              
           
      abe_dpll_refclk_mux_ck          o             ti,mux-clock             ›      ,         †              	           	      dbgclk_mux_ck           o             fixed-factor-clock           ›           ä           ï         l4_wkup_clk_mux_ck          o             ti,mux-clock             ›      ]         †              G           G      syc_clk_div_ck          o             ti,divider-clock             ›            †           ™               #           #      gpio1_dbclk         o             ti,gate-clock            ›   ,        Œ            †  8      dmt1_clk_mux            o             ti,mux-clock             ›      ,        Œ            †  @      usim_ck         o             ti,divider-clock             ›   8        Œ            †  X                          ^           ^      usim_fclk           o             ti,gate-clock            ›   ^        Œ            †  X      pmd_stm_clock_mux_ck            o             ti,mux-clock             ›      _   `        Œ            †               a           a      pmd_trace_clk_mux_ck            o             ti,mux-clock             ›      _   `        Œ            †               b           b      stm_clk_div_ck          o             ti,divider-clock             ›   a        Œ           ™   @         †            ù      trace_clk_div_div_ck            o             ti,divider-clock             ›   b        Œ            †                                        c           c      trace_clk_div_ck            o             ti,clkdm-gate-clock          ›   c            d           d      bandgap_fclk            o             ti,gate-clock            ›   ,        Œ            †  ˆ         clockdomains       emu_sys_clkdm            ti,clockdomain           ›   d            scrm@a000            ti,omap4-scrm            †           clocks                               auxclk0_src_gate_ck         o              ti,composite-no-wait-gate-clock          ›   e        Œ            †              g           g      auxclk0_src_mux_ck          o             ti,composite-mux-clock           ›      e   f        Œ            †              h           h      auxclk0_src_ck          o             ti,composite-clock           ›   g   h            i           i      auxclk0_ck          o             ti,divider-clock             ›   i        Œ           ™            †              y           y      auxclk1_src_gate_ck         o              ti,composite-no-wait-gate-clock          ›   e        Œ            †              j           j      auxclk1_src_mux_ck          o             ti,composite-mux-clock           ›      e   f        Œ            †              k           k      auxclk1_src_ck          o             ti,composite-clock           ›   j   k            l           l      auxclk1_ck          o             ti,divider-clock             ›   l        Œ           ™            †              z           z      auxclk2_src_gate_ck         o              ti,composite-no-wait-gate-clock          ›   e        Œ            †              m           m      auxclk2_src_mux_ck          o             ti,composite-mux-clock           ›      e   f        Œ            †              n           n      auxclk2_src_ck          o             ti,composite-clock           ›   m   n            o           o      auxclk2_ck          o             ti,divider-clock             ›   o        Œ           ™            †              {           {      auxclk3_src_gate_ck         o              ti,composite-no-wait-gate-clock          ›   e        Œ            †              p           p      auxclk3_src_mux_ck          o             ti,composite-mux-clock           ›      e   f        Œ            †              q           q      auxclk3_src_ck          o             ti,composite-clock           ›   p   q            r           r      auxclk3_ck          o             ti,divider-clock             ›   r        Œ           ™            †              |           |      auxclk4_src_gate_ck         o              ti,composite-no-wait-gate-clock          ›   e        Œ            †               s           s      auxclk4_src_mux_ck          o             ti,composite-mux-clock           ›      e   f        Œ            †               t           t      auxclk4_src_ck          o             ti,composite-clock           ›   s   t            u           u      auxclk4_ck          o             ti,divider-clock             ›   u        Œ           ™            †               }           }      auxclk5_src_gate_ck         o              ti,composite-no-wait-gate-clock          ›   e        Œ            †  $            v           v      auxclk5_src_mux_ck          o             ti,composite-mux-clock           ›      e   f        Œ            †  $            w           w      auxclk5_src_ck          o             ti,composite-clock           ›   v   w            x           x      auxclk5_ck          o             ti,divider-clock             ›   x        Œ           ™            †  $            ~           ~      auxclkreq0_ck           o             ti,mux-clock             ›   y   z   {   |   }   ~        Œ            †        auxclkreq1_ck           o             ti,mux-clock             ›   y   z   {   |   }   ~        Œ            †        auxclkreq2_ck           o             ti,mux-clock             ›   y   z   {   |   }   ~        Œ            †        auxclkreq3_ck           o             ti,mux-clock             ›   y   z   {   |   }   ~        Œ            †        auxclkreq4_ck           o             ti,mux-clock             ›   y   z   {   |   }   ~        Œ            †         auxclkreq5_ck           o             ti,mux-clock             ›   y   z   {   |   }   ~        Œ            †  $         clockdomains             pinmux@1e040              ti,omap4-padconf pinctrl-single          † à@   8                                  #                    I           g  ÿ   pinmux_twl6030_wkup_pins            œ                  …           …               ocmcram@40304000          
   mmio-sram            †@0@                                  dma-controller@4a056000          ti,omap4430-sdma             †J`          0  N                                                ö                                                       gpio@4a310000            ti,omap4-gpio            †J1             N                  Ygpio1                     -        =                    #         gpio@48055000            ti,omap4-gpio            †HP            N                  Ygpio2            -        =                    #                                gpio@48057000            ti,omap4-gpio            †Hp            N                  Ygpio3            -        =                    #         gpio@48059000            ti,omap4-gpio            †H            N                   Ygpio4            -        =                    #               ¨           ¨      gpio@4805b000            ti,omap4-gpio            †H°            N       !           Ygpio5            -        =                    #         gpio@4805d000            ti,omap4-gpio            †HÐ            N       "           Ygpio6            -        =                    #               ‡           ‡      gpmc@50000000            ti,omap4430-gpmc             †P                                       N                  I           U           Ygpmc             g         ›            ¢fck         h       ,         ethernet@gpmc            smsc,lan9221 smsc,lan9115           z           …           —           ±           Ë   
        Ù   2        ë   2        ý               
           
        2           @   2        O           ]   2        l   2        }   2        Ž   2                    ·   #        Î   #        è                           #        /   2        A           Q   €        _            l         †          ÿ         &           N              ‚mii         ‹                     ¬        ¼  N          serial@4806a000          ti,omap4-uart            †H             N       H           Yuart1           |Ül       serial@4806c000          ti,omap4-uart            †HÀ            N       I           Yuart2           |Ül       serial@48020000          ti,omap4-uart            †H             N       J           Yuart3           |Ül         Í          J      ‚        serial@4806e000          ti,omap4-uart            †Hà            N       F           Yuart4           |Ül       spinlock@4a0f6000            ti,omap4-hwspinlock          †J`          	  Yspinlock            á         i2c@48070000             ti,omap4-i2c             †H             N       8                                     Yi2c1            „default         ’   ƒ        | €   twl@48           †   H        N                   ti,twl6030                   #           „default         ’   „   …   rtc          ti,twl4030-rtc          N         regulator-vaux1          ti,twl6030-vaux1            Æ B@        Þ -ÆÀ      regulator-vaux2          ti,twl6030-vaux2            Æ O€        Þ *¹€      regulator-vaux3          ti,twl6030-vaux3            Æ B@        Þ -ÆÀ      regulator-vmmc           ti,twl6030-vmmc         Æ O€        Þ -ÆÀ                             regulator-vpp            ti,twl6030-vpp          Æ w@        Þ &%       regulator-vusim          ti,twl6030-vusim            Æ O€        Þ ,@       regulator-vdac           ti,twl6030-vdac             ž           ž      regulator-vana           ti,twl6030-vana       regulator-vcxio          ti,twl6030-vcxio             ï      regulator-vusb           ti,twl6030-vusb             †           †      regulator-v1v8           ti,twl6030-v1v8          ï            ˆ           ˆ      regulator-v2v1           ti,twl6030-v2v1          ï            ‰           ‰      usb-comparator           ti,twl6030-usb          N      
           †      pwm          ti,twl6030-pwm                   pwmled           ti,twl6030-pwmled                       twl@4b           ti,twl6040           †   K        N       w              ‡                *   ˆ        5   ‰         A            ¥           ¥         i2c@48072000             ti,omap4-i2c             †H             N       9                                     Yi2c2            „default         ’   Š        | €      i2c@48060000             ti,omap4-i2c             †H             N       =                                     Yi2c3            „default         ’   ‹        | †    eeprom@51            atmel,24c01          †   Q        T            i2c@48350000             ti,omap4-i2c             †H5             N       >                                     Yi2c4            „default         ’   Œ        | €      spi@48098000             ti,omap4-mcspi           †H	€            N       A                                     Ymcspi1          ]         @  k      #      $      %      &      '      (      )      *         ptx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3       spi@4809a000             ti,omap4-mcspi           †H	             N       B                                     Ymcspi2          ]            k      +      ,      -      .        ptx0 rx0 tx1 rx1       spi@480b8000             ti,omap4-mcspi           †H€            N       [                                     Ymcspi3          ]           k                    ptx0 rx0       spi@480ba000             ti,omap4-mcspi           †H             N       0                                     Ymcspi4          ]           k      F      G        ptx0 rx0       mmc@4809c000             ti,omap4-hsmmc           †H	À            N       S           Ymmc1             z         ‡        k      =      >        ptx rx           ž   Ž        „default         ’           «           ·            Ä      mmc@480b4000             ti,omap4-hsmmc           †H@            N       V           Ymmc2             ‡        k      /      0        ptx rx         	  Õdisabled          mmc@480ad000             ti,omap4-hsmmc           †H
Ð            N       ^           Ymmc3             ‡        k      M      N        ptx rx         	  Õdisabled          mmc@480d1000             ti,omap4-hsmmc           †H            N       `           Ymmc4             ‡        k      9      :        ptx rx         	  Õdisabled          mmc@480d5000             ti,omap4-hsmmc           †HP            N       ;           Ymmc5             ‡        k      ;      <        ptx rx           „default         ’   ‘        «   ’        ·            Ä         Ü      mmu@4a066000             ti,omap4-iommu           †J`            N                  Ymmu_dsp         ï          mmu@55082000             ti,omap4-iommu           †U             N       d           Ymmu_ipu         ï             ü      wdt@4a314000             ti,omap4-wdt ti,omap3-wdt            †J1@    €        N       P         
  Ywd_timer2         mcpdm@40132000           ti,omap4-mcpdm           †@     I             mpu dma         N       p           Ymcpdm           k      A      B        pup_link dn_link         Õokay            „default         ’   “            ¤           ¤      dmic@4012e000            ti,omap4-dmic            †@à    Ià            mpu dma         N       r           Ydmic            k      C        pup_link       	  Õdisabled          mcbsp@40122000           ti,omap4-mcbsp           †@     ÿI     ÿ        mpu dma         N                  common          ,   €        Ymcbsp1          k      !      "        ptx rx           Õokay            „default         ’   ”      mcbsp@40124000           ti,omap4-mcbsp           †@@    ÿI@    ÿ        mpu dma         N                  common          ,   €        Ymcbsp2          k                    ptx rx         	  Õdisabled          mcbsp@40126000           ti,omap4-mcbsp           †@`    ÿI`    ÿ        mpu dma         N                  common          ,   €        Ymcbsp3          k                    ptx rx         	  Õdisabled          mcbsp@48096000           ti,omap4-mcbsp           †H	`    ÿ        mpu         N                  common          ,   €        Ymcbsp4          k                     ptx rx         	  Õdisabled          keypad@4a31c000          ti,omap4-keypad          †J1À    €        N       x           mpu         Ykbd       dmm@4e000000             ti,omap4-dmm             †N              N       q           Ydmm       emif@4c000000            ti,emif-4d           †L              N       n           Yemif1            g        ;            D         [         p      emif@4d000000            ti,emif-4d           †M              N       o           Yemif2            g        ;            D         [         p      ocp2scp@4a0ad000             ti,omap-ocp2scp          †J
Ð                                      h        Yocp2scp_usb_phy    usb2phy@4a0ad080             ti,omap-usb2             †J
Ð€   X        ƒ   •         ›   –         ¢wkupclk                         ˜           ˜         mailbox@4a0f4000             ti,omap4-mailbox             †J@            N                  Ymailbox         š           ¦           ¸      mbox_ipu            Ê                    Õ                 mbox_dsp            Ê                   Õ                    timer@4a318000           ti,omap3430-timer            †J1€    €        N       %           Ytimer1           à      timer@48032000           ti,omap3430-timer            †H     €        N       &           Ytimer2        timer@48034000           ti,omap4430-timer            †H@    €        N       '           Ytimer3        timer@48036000           ti,omap4430-timer            †H`    €        N       (           Ytimer4        timer@40138000           ti,omap4430-timer            †@€    €I€    €        N       )           Ytimer5           ï      timer@4013a000           ti,omap4430-timer            †@     €I     €        N       *           Ytimer6           ï      timer@4013c000           ti,omap4430-timer            †@À    €IÀ    €        N       +           Ytimer7           ï      timer@4013e000           ti,omap4430-timer            †@à    €Ià    €        N       ,           Ytimer8           ü         ï      timer@4803e000           ti,omap4430-timer            †Hà    €        N       -           Ytimer9           ü      timer@48086000           ti,omap3430-timer            †H`    €        N       .           Ytimer10          ü      timer@48088000           ti,omap4430-timer            †H€    €        N       /           Ytimer11          ü      usbhstll@4a062000            ti,usbhs-tll             †J             N       N           Yusb_tll_hs        usbhshost@4a064000           ti,usbhs-host            †J@            Yusb_host_hs                                   h         ›   H   I   K      3   ¢refclk_60m_int refclk_60m_ext_p1 refclk_60m_ext_p2        	  	ehci-phy       ohci@4a064800            ti,ohci-omap3            †JH             &           N       L         ehci@4a064c00            ti,ehci-omap             †JL             &           N       M              —         control-phy@4a002300             ti,control-phy-usb2          †J #            power               •           •      control-phy@4a00233c             ti,control-phy-otghs             †J #<           otghs_control               ™           ™      usb_otg_hs@4a0ab000          ti,omap4-musb            †J
°   ÿ        N       \          ]           mc dma          Yusb_otg_hs             ˜           ˜      	  !usb2-phy            +           6           >           ƒ   ™        G           †           V   2      aes@4b501000             ti,omap4-aes            Yaes          †KP             N       U           k      o      n        ptx rx         des@480a5000             ti,omap4-des            Ydes          †H
P             N       R           k      u      t        ptx rx         regulator-abb-mpu         
   ti,abb-v2           ·abb_mpu                                    \   €         ›           u   2        †           Õokay             †J0{Ð   J0`           base-address int-address          x  – £è                     O€                     è                     û                    1È                         regulator-abb-iva         
   ti,abb-v2           ·abb_iva                                    \€            ›           u   2        †         	  Õdisabled             †J0{Ø   J0`           base-address int-address          dss@58000000             ti,omap4-dss             †X      €        Õok        	  Ydss_core             ›   š         ¢fck                                   h   dispc@58001000           ti,omap4-dispc           †X             N                
  Ydss_dispc            ›   š         ¢fck       encoder@58002000             ti,omap4-rfbi            †X            	  Õdisabled          	  Ydss_rfbi             ›   š            ¢fck ick       encoder@58003000             ti,omap4-venc            †X 0          	  Õdisabled          	  Ydss_venc             ›   ›         ¢fck       encoder@58004000             ti,omap4-dsi             †X @    X B    @X C             proto phy pll           N       5         	  Õdisabled          	  Ydss_dsi1             ›   š   œ         ¢fck sys_clk       encoder@58005000             ti,omap4-dsi             †X P    X R    @X S             proto phy pll           N       T         	  Õdisabled          	  Ydss_dsi2             ›   š   œ         ¢fck sys_clk       encoder@58006000             ti,omap4-hdmi             †X `    X b    X c    X d            wp pll phy core         N       e           Õok        	  Ydss_hdmi             ›      œ         ¢fck sys_clk         k      L      	  paudio_tx            ¢   ž        „default         ’   Ÿ   port       endpoint            ®                ©           ©               bandgap          †J "`   J #,            ti,omap4430-bandgap         ¾                ¡           ¡         thermal-zones      cpu_thermal         Ô   ú        ê  è        ø   ¡       trips      cpu_alert           	 †         	  Ð         passive             ¢           ¢      cpu_crit            	 èH        	  Ð      	   critical             cooling-maps       map0            	   ¢        	$   £ÿÿÿÿÿÿÿÿ               sound            ti,abe-twl6040          	3DuoVero         	<Ið         	I   ¤        	R   ¥      a  	]Headset Stereophone HSOL Headset Stereophone HSOR HSMIC Headset Mic Headset Mic Headset Mic Bias          hsusb1_phy           usb-nop-xceiv           	n                 „default         ’   ¦         ›   |      	   ¢main_clk            |$ø             —           —      w2cbw0015_vmmc          „default         ’   §         regulator-fixed       
  ·w2cbw0015           Æ -ÆÀ        Þ -ÆÀ        %                 	z p         A         	‹            ’           ’      leds          
   gpio-leds      led0            	duovero:blue:led0           	t   ¨             
  	£heartbeat            gpio_keys         
   gpio-keys                                button0@121         	button0         	¹           	t   ¨               	Ä         connector@0          hdmi-connector          	hdmi             d           	Ô             port       endpoint            ®   ©                                     regulator-vddvario           regulator-fixed       	  ·vddvario             ï                             regulator-vdd33a             regulator-fixed         ·vdd33a           ï            €           €         	#address-cells #size-cells compatible interrupt-parent model i2c0 i2c1 i2c2 i2c3 serial0 serial1 serial2 serial3 display0 device_type reg next-level-cache clocks clock-names clock-latency operating-points cooling-min-level cooling-max-level #cooling-cells linux,phandle interrupt-controller #interrupt-cells cache-unified cache-level interrupts ti,hwmods sram ranges #clock-cells clock-frequency ti,bit-shift ti,max-div ti,autoidle-shift ti,index-starts-at-one ti,invert-autoidle-bit clock-mult clock-div ti,index-power-of-two ti,dividers ti,clock-div ti,clock-mult ti,set-rate-parent pinctrl-single,register-width pinctrl-single,function-mask pinctrl-names pinctrl-0 pinctrl-single,pins syscon regulator-name regulator-min-microvolt regulator-max-microvolt #dma-cells dma-channels dma-requests ti,gpio-always-on gpio-controller #gpio-cells gpmc,num-cs gpmc,num-waitpins ti,no-idle-on-init bank-width gpmc,device-width gpmc,cycle2cycle-samecsen gpmc,cycle2cycle-diffcsen gpmc,cs-on-ns gpmc,cs-rd-off-ns gpmc,cs-wr-off-ns gpmc,adv-on-ns gpmc,adv-rd-off-ns gpmc,adv-wr-off-ns gpmc,oe-on-ns gpmc,oe-off-ns gpmc,we-on-ns gpmc,we-off-ns gpmc,rd-cycle-ns gpmc,wr-cycle-ns gpmc,access-ns gpmc,page-burst-access-ns gpmc,bus-turnaround-ns gpmc,cycle2cycle-delay-ns gpmc,wait-monitoring-ns gpmc,clk-activation-ns gpmc,wr-data-mux-bus-ns gpmc,wr-access-ns vddvario-supply vdd33a-supply reg-io-width smsc,save-mac-address phy-mode gpmc,mux-add-data gpmc,sync-read gpmc,sync-write gpmc,sync-clk-ps interrupts-extended #hwlock-cells regulator-always-on usb-supply #pwm-cells ti,audpwron-gpio vio-supply v2v1-supply enable-active-high pagesize ti,spi-num-cs dmas dma-names ti,dual-volt ti,needs-special-reset pbias-supply vmmc-supply ti,bus-width ti,non-removable status cap-power-off-card #iommu-cells ti,iommu-bus-err-back reg-names interrupt-names ti,buffer-size phy-type hw-caps-read-idle-ctrl hw-caps-ll-interface hw-caps-temp-alert ctrl-module #phy-cells #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx ti,timer-alwon ti,timer-dsp ti,timer-pwm port1-mode phys usb-phy phy-names multipoint num-eps ram-bits interface-type power ti,tranxdone-status-mask ti,settling-time ti,clock-cycles ti,abb_info vdda-supply remote-endpoint #thermal-sensor-cells polling-delay-passive polling-delay thermal-sensors temperature hysteresis trip cooling-device ti,model ti,mclk-freq ti,mcpdm ti,twl6040 ti,audio-routing reset-gpios startup-delay-us regulator-boot-on label linux,default-trigger linux,code gpio-key,wakeup hpd-gpios 