     8  ؀   (              H                                                      C   variscite,var-dvk-om44 variscite,var-som-om44 ti,omap4460 ti,omap4           &            7Variscite VAR-DVK-OM44     chosen        aliases          =/ocp/i2c@48070000            B/ocp/i2c@48072000            G/ocp/i2c@48060000            L/ocp/i2c@48350000            Q/ocp/serial@4806a000             Y/ocp/serial@4806c000             a/ocp/serial@48020000             i/ocp/serial@4806e000          	   q/display             z/connector@0          memory           memory              @         cpus                                 cpu@0            arm,cortex-a9            cpu                                               cpu                     W0  
` O 	                                              	                    cpu@1            arm,cortex-a9            cpu                                  interrupt-controller@48241000            arm,cortex-a9-gic                    ,            H$    H$             &           	                    l2-cache-controller@48242000             arm,pl310-cache          H$              =        K           	                    local-timer@48240600             arm,cortex-a9-twd-timer                      H$             W                 &         interrupt-controller@48281000            ti,omap4-wugen-mpu                   ,            H(             &           	                    soc          ti,omap-infra      mpu          ti,omap4-mpu            bmpu         l         dsp          ti,omap3-c64            bdsp       iva       	   ti,ivahd            biva          ocp          ti,omap4-l3-noc simple-bus                                    q        bl3_main_1 l3_main_2 l3_main_3            D      D      E              W       	          
      l4@4a000000          ti,omap4-l4-cfg simple-bus                                   q    J         cm1@4000             ti,omap4-cm1               @        clocks                               extalt_clkin_ck         x             fixed-clock         D        	   :           :      pad_clks_src_ck         x             fixed-clock                   	                    pad_clks_ck         x             ti,gate-clock                                             	   &           &      pad_slimbus_core_clks_ck            x             fixed-clock                   	   F           F      secure_32k_clk_src_ck           x             fixed-clock                  slimbus_src_clk         x             fixed-clock                   	                    slimbus_clk         x             ti,gate-clock                          
                   	   '           '      sys_32k_ck          x             fixed-clock                    	   ,           ,      virt_12000000_ck            x             fixed-clock                   	   T           T      virt_13000000_ck            x             fixed-clock          ]@        	   U           U      virt_16800000_ck            x             fixed-clock          Y         	   V           V      virt_19200000_ck            x             fixed-clock         $         	   W           W      virt_26000000_ck            x             fixed-clock                 	   X           X      virt_27000000_ck            x             fixed-clock                 	   Y           Y      virt_38400000_ck            x             fixed-clock         I         	   Z           Z      tie_low_clock_ck            x             fixed-clock                     	   ^           ^      utmi_phy_clkout_ck          x             fixed-clock                  	   M           M      xclk60mhsp1_ck          x             fixed-clock                  	   I           I      xclk60mhsp2_ck          x             fixed-clock                  	   K           K      xclk60motg_ck           x             fixed-clock                  	   N           N      dpll_abe_ck         x             ti,omap4-dpll-m4xen-clock               	   
                         	                    dpll_abe_x2_ck          x             ti,omap4-dpll-x2-clock                                 	                    dpll_abe_m2x2_ck            x             ti,divider-clock                                                                           	                    abe_24m_fclk            x             fixed-factor-clock                                            	   "           "      abe_clk         x             ti,divider-clock                                                       	                    aess_fclk           x             ti,divider-clock                                                 (        	                      dpll_abe_m3x2_ck            x             ti,divider-clock                                                                           	                    core_hsd_byp_clk_mux_ck         x             ti,mux-clock                                         ,        	                    dpll_core_ck            x             ti,omap4-dpll-core-clock                                 $  ,  (        	                    dpll_core_x2_ck         x             ti,omap4-dpll-x2-clock                      	                    dpll_core_m6x2_ck           x             ti,divider-clock                                                 @                          	   ]           ]      dpll_core_m2_ck         x             ti,divider-clock                                                 0                          	                    ddrphy_ck           x             fixed-factor-clock                                          dpll_core_m5x2_ck           x             ti,divider-clock                                                 <                          	                    div_core_ck         x             ti,divider-clock                                               	                    div_iva_hs_clk          x             ti,divider-clock                                                       	                    div_mpu_hs_clk          x             ti,divider-clock                                                       	                    dpll_core_m4x2_ck           x             ti,divider-clock                                                 8                          	                    dll_clk_div_ck          x             fixed-factor-clock                                          dpll_abe_m2_ck          x             ti,divider-clock                                                       	   !           !      dpll_core_m3x2_gate_ck          x              ti,composite-no-wait-gate-clock                                   4        	                    dpll_core_m3x2_div_ck           x             ti,composite-divider-clock                                    4                 	                    dpll_core_m3x2_ck           x             ti,composite-clock                         	   d           d      dpll_core_m7x2_ck           x             ti,divider-clock                                                 D                          	   =           =      iva_hsd_byp_clk_mux_ck          x             ti,mux-clock                                                 	                    dpll_iva_ck         x             ti,omap4-dpll-clock                                         	                    dpll_iva_x2_ck          x             ti,omap4-dpll-x2-clock                      	                    dpll_iva_m4x2_ck            x             ti,divider-clock                                                                         dpll_iva_m5x2_ck            x             ti,divider-clock                                                                         dpll_mpu_ck         x             ti,omap4-dpll-clock                           `  d  l  h        	                    dpll_mpu_m2_ck          x             ti,divider-clock                                                 p                        per_hs_clk_div_ck           x             fixed-factor-clock                                            	   -           -      usb_hs_clk_div_ck           x             fixed-factor-clock                                            	   3           3      l3_div_ck           x             ti,divider-clock                                                          	                    l4_div_ck           x             ti,divider-clock                                                          	   P           P      lp_clk_div_ck           x             fixed-factor-clock                                            	   [           [      mpu_periphclk           x             fixed-factor-clock                                            	                    ocp_abe_iclk            x             ti,divider-clock                                       (                    per_abe_24m_fclk            x             fixed-factor-clock              !                              	   D           D      dmic_sync_mux_ck            x             ti,mux-clock                "   #   $                      8        	   %           %      func_dmic_abe_gfclk         x             ti,mux-clock                %   &   '                      8      mcasp_sync_mux_ck           x             ti,mux-clock                "   #   $                      @        	   (           (      func_mcasp_abe_gfclk            x             ti,mux-clock                (   &   '                      @      mcbsp1_sync_mux_ck          x             ti,mux-clock                "   #   $                      H        	   )           )      func_mcbsp1_gfclk           x             ti,mux-clock                )   &   '                      H      mcbsp2_sync_mux_ck          x             ti,mux-clock                "   #   $                      P        	   *           *      func_mcbsp2_gfclk           x             ti,mux-clock                *   &   '                      P      mcbsp3_sync_mux_ck          x             ti,mux-clock                "   #   $                      X        	   +           +      func_mcbsp3_gfclk           x             ti,mux-clock                +   &   '                      X      slimbus1_fclk_1         x             ti,gate-clock               $           	           `      slimbus1_fclk_0         x             ti,gate-clock               "                      `      slimbus1_fclk_2         x             ti,gate-clock               &           
           `      slimbus1_slimbus_clk            x             ti,gate-clock               '                      `      timer5_sync_mux         x             ti,mux-clock                #   ,                      h      timer6_sync_mux         x             ti,mux-clock                #   ,                      p      timer7_sync_mux         x             ti,mux-clock                #   ,                      x      timer8_sync_mux         x             ti,mux-clock                #   ,                            dummy_ck            x             fixed-clock                      clockdomains             cm2@8000             ti,omap4-cm2                  0    clocks                               per_hsd_byp_clk_mux_ck          x             ti,mux-clock                   -                      L        	   .           .      dpll_per_ck         x             ti,omap4-dpll-clock                .           @  D  L  H        	   /           /      dpll_per_m2_ck          x             ti,divider-clock                /                      P                 	   7           7      dpll_per_x2_ck          x             ti,omap4-dpll-x2-clock              /           P        	   0           0      dpll_per_m2x2_ck            x             ti,divider-clock                0                                 P                          	   6           6      dpll_per_m3x2_gate_ck           x              ti,composite-no-wait-gate-clock             0                      T        	   1           1      dpll_per_m3x2_div_ck            x             ti,composite-divider-clock              0                      T                 	   2           2      dpll_per_m3x2_ck            x             ti,composite-clock              1   2        	   e           e      dpll_per_m4x2_ck            x             ti,divider-clock                0                                 X                          	   8           8      dpll_per_m5x2_ck            x             ti,divider-clock                0                                 \                          	   ;           ;      dpll_per_m6x2_ck            x             ti,divider-clock                0                                 `                          	   5           5      dpll_per_m7x2_ck            x             ti,divider-clock                0                                 d                          	   >           >      dpll_usb_ck         x             ti,omap4-dpll-j-type-clock                 3                         	   4           4      dpll_usb_clkdcoldo_ck           x             ti,fixed-factor-clock               4        $                                 1                  dpll_usb_m2_ck          x             ti,divider-clock                4                                                           	   9           9      ducati_clk_mux_ck           x             ti,mux-clock                   5                  func_12m_fclk           x             fixed-factor-clock              6                            func_24m_clk            x             fixed-factor-clock              7                              	   $           $      func_24mc_fclk          x             fixed-factor-clock              6                              	   E           E      func_48m_fclk           x             ti,divider-clock                6                                 	   C           C      func_48mc_fclk          x             fixed-factor-clock              6                              	   <           <      func_64m_fclk           x             ti,divider-clock                8                                 	   B           B      func_96m_fclk           x             ti,divider-clock                6                                 	   ?           ?      init_60m_fclk           x             ti,divider-clock                9                                 	   H           H      per_abe_nc_fclk         x             ti,divider-clock                !                              	   @           @      aes1_fck            x             ti,gate-clock                                           aes2_fck            x             ti,gate-clock                                           dss_sys_clk         x             ti,gate-clock               #           
                    	                    dss_tv_clk          x             ti,gate-clock               :                               	                    dss_dss_clk         x             ti,gate-clock               ;                                ?        	                    dss_48mhz_clk           x             ti,gate-clock               <           	                    	                    fdif_fck            x             ti,divider-clock                8                                 (               gpio2_dbclk         x             ti,gate-clock               ,                      `      gpio3_dbclk         x             ti,gate-clock               ,                      h      gpio4_dbclk         x             ti,gate-clock               ,                      p      gpio5_dbclk         x             ti,gate-clock               ,                      x      gpio6_dbclk         x             ti,gate-clock               ,                            sgx_clk_mux         x             ti,mux-clock                =   >                             hsi_fck         x             ti,divider-clock                6                                 8               iss_ctrlclk         x             ti,gate-clock               ?                             mcbsp4_sync_mux_ck          x             ti,mux-clock                ?   @                              	   A           A      per_mcbsp4_gfclk            x             ti,mux-clock                A   &                            hsmmc1_fclk         x             ti,mux-clock                B   ?                      (      hsmmc2_fclk         x             ti,mux-clock                B   ?                      0      ocp2scp_usb_phy_phy_48m         x             ti,gate-clock               C                            sha2md5_fck         x             ti,gate-clock                                           slimbus2_fclk_1         x             ti,gate-clock               D           	           8      slimbus2_fclk_0         x             ti,gate-clock               E                      8      slimbus2_slimbus_clk            x             ti,gate-clock               F           
           8      smartreflex_core_fck            x             ti,gate-clock               G                      8      smartreflex_iva_fck         x             ti,gate-clock               G                      0      smartreflex_mpu_fck         x             ti,gate-clock               G                      (      cm2_dm10_mux            x             ti,mux-clock                   ,                      (      cm2_dm11_mux            x             ti,mux-clock                   ,                      0      cm2_dm2_mux         x             ti,mux-clock                   ,                      8      cm2_dm3_mux         x             ti,mux-clock                   ,                      @      cm2_dm4_mux         x             ti,mux-clock                   ,                      H      cm2_dm9_mux         x             ti,mux-clock                   ,                      P      usb_host_fs_fck         x             ti,gate-clock               <                              	   Q           Q      utmi_p1_gfclk           x             ti,mux-clock                H   I                      X        	   J           J      usb_host_hs_utmi_p1_clk         x             ti,gate-clock               J                      X      utmi_p2_gfclk           x             ti,mux-clock                H   K                      X        	   L           L      usb_host_hs_utmi_p2_clk         x             ti,gate-clock               L           	           X      usb_host_hs_utmi_p3_clk         x             ti,gate-clock               H           
           X      usb_host_hs_hsic480m_p1_clk         x             ti,gate-clock               9                      X      usb_host_hs_hsic60m_p1_clk          x             ti,gate-clock               H                      X      usb_host_hs_hsic60m_p2_clk          x             ti,gate-clock               H                      X      usb_host_hs_hsic480m_p2_clk         x             ti,gate-clock               9                      X      usb_host_hs_func48mclk          x             ti,gate-clock               <                      X      usb_host_hs_fck         x             ti,gate-clock               H                      X      otg_60m_gfclk           x             ti,mux-clock                M   N                      `        	   O           O      usb_otg_hs_xclk         x             ti,gate-clock               O                      `      usb_otg_hs_ick          x             ti,gate-clock                                      `      usb_phy_cm_clk32k           x             ti,gate-clock               ,                      @        	                    usb_tll_hs_usb_ch2_clk          x             ti,gate-clock               H           
           h      usb_tll_hs_usb_ch0_clk          x             ti,gate-clock               H                      h      usb_tll_hs_usb_ch1_clk          x             ti,gate-clock               H           	           h      usb_tll_hs_ick          x             ti,gate-clock               P                       h         clockdomains       l3_init_clkdm            ti,clockdomain              4   Q            scm@2000             ti,omap4-scm-core simple-bus                                                     q              scm_conf@0           syscon                                                    scm@100000        %   ti,omap4-scm-padconf-core simple-bus                                     q             pinmux@40             ti,omap4-padconf pinctrl-single             @                                    ,                    R           p          default            R   pinmux_twl6040_pins           \     `           	                    pinmux_mcpdm_pins         (                                   	                    pinmux_tsc2004_pins            P     R           	                    pinmux_uart3_pins                                          	                    pinmux_hsusbb1_pins       `                                                                       	   R           R      pinmux_hsusbb1_phy_rst_pins           L           	                    pinmux_i2c1_pins                              	                    pinmux_i2c3_pins                              	                    pinmux_mmc1_pins          0                                        	                    pinmux_twl6030_pins           ^  A        	                    pinmux_uart2_pins                                            	                    pinmux_wl12xx_ctrl_pins            "     $      &           	                    pinmux_mmc4_pins          0                                  	                    pinmux_uart1_pins                                          	                    pinmux_mcspi1_pins                                           	                    pinmux_mcsasp_pins                      pinmux_dss_dpi_pins           "     $     &     (     *     ,     .     0     2     4     6     t     v     x     z     |     ~                                                                  	                    pinmux_dss_hdmi_pins               Z     \     ^          	                    pinmux_i2c4_pins                              	                    pinmux_mmc5_pins          8             
                          	                    pinmux_gpio_led_pins              >     @           	                    pinmux_gpio_key_pins              b          	                    pinmux_ks8851_irq_pins            <          	                    pinmux_hdmi_hpd_pins               X          	                    pinmux_backlight_pins                         	                       omap4_padconf_global@5a0             syscon simple-bus                p                                 q        p        	   S           S   pbias_regulator          ti,pbias-omap4 ti,pbias-omap                `              S   pbias_mmc_omap4         pbias_mmc_omap4          w@         -        	                             l4@300000            ti,omap4-l4-wkup simple-bus                                  q     0        counter@4000             ti,omap-counter32k             @             bcounter_32k       prm@6000             ti,omap4-prm               `   0         W             clocks                               sys_clkin_ck            x             ti,mux-clock                T   U   V   W   X   Y   Z                            	                    abe_dpll_bypass_clk_mux_ck          x             ti,mux-clock                   ,                              	   
           
      abe_dpll_refclk_mux_ck          x             ti,mux-clock                   ,                   	   	           	      dbgclk_mux_ck           x             fixed-factor-clock                                          l4_wkup_clk_mux_ck          x             ti,mux-clock                   [                   	   G           G      syc_clk_div_ck          x             ti,divider-clock                                               	   #           #      gpio1_dbclk         x             ti,gate-clock               ,                      8      dmt1_clk_mux            x             ti,mux-clock                   ,                      @      usim_ck         x             ti,divider-clock                8                      X                      	   \           \      usim_fclk           x             ti,gate-clock               \                      X      pmd_stm_clock_mux_ck            x             ti,mux-clock                   ]   ^                               	   _           _      pmd_trace_clk_mux_ck            x             ti,mux-clock                   ]   ^                               	   `           `      stm_clk_div_ck          x             ti,divider-clock                _                      @                           trace_clk_div_div_ck            x             ti,divider-clock                `                                                        	   a           a      trace_clk_div_ck            x             ti,clkdm-gate-clock             a        	   c           c      div_ts_ck           x             ti,divider-clock                G                                                	   b           b      bandgap_ts_fclk         x             ti,gate-clock               b                               clockdomains       emu_sys_clkdm            ti,clockdomain              c            scrm@a000            ti,omap4-scrm                      clocks                               auxclk0_src_gate_ck         x              ti,composite-no-wait-gate-clock             d                              	   f           f      auxclk0_src_mux_ck          x             ti,composite-mux-clock                 d   e                              	   g           g      auxclk0_src_ck          x             ti,composite-clock              f   g        	   h           h      auxclk0_ck          x             ti,divider-clock                h                                         	   x           x      auxclk1_src_gate_ck         x              ti,composite-no-wait-gate-clock             d                              	   i           i      auxclk1_src_mux_ck          x             ti,composite-mux-clock                 d   e                              	   j           j      auxclk1_src_ck          x             ti,composite-clock              i   j        	   k           k      auxclk1_ck          x             ti,divider-clock                k                                         	   y           y      auxclk2_src_gate_ck         x              ti,composite-no-wait-gate-clock             d                              	   l           l      auxclk2_src_mux_ck          x             ti,composite-mux-clock                 d   e                              	   m           m      auxclk2_src_ck          x             ti,composite-clock              l   m        	   n           n      auxclk2_ck          x             ti,divider-clock                n                                         	   z           z      auxclk3_src_gate_ck         x              ti,composite-no-wait-gate-clock             d                              	   o           o      auxclk3_src_mux_ck          x             ti,composite-mux-clock                 d   e                              	   p           p      auxclk3_src_ck          x             ti,composite-clock              o   p        	   q           q      auxclk3_ck          x             ti,divider-clock                q                                         	   {           {      auxclk4_src_gate_ck         x              ti,composite-no-wait-gate-clock             d                               	   r           r      auxclk4_src_mux_ck          x             ti,composite-mux-clock                 d   e                               	   s           s      auxclk4_src_ck          x             ti,composite-clock              r   s        	   t           t      auxclk4_ck          x             ti,divider-clock                t                                          	   |           |      auxclk5_src_gate_ck         x              ti,composite-no-wait-gate-clock             d                      $        	   u           u      auxclk5_src_mux_ck          x             ti,composite-mux-clock                 d   e                      $        	   v           v      auxclk5_src_ck          x             ti,composite-clock              u   v        	   w           w      auxclk5_ck          x             ti,divider-clock                w                                 $        	   }           }      auxclkreq0_ck           x             ti,mux-clock                x   y   z   {   |   }                            auxclkreq1_ck           x             ti,mux-clock                x   y   z   {   |   }                            auxclkreq2_ck           x             ti,mux-clock                x   y   z   {   |   }                            auxclkreq3_ck           x             ti,mux-clock                x   y   z   {   |   }                            auxclkreq4_ck           x             ti,mux-clock                x   y   z   {   |   }                             auxclkreq5_ck           x             ti,mux-clock                x   y   z   {   |   }                      $         clockdomains             pinmux@1e040              ti,omap4-padconf pinctrl-single           @   8                                  ,                    R           p          default            ~      pinmux_hsusbb1_phy_clk_pins                        	                    pinmux_hsusbb1_hub_rst_pins                       	   ~           ~      pinmux_lan7500_rst_pins                        	                    pinmux_twl6030_wkup_pins                          	                             ocmcram@40304000          
   mmio-sram            @0@            	                    dma-controller@4a056000          ti,omap4430-sdma             J`          0  W                                                           
                       	                    gpio@4a310000            ti,omap4-gpio            J1             W                  bgpio1            $         6        F                    ,         gpio@48055000            ti,omap4-gpio            HP            W                  bgpio2            6        F                    ,           	                    gpio@48057000            ti,omap4-gpio            Hp            W                  bgpio3            6        F                    ,           	                    gpio@48059000            ti,omap4-gpio            H            W                   bgpio4            6        F                    ,           	                    gpio@4805b000            ti,omap4-gpio            H            W       !           bgpio5            6        F                    ,         gpio@4805d000            ti,omap4-gpio            H            W       "           bgpio6            6        F                    ,           	                    gpmc@50000000            ti,omap4430-gpmc             P                                       W                  R           ^           bgpmc             p                     fck       	  disabled          serial@4806a000          ti,omap4-uart            H            W       H           buart1           l         okay            default                  serial@4806c000          ti,omap4-uart            H            W       I           buart2           l         okay            default                  serial@48020000          ti,omap4-uart            H             W       J           buart3           l         default                    okay          serial@4806e000          ti,omap4-uart            H            W       F           buart4           l       	  disabled          spinlock@4a0f6000            ti,omap4-hwspinlock          J`          	  bspinlock                     i2c@48070000             ti,omap4-i2c             H             W       8                                     bi2c1            default                    okay                twl@48              H        W                   ti,twl6030                   ,           default                  rtc          ti,twl4030-rtc          W         regulator-vaux1          ti,twl6030-vaux1             B@         -      regulator-vaux2          ti,twl6030-vaux2             O         *      regulator-vaux3          ti,twl6030-vaux3             B@         -      regulator-vmmc           ti,twl6030-vmmc          O         -        	                    regulator-vpp            ti,twl6030-vpp           w@         &%      regulator-vusim          ti,twl6030-vusim             -         -               regulator-vdac           ti,twl6030-vdac         	                    regulator-vana           ti,twl6030-vana       regulator-vcxio          ti,twl6030-vcxio                     	                    regulator-vusb           ti,twl6030-vusb         	                    regulator-v1v8           ti,twl6030-v1v8                  	                    regulator-v2v1           ti,twl6030-v2v1                  	                    usb-comparator           ti,twl6030-usb          W      
                 pwm          ti,twl6030-pwm                   pwmled           ti,twl6030-pwmled                       twl@4b           ti,twl6040              K        default                    W       w                                                            	                       i2c@48072000             ti,omap4-i2c             H             W       9                                     bi2c2          	  disabled          i2c@48060000             ti,omap4-i2c             H             W       =                                     bi2c3            default                    okay                tsc2004@48           ti,tsc2004              H        default                     &           W            	  disabled          tmp105@49         
   ti,tmp105               I      eeprom@50            microchip,24c32             P         i2c@48350000             ti,omap4-i2c             H5             W       >                                     bi2c4            okay            default                           spi@48098000             ti,omap4-mcspi           H	            W       A                                     bmcspi1                   @        #      $      %      &      '      (      )      *         tx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3         okay            default               eth@0            ks8851          default                    n6                       &           W               spi@4809a000             ti,omap4-mcspi           H	            W       B                                     bmcspi2                            +      ,      -      .        tx0 rx0 tx1 rx1       	  disabled          spi@480b8000             ti,omap4-mcspi           H            W       [                                     bmcspi3                                         tx0 rx0       	  disabled          spi@480ba000             ti,omap4-mcspi           H            W       0                                     bmcspi4                           F      G        tx0 rx0       	  disabled          mmc@4809c000             ti,omap4-hsmmc           H	            W       S           bmmc1             ,         9              =      >        tx rx           P           default                    ]           i            s        okay          mmc@480b4000             ti,omap4-hsmmc           H@            W       V           bmmc2             9              /      0        tx rx         	  disabled          mmc@480ad000             ti,omap4-hsmmc           H
            W       ^           bmmc3             9              M      N        tx rx         	  disabled          mmc@480d1000             ti,omap4-hsmmc           H            W       `           bmmc4             9              9      :        tx rx           okay            default                    ]            v        i                                         wlcore@2          
   ti,wl1271                        &           W   	           I          mmc@480d5000             ti,omap4-hsmmc           HP            W       ;           bmmc5             9              ;      <        tx rx           okay            default                    ]           i                           mmu@4a066000             ti,omap4-iommu           J`            W                  bmmu_dsp                   mmu@55082000             ti,omap4-iommu           U             W       d           bmmu_ipu                            wdt@4a314000             ti,omap4-wdt ti,omap3-wdt            J1@            W       P         
  bwd_timer2         mcpdm@40132000           ti,omap4-mcpdm           @     I             mpu dma         W       p           bmcpdm                 A      B        up_link dn_link         okay            default                    	                    dmic@4012e000            ti,omap4-dmic            @    I            mpu dma         W       r           bdmic                  C        up_link       	  disabled          mcbsp@40122000           ti,omap4-mcbsp           @     I             mpu dma         W                  common                     bmcbsp1                !      "        tx rx         	  disabled          mcbsp@40124000           ti,omap4-mcbsp           @@    I@            mpu dma         W                  common                     bmcbsp2                              tx rx         	  disabled          mcbsp@40126000           ti,omap4-mcbsp           @`    I`            mpu dma         W                  common                     bmcbsp3                              tx rx         	  disabled          mcbsp@48096000           ti,omap4-mcbsp           H	`            mpu         W                  common                     bmcbsp4                               tx rx         	  disabled          keypad@4a31c000          ti,omap4-keypad          J1            W       x           mpu         bkbd       	  disabled          dmm@4e000000             ti,omap4-dmm             N              W       q           bdmm       emif@4c000000            ti,emif-4d           L              W       n           bemif1            p                     	                   5      emif@4d000000            ti,emif-4d           M              W       o           bemif2            p                     	                   5      ocp2scp@4a0ad000             ti,omap-ocp2scp          J
                                      q        bocp2scp_usb_phy    usb2phy@4a0ad080             ti,omap-usb2             J
Ѐ   X        H                        wkupclk         T            	                       mailbox@4a0f4000             ti,omap4-mailbox             J@            W                  bmailbox         _           k           }      mbox_ipu                                                 mbox_dsp                                                   timer@4a318000           ti,omap3430-timer            J1            W       %           btimer1                 timer@48032000           ti,omap3430-timer            H             W       &           btimer2        timer@48034000           ti,omap4430-timer            H@            W       '           btimer3        timer@48036000           ti,omap4430-timer            H`            W       (           btimer4        timer@40138000           ti,omap4430-timer            @    I            W       )           btimer5                 timer@4013a000           ti,omap4430-timer            @    I            W       *           btimer6                 timer@4013c000           ti,omap4430-timer            @    I            W       +           btimer7                 timer@4013e000           ti,omap4430-timer            @    I            W       ,           btimer8                          timer@4803e000           ti,omap4430-timer            H            W       -           btimer9                 timer@48086000           ti,omap3430-timer            H`            W       .           btimer10                timer@48088000           ti,omap4430-timer            H            W       /           btimer11                usbhstll@4a062000            ti,usbhs-tll             J             W       N           busb_tll_hs        usbhshost@4a064000           ti,usbhs-host            J@            busb_host_hs                                   q            H   I   K      3   refclk_60m_int refclk_60m_ext_p1 refclk_60m_ext_p2        	  ehci-phy       ohci@4a064800            ti,ohci-omap3            JH             &           W       L         ehci@4a064c00            ti,ehci-omap             JL             &           W       M                       control-phy@4a002300             ti,control-phy-usb2          J #            power           	                    control-phy@4a00233c             ti,control-phy-otghs             J #<           otghs_control           	                    usb_otg_hs@4a0ab000          ti,omap4-musb            J
           W       \          ]           mc dma          busb_otg_hs                              	  usb2-phy                                             H                                    2      aes@4b501000             ti,omap4-aes            baes          KP            W       U                 o      n        tx rx         des@480a5000             ti,omap4-des            bdes          H
P            W       R                 u      t        tx rx         regulator-abb-mpu         
   ti,abb-v2           abb_mpu                                    !                       :   2        K           okay             J0{   J0`   J "h         '  base-address int-address efuse-address        x  [                      O                                                            1                         regulator-abb-iva         
   ti,abb-v2           abb_iva                                    !                       :   2        K           okay             J0{   J0`   J "h         '  base-address int-address efuse-address        x  [ ~                     e                                                                                         dss@58000000             ti,omap4-dss             X              okay          	  bdss_core                         fck                                   q        default               dispc@58001000           ti,omap4-dispc           X             W                
  bdss_dispc                        fck       encoder@58002000             ti,omap4-rfbi            X            	  disabled          	  bdss_rfbi                            fck ick       encoder@58003000             ti,omap4-venc            X 0          	  disabled          	  bdss_venc                         fck       encoder@58004000             ti,omap4-dsi             X @    X B    @X C             proto phy pll           W       5         	  disabled          	  bdss_dsi1                            fck sys_clk       encoder@58005000             ti,omap4-dsi             X P    X R    @X S             proto phy pll           W       T           okay          	  bdss_dsi2                            fck sys_clk         g         encoder@58006000             ti,omap4-hdmi             X `    X b    X c    X d            wp pll phy core         W       e           okay          	  bdss_hdmi                            fck sys_clk               L      	  audio_tx            default                    r      port       endpoint            ~           	                          port       endpoint            ~                      	                          bandgap          J "`   J #,   J #x            ti,omap4460-bandgap         W       ~                                         	                       pmu          arm,cortex-a9-pmu           W       6          7           bdebugss       thermal-zones      cpu_thermal                                        trips      cpu_alert                               passive         	                    cpu_crit             H                	   critical             cooling-maps       map0                                         sound@0          ti,abe-twl6040          VAR-SOM-OM44            I         $           -         L  8Headset Stereophone HSOL Headset Stereophone HSOR AFML Line In AFMR Line In       hsusb1_phy           usb-nop-xceiv           default                       I                 U               {      	   main_clk            $         	                    fixedregulator-vbat          regulator-fixed         VBAT             2Z         2Z                  `        	                    wl12xx_vmmc         default                     regulator-fixed         vwl1271          w@         w@                          r p                 	                    leds          
   gpio-leds           default               led0            var:green:led0                          
  heartbeat         led1            var:green:led1                             gpio-keys         
   gpio-keys           default                                         user-key@184            user                                                  connector@0          hdmi-connector          default                    hdmi             a                        port       endpoint            ~           	                          display          innolux,at070tn83 panel-dpi         lcd    panel-timing            U           (                      (           0                                                 port       endpoint            ~           	                          backlight            gpio-backlight          default                                       	#address-cells #size-cells compatible interrupt-parent model i2c0 i2c1 i2c2 i2c3 serial0 serial1 serial2 serial3 display0 display1 device_type reg next-level-cache clocks clock-names clock-latency operating-points cooling-min-level cooling-max-level #cooling-cells linux,phandle interrupt-controller #interrupt-cells cache-unified cache-level interrupts ti,hwmods sram ranges #clock-cells clock-frequency ti,bit-shift ti,max-div ti,autoidle-shift ti,index-starts-at-one ti,invert-autoidle-bit clock-mult clock-div ti,index-power-of-two ti,dividers ti,clock-div ti,clock-mult ti,set-rate-parent pinctrl-single,register-width pinctrl-single,function-mask pinctrl-names pinctrl-0 pinctrl-single,pins syscon regulator-name regulator-min-microvolt regulator-max-microvolt #dma-cells dma-channels dma-requests ti,gpio-always-on gpio-controller #gpio-cells gpmc,num-cs gpmc,num-waitpins ti,no-idle-on-init status #hwlock-cells regulator-always-on usb-supply #pwm-cells ti,audpwron-gpio vio-supply v2v1-supply enable-active-high ti,spi-num-cs dmas dma-names spi-max-frequency ti,dual-volt ti,needs-special-reset pbias-supply vmmc-supply bus-width ti,non-removable cap-power-off-card ref-clock-frequency cd-gpios #iommu-cells ti,iommu-bus-err-back reg-names interrupt-names ti,buffer-size phy-type hw-caps-read-idle-ctrl hw-caps-ll-interface hw-caps-temp-alert ctrl-module #phy-cells #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx ti,timer-alwon ti,timer-dsp ti,timer-pwm port1-mode phys usb-phy phy-names multipoint num-eps ram-bits interface-type power ti,tranxdone-status-mask ti,settling-time ti,clock-cycles ti,abb_info vdd-supply vdda-supply remote-endpoint data-lines #thermal-sensor-cells polling-delay-passive polling-delay thermal-sensors temperature hysteresis trip cooling-device ti,model ti,mclk-freq ti,mcpdm ti,twl6040 ti,audio-routing reset-gpios vcc-supply regulator-boot-on startup-delay-us label linux,default-trigger linux,code gpio-key,wakeup hpd-gpios hback-porch hactive hfront-porch hsync-len vback-porch vactive vfront-porch vsync-len 