     8     (            =                                                        )   isee,omap3-igep0030 ti,omap36xx ti,omap3             &         *   7IGEP COM MODULE Rev. E (TI OMAP AM/DM37x)      chosen        aliases          =/ocp/i2c@48070000            B/ocp/i2c@48072000            G/ocp/i2c@48060000            L/ocp/serial@4806a000             T/ocp/serial@4806c000             \/ocp/serial@49020000             d/ocp/serial@49042000          memory           lmemory           x             cpus                                 cpu@0            arm,cortex-a8            lcpu          x             |            cpu                      s 	' O 5  7         pmu          arm,cortex-a8-pmu            xT                           debugss       soc          ti,omap-infra      mpu          ti,omap3-mpu             mpu       iva       
   ti,iva2.2            iva    dsp          ti,omap3-c64                ocp          ti,omap3-l3-smx simple-bus           xh                  	   
                                            l3_main    l4@48000000          ti,omap3-l4-core simple-bus                                       H         scm@2000             ti,omap3-scm simple-bus          x                                                         pinmux@30             ti,omap3-padconf pinctrl-single          x   0  8                                                                         pinmux_uart1_pins           +  R     L            ?           E         pinmux_uart3_pins           +  n     p            ?           E         pinmux_mcbsp2_pins           +                             ?           E         pinmux_mmc1_pins          0  +                                ?           E         pinmux_mmc2_pins          0  +  (    *    ,    .    0    2          ?           E         pinmux_i2c1_pins            +                  ?           E         pinmux_i2c3_pins            +                  ?           E         pinmux_twl4030_pins         +    A        ?           E         pinmux_uart2_pins            +  <    >     @     B          ?           E         pinmux_lbee1usjyc_pins          +  6     8     :           ?           E            scm_conf@270             syscon simple-bus            x  p  0                                        p  0        ?           E      pbias_regulator          ti,pbias-omap3 ti,pbias-omap             x             M      pbias_mmc_omap2430          Tpbias_mmc_omap2430          c w@        { -        ?           E            clocks                               mcbsp5_mux_fck                       ti,composite-mux-clock           |                          x   h        ?           E         mcbsp5_fck                       ti,composite-clock           |            mcbsp1_mux_fck                       ti,composite-mux-clock           |                          x           ?   	        E   	      mcbsp1_fck                       ti,composite-clock           |      	      mcbsp2_mux_fck                       ti,composite-mux-clock           |   
                       x           ?           E         mcbsp2_fck                       ti,composite-clock           |            mcbsp3_mux_fck                       ti,composite-mux-clock           |   
            x   h        ?           E         mcbsp3_fck                       ti,composite-clock           |            mcbsp4_mux_fck                       ti,composite-mux-clock           |   
                       x   h        ?           E         mcbsp4_fck                       ti,composite-clock           |                  clockdomains          pinmux@a00            ti,omap3-padconf pinctrl-single          x  
    \                                                                         pinmux_twl4030_vpins             +                                   ?           E                  aes@480c5000             ti,omap3-aes             aes          xHP    P                           A      B        tx rx         prm@48306000             ti,omap3-prm             xH0`   @                clocks                               virt_16_8m_ck                        fixed-clock          Y         ?           E         osc_sys_ck                       ti,mux-clock             |                           x  @        ?           E         sys_ck                       ti,divider-clock             |                                  x  p                 ?           E         sys_clkout1                      ti,gate-clock            |            x  p                 dpll3_x2_ck                      fixed-factor-clock           |                               dpll3_m2x2_ck                        fixed-factor-clock           |                                 ?           E         dpll4_x2_ck                      fixed-factor-clock           |                               corex2_fck                       fixed-factor-clock           |                                 ?           E         wkup_l4_ick                      fixed-factor-clock           |                                 ?   M        E   M      corex2_d3_fck                        fixed-factor-clock           |                                 ?           E         corex2_d5_fck                        fixed-factor-clock           |                                 ?           E            clockdomains             cm@48004000          ti,omap3-cm          xH @   @    clocks                               dummy_apb_pclk                       fixed-clock                   omap_32k_fck                         fixed-clock                    ?   ?        E   ?      virt_12m_ck                      fixed-clock                   ?           E         virt_13m_ck                      fixed-clock          ]@        ?           E         virt_19200000_ck                         fixed-clock         $         ?           E         virt_26000000_ck                         fixed-clock                 ?           E         virt_38_4m_ck                        fixed-clock         I         ?           E         dpll4_ck                         ti,omap3-dpll-per-j-type-clock           |               x        D  0        ?           E         dpll4_m2_ck                      ti,divider-clock             |              ?         x  H                 ?           E         dpll4_m2x2_mul_ck                        fixed-factor-clock           |                                 ?            E          dpll4_m2x2_ck                        ti,hsdiv-gate-clock          |                        x                    ?   !        E   !      omap_96m_alwon_fck                       fixed-factor-clock           |   !                              ?   (        E   (      dpll3_ck                         ti,omap3-dpll-core-clock             |               x        @  0        ?           E         dpll3_m3_ck                      ti,divider-clock             |                                  x  @                 ?   "        E   "      dpll3_m3x2_mul_ck                        fixed-factor-clock           |   "                              ?   #        E   #      dpll3_m3x2_ck                        ti,hsdiv-gate-clock          |   #                    x                    ?   $        E   $      emu_core_alwon_ck                        fixed-factor-clock           |   $                              ?   a        E   a      sys_altclk                       fixed-clock                     ?   -        E   -      mcbsp_clks                       fixed-clock                     ?           E         dpll3_m2_ck                      ti,divider-clock             |                                  x  @                 ?           E         core_ck                      fixed-factor-clock           |                                 ?   %        E   %      dpll1_fck                        ti,divider-clock             |   %                               x  	@                 ?   &        E   &      dpll1_ck                         ti,omap3-dpll-clock          |      &         x  	  	$  	@  	4        ?           E         dpll1_x2_ck                      fixed-factor-clock           |                                 ?   '        E   '      dpll1_x2m2_ck                        ti,divider-clock             |   '                    x  	D                 ?   ;        E   ;      cm_96m_fck                       fixed-factor-clock           |   (                              ?   )        E   )      omap_96m_fck                         ti,mux-clock             |   )                       x  @        ?   D        E   D      dpll4_m3_ck                      ti,divider-clock             |                                   x  @                 ?   *        E   *      dpll4_m3x2_mul_ck                        fixed-factor-clock           |   *                              ?   +        E   +      dpll4_m3x2_ck                        ti,hsdiv-gate-clock          |   +                    x                    ?   ,        E   ,      omap_54m_fck                         ti,mux-clock             |   ,   -                    x  @        ?   7        E   7      cm_96m_d2_fck                        fixed-factor-clock           |   )                              ?   .        E   .      omap_48m_fck                         ti,mux-clock             |   .   -                    x  @        ?   /        E   /      omap_12m_fck                         fixed-factor-clock           |   /                              ?   F        E   F      dpll4_m4_ck                      ti,divider-clock             |                        x  @                 ?   0        E   0      dpll4_m4x2_mul_ck                        ti,fixed-factor-clock            |   0                   '            4        ?   1        E   1      dpll4_m4x2_ck                        ti,gate-clock            |   1                    x                     4        ?           E         dpll4_m5_ck                      ti,divider-clock             |              ?         x  @                 ?   2        E   2      dpll4_m5x2_mul_ck                        ti,fixed-factor-clock            |   2                   '            4        ?   3        E   3      dpll4_m5x2_ck                        ti,hsdiv-gate-clock          |   3                    x                     4        ?   i        E   i      dpll4_m6_ck                      ti,divider-clock             |                         ?         x  @                 ?   4        E   4      dpll4_m6x2_mul_ck                        fixed-factor-clock           |   4                              ?   5        E   5      dpll4_m6x2_ck                        ti,hsdiv-gate-clock          |   5                    x                    ?   6        E   6      emu_per_alwon_ck                         fixed-factor-clock           |   6                              ?   b        E   b      clkout2_src_gate_ck                       ti,composite-no-wait-gate-clock          |   %                    x  p        ?   8        E   8      clkout2_src_mux_ck                       ti,composite-mux-clock           |   %      )   7         x  p        ?   9        E   9      clkout2_src_ck                       ti,composite-clock           |   8   9        ?   :        E   :      sys_clkout2                      ti,divider-clock             |   :                      @         x  p         G      mpu_ck                       fixed-factor-clock           |   ;                              ?   <        E   <      arm_fck                      ti,divider-clock             |   <         x  	$                 emu_mpu_alwon_ck                         fixed-factor-clock           |   <                              ?   c        E   c      l3_ick                       ti,divider-clock             |   %                    x  
@                 ?   =        E   =      l4_ick                       ti,divider-clock             |   =                               x  
@                 ?   >        E   >      rm_ick                       ti,divider-clock             |   >                               x  @               gpt10_gate_fck                       ti,composite-gate-clock          |                       x  
         ?   @        E   @      gpt10_mux_fck                        ti,composite-mux-clock           |   ?                       x  
@        ?   A        E   A      gpt10_fck                        ti,composite-clock           |   @   A      gpt11_gate_fck                       ti,composite-gate-clock          |                       x  
         ?   B        E   B      gpt11_mux_fck                        ti,composite-mux-clock           |   ?                       x  
@        ?   C        E   C      gpt11_fck                        ti,composite-clock           |   B   C      core_96m_fck                         fixed-factor-clock           |   D                              ?           E         mmchs2_fck                       ti,wait-gate-clock           |            x  
                    ?           E         mmchs1_fck                       ti,wait-gate-clock           |            x  
                    ?           E         i2c3_fck                         ti,wait-gate-clock           |            x  
                    ?           E         i2c2_fck                         ti,wait-gate-clock           |            x  
                    ?           E         i2c1_fck                         ti,wait-gate-clock           |            x  
                    ?           E         mcbsp5_gate_fck                      ti,composite-gate-clock          |              
         x  
         ?           E         mcbsp1_gate_fck                      ti,composite-gate-clock          |              	         x  
         ?           E         core_48m_fck                         fixed-factor-clock           |   /                              ?   E        E   E      mcspi4_fck                       ti,wait-gate-clock           |   E         x  
                    ?           E         mcspi3_fck                       ti,wait-gate-clock           |   E         x  
                    ?           E         mcspi2_fck                       ti,wait-gate-clock           |   E         x  
                    ?           E         mcspi1_fck                       ti,wait-gate-clock           |   E         x  
                    ?           E         uart2_fck                        ti,wait-gate-clock           |   E         x  
                    ?           E         uart1_fck                        ti,wait-gate-clock           |   E         x  
                    ?           E         core_12m_fck                         fixed-factor-clock           |   F                              ?   G        E   G      hdq_fck                      ti,wait-gate-clock           |   G         x  
                    ?           E         core_l3_ick                      fixed-factor-clock           |   =                              ?   H        E   H      sdrc_ick                         ti,wait-gate-clock           |   H         x  
                   ?           E         gpmc_fck                         fixed-factor-clock           |   H                            core_l4_ick                      fixed-factor-clock           |   >                              ?   I        E   I      mmchs2_ick                       ti,omap3-interface-clock             |   I         x  
                   ?           E         mmchs1_ick                       ti,omap3-interface-clock             |   I         x  
                   ?           E         hdq_ick                      ti,omap3-interface-clock             |   I         x  
                   ?           E         mcspi4_ick                       ti,omap3-interface-clock             |   I         x  
                   ?           E         mcspi3_ick                       ti,omap3-interface-clock             |   I         x  
                   ?           E         mcspi2_ick                       ti,omap3-interface-clock             |   I         x  
                   ?           E         mcspi1_ick                       ti,omap3-interface-clock             |   I         x  
                   ?           E         i2c3_ick                         ti,omap3-interface-clock             |   I         x  
                   ?           E         i2c2_ick                         ti,omap3-interface-clock             |   I         x  
                   ?           E         i2c1_ick                         ti,omap3-interface-clock             |   I         x  
                   ?           E         uart2_ick                        ti,omap3-interface-clock             |   I         x  
                   ?           E         uart1_ick                        ti,omap3-interface-clock             |   I         x  
                   ?           E         gpt11_ick                        ti,omap3-interface-clock             |   I         x  
                   ?           E         gpt10_ick                        ti,omap3-interface-clock             |   I         x  
                   ?           E         mcbsp5_ick                       ti,omap3-interface-clock             |   I         x  
           
        ?           E         mcbsp1_ick                       ti,omap3-interface-clock             |   I         x  
           	        ?           E         omapctrl_ick                         ti,omap3-interface-clock             |   I         x  
                   ?           E         dss_tv_fck                       ti,gate-clock            |   7         x                      ?           E         dss_96m_fck                      ti,gate-clock            |   D         x                      ?           E         dss2_alwon_fck                       ti,gate-clock            |            x                      ?           E         dummy_ck                         fixed-clock                   gpt1_gate_fck                        ti,composite-gate-clock          |                        x           ?   J        E   J      gpt1_mux_fck                         ti,composite-mux-clock           |   ?            x  @        ?   K        E   K      gpt1_fck                         ti,composite-clock           |   J   K      aes2_ick                         ti,omap3-interface-clock             |   I                    x  
        ?           E         wkup_32k_fck                         fixed-factor-clock           |   ?                              ?   L        E   L      gpio1_dbck                       ti,gate-clock            |   L         x                      ?           E         sha12_ick                        ti,omap3-interface-clock             |   I         x  
                   ?           E         wdt2_fck                         ti,wait-gate-clock           |   L         x                      ?           E         wdt2_ick                         ti,omap3-interface-clock             |   M         x                     ?           E         wdt1_ick                         ti,omap3-interface-clock             |   M         x                     ?           E         gpio1_ick                        ti,omap3-interface-clock             |   M         x                     ?           E         omap_32ksync_ick                         ti,omap3-interface-clock             |   M         x                     ?           E         gpt12_ick                        ti,omap3-interface-clock             |   M         x                     ?           E         gpt1_ick                         ti,omap3-interface-clock             |   M         x                      ?           E         per_96m_fck                      fixed-factor-clock           |   (                              ?   
        E   
      per_48m_fck                      fixed-factor-clock           |   /                              ?   N        E   N      uart3_fck                        ti,wait-gate-clock           |   N         x                      ?           E         gpt2_gate_fck                        ti,composite-gate-clock          |                       x           ?   O        E   O      gpt2_mux_fck                         ti,composite-mux-clock           |   ?            x  @        ?   P        E   P      gpt2_fck                         ti,composite-clock           |   O   P      gpt3_gate_fck                        ti,composite-gate-clock          |                       x           ?   Q        E   Q      gpt3_mux_fck                         ti,composite-mux-clock           |   ?                       x  @        ?   R        E   R      gpt3_fck                         ti,composite-clock           |   Q   R      gpt4_gate_fck                        ti,composite-gate-clock          |                       x           ?   S        E   S      gpt4_mux_fck                         ti,composite-mux-clock           |   ?                       x  @        ?   T        E   T      gpt4_fck                         ti,composite-clock           |   S   T      gpt5_gate_fck                        ti,composite-gate-clock          |                       x           ?   U        E   U      gpt5_mux_fck                         ti,composite-mux-clock           |   ?                       x  @        ?   V        E   V      gpt5_fck                         ti,composite-clock           |   U   V      gpt6_gate_fck                        ti,composite-gate-clock          |                       x           ?   W        E   W      gpt6_mux_fck                         ti,composite-mux-clock           |   ?                       x  @        ?   X        E   X      gpt6_fck                         ti,composite-clock           |   W   X      gpt7_gate_fck                        ti,composite-gate-clock          |                       x           ?   Y        E   Y      gpt7_mux_fck                         ti,composite-mux-clock           |   ?                       x  @        ?   Z        E   Z      gpt7_fck                         ti,composite-clock           |   Y   Z      gpt8_gate_fck                        ti,composite-gate-clock          |              	         x           ?   [        E   [      gpt8_mux_fck                         ti,composite-mux-clock           |   ?                       x  @        ?   \        E   \      gpt8_fck                         ti,composite-clock           |   [   \      gpt9_gate_fck                        ti,composite-gate-clock          |              
         x           ?   ]        E   ]      gpt9_mux_fck                         ti,composite-mux-clock           |   ?                       x  @        ?   ^        E   ^      gpt9_fck                         ti,composite-clock           |   ]   ^      per_32k_alwon_fck                        fixed-factor-clock           |   ?                              ?   _        E   _      gpio6_dbck                       ti,gate-clock            |   _         x                      ?           E         gpio5_dbck                       ti,gate-clock            |   _         x                      ?           E         gpio4_dbck                       ti,gate-clock            |   _         x                      ?           E         gpio3_dbck                       ti,gate-clock            |   _         x                      ?           E         gpio2_dbck                       ti,gate-clock            |   _         x                      ?           E         wdt3_fck                         ti,wait-gate-clock           |   _         x                      ?           E         per_l4_ick                       fixed-factor-clock           |   >                              ?   `        E   `      gpio6_ick                        ti,omap3-interface-clock             |   `         x                     ?           E         gpio5_ick                        ti,omap3-interface-clock             |   `         x                     ?           E         gpio4_ick                        ti,omap3-interface-clock             |   `         x                     ?           E         gpio3_ick                        ti,omap3-interface-clock             |   `         x                     ?           E         gpio2_ick                        ti,omap3-interface-clock             |   `         x                     ?           E         wdt3_ick                         ti,omap3-interface-clock             |   `         x                     ?           E         uart3_ick                        ti,omap3-interface-clock             |   `         x                     ?           E         uart4_ick                        ti,omap3-interface-clock             |   `         x                     ?           E         gpt9_ick                         ti,omap3-interface-clock             |   `         x             
        ?           E         gpt8_ick                         ti,omap3-interface-clock             |   `         x             	        ?           E         gpt7_ick                         ti,omap3-interface-clock             |   `         x                     ?           E         gpt6_ick                         ti,omap3-interface-clock             |   `         x                     ?           E         gpt5_ick                         ti,omap3-interface-clock             |   `         x                     ?           E         gpt4_ick                         ti,omap3-interface-clock             |   `         x                     ?           E         gpt3_ick                         ti,omap3-interface-clock             |   `         x                     ?           E         gpt2_ick                         ti,omap3-interface-clock             |   `         x                     ?           E         mcbsp2_ick                       ti,omap3-interface-clock             |   `         x                      ?           E         mcbsp3_ick                       ti,omap3-interface-clock             |   `         x                     ?           E         mcbsp4_ick                       ti,omap3-interface-clock             |   `         x                     ?           E         mcbsp2_gate_fck                      ti,composite-gate-clock          |                        x           ?           E         mcbsp3_gate_fck                      ti,composite-gate-clock          |                       x           ?           E         mcbsp4_gate_fck                      ti,composite-gate-clock          |                       x           ?           E         emu_src_mux_ck                       ti,mux-clock             |      a   b   c         x  @        ?   d        E   d      emu_src_ck                       ti,clkdm-gate-clock          |   d        ?   e        E   e      pclk_fck                         ti,divider-clock             |   e                               x  @               pclkx2_fck                       ti,divider-clock             |   e                               x  @               atclk_fck                        ti,divider-clock             |   e                               x  @               traceclk_src_fck                         ti,mux-clock             |      a   b   c                    x  @        ?   f        E   f      traceclk_fck                         ti,divider-clock             |   f                               x  @               secure_32k_fck                       fixed-clock                    ?   g        E   g      gpt12_fck                        fixed-factor-clock           |   g                            wdt1_fck                         fixed-factor-clock           |   g                            security_l4_ick2                         fixed-factor-clock           |   >                              ?   h        E   h      aes1_ick                         ti,omap3-interface-clock             |   h                    x  
      rng_ick                      ti,omap3-interface-clock             |   h         x  
                 sha11_ick                        ti,omap3-interface-clock             |   h         x  
                 des1_ick                         ti,omap3-interface-clock             |   h         x  
                  cam_mclk                         ti,gate-clock            |   i                     x            4      cam_ick                   !   ti,omap3-no-wait-interface-clock             |   >         x                      ?           E         csi2_96m_fck                         ti,gate-clock            |            x                      ?           E         security_l3_ick                      fixed-factor-clock           |   =                              ?   j        E   j      pka_ick                      ti,omap3-interface-clock             |   j         x  
                 icr_ick                      ti,omap3-interface-clock             |   I         x  
                 des2_ick                         ti,omap3-interface-clock             |   I         x  
                 mspro_ick                        ti,omap3-interface-clock             |   I         x  
                 mailboxes_ick                        ti,omap3-interface-clock             |   I         x  
                 ssi_l4_ick                       fixed-factor-clock           |   >                              ?   q        E   q      sr1_fck                      ti,wait-gate-clock           |            x                    sr2_fck                      ti,wait-gate-clock           |            x                    sr_l4_ick                        fixed-factor-clock           |   >                            dpll2_fck                        ti,divider-clock             |   %                               x   @                 ?   k        E   k      dpll2_ck                         ti,omap3-dpll-clock          |      k         x      $   @   4         ]         o         w        ?   l        E   l      dpll2_m2_ck                      ti,divider-clock             |   l                    x   D                 ?   m        E   m      iva2_ck                      ti,wait-gate-clock           |   m         x                        ?           E         modem_fck                        ti,omap3-interface-clock             |            x  
                    ?           E         sad2d_ick                        ti,omap3-interface-clock             |   =         x  
                   ?           E         mad2d_ick                        ti,omap3-interface-clock             |   =         x  
                   ?           E         mspro_fck                        ti,wait-gate-clock           |            x  
                  ssi_ssr_gate_fck_3430es2                          ti,composite-no-wait-gate-clock          |                        x  
         ?   n        E   n      ssi_ssr_div_fck_3430es2                      ti,composite-divider-clock           |                       x  
@      $                                        ?   o        E   o      ssi_ssr_fck_3430es2                      ti,composite-clock           |   n   o        ?   p        E   p      ssi_sst_fck_3430es2                      fixed-factor-clock           |   p                              ?           E         hsotgusb_ick_3430es2                      "   ti,omap3-hsotgusb-interface-clock            |   H         x  
                   ?           E         ssi_ick_3430es2                      ti,omap3-ssi-interface-clock             |   q         x  
                    ?           E         usim_gate_fck                        ti,composite-gate-clock          |   D           	         x           ?   |        E   |      sys_d2_ck                        fixed-factor-clock           |                                 ?   s        E   s      omap_96m_d2_fck                      fixed-factor-clock           |   D                              ?   t        E   t      omap_96m_d4_fck                      fixed-factor-clock           |   D                              ?   u        E   u      omap_96m_d8_fck                      fixed-factor-clock           |   D                              ?   v        E   v      omap_96m_d10_fck                         fixed-factor-clock           |   D                      
        ?   w        E   w      dpll5_m2_d4_ck                       fixed-factor-clock           |   r                              ?   x        E   x      dpll5_m2_d8_ck                       fixed-factor-clock           |   r                              ?   y        E   y      dpll5_m2_d16_ck                      fixed-factor-clock           |   r                              ?   z        E   z      dpll5_m2_d20_ck                      fixed-factor-clock           |   r                              ?   {        E   {      usim_mux_fck                         ti,composite-mux-clock        (   |      s   t   u   v   w   x   y   z   {                    x  @                 ?   }        E   }      usim_fck                         ti,composite-clock           |   |   }      usim_ick                         ti,omap3-interface-clock             |   M         x             	        ?           E         dpll5_ck                         ti,omap3-dpll-clock          |               x    $  L  4         ]         o        ?   ~        E   ~      dpll5_m2_ck                      ti,divider-clock             |   ~                    x  P                 ?   r        E   r      sgx_gate_fck                         ti,composite-gate-clock          |   %                    x           ?           E         core_d3_ck                       fixed-factor-clock           |   %                              ?           E         core_d4_ck                       fixed-factor-clock           |   %                              ?           E         core_d6_ck                       fixed-factor-clock           |   %                              ?           E         omap_192m_alwon_fck                      fixed-factor-clock           |   !                              ?           E         core_d2_ck                       fixed-factor-clock           |   %                              ?           E         sgx_mux_fck                      ti,composite-mux-clock            |            )                     x  @        ?           E         sgx_fck                      ti,composite-clock           |            sgx_ick                      ti,wait-gate-clock           |   =         x                      ?           E         cpefuse_fck                      ti,gate-clock            |            x  
                    ?           E         ts_fck                       ti,gate-clock            |   ?         x  
                   ?           E         usbtll_fck                       ti,wait-gate-clock           |   r         x  
                   ?           E         usbtll_ick                       ti,omap3-interface-clock             |   I         x  
                   ?           E         mmchs3_ick                       ti,omap3-interface-clock             |   I         x  
                   ?           E         mmchs3_fck                       ti,wait-gate-clock           |            x  
                    ?           E         dss1_alwon_fck_3430es2                       ti,dss-gate-clock            |                        x            4        ?           E         dss_ick_3430es2                      ti,omap3-dss-interface-clock             |   >         x                      ?           E         usbhost_120m_fck                         ti,gate-clock            |   r         x                      ?           E         usbhost_48m_fck                      ti,dss-gate-clock            |   /         x                       ?           E         usbhost_ick                      ti,omap3-dss-interface-clock             |   >         x                      ?           E         uart4_fck                        ti,wait-gate-clock           |   N         x                      ?           E            clockdomains       core_l3_clkdm            ti,clockdomain           |            dpll3_clkdm          ti,clockdomain           |         dpll1_clkdm          ti,clockdomain           |         per_clkdm            ti,clockdomain        l   |                                                                                       emu_clkdm            ti,clockdomain           |   e      dpll4_clkdm          ti,clockdomain           |         wkup_clkdm           ti,clockdomain        $   |                                 dss_clkdm            ti,clockdomain           |                     core_l4_clkdm            ti,clockdomain           |                                                                                                                     cam_clkdm            ti,clockdomain           |            iva2_clkdm           ti,clockdomain           |         dpll2_clkdm          ti,clockdomain           |   l      d2d_clkdm            ti,clockdomain           |               dpll5_clkdm          ti,clockdomain           |   ~      sgx_clkdm            ti,clockdomain           |         usbhost_clkdm            ti,clockdomain           |                     counter@48320000             ti,omap-counter32k           xH2               counter_32k       interrupt-controller@48200000            ti,omap3-intc                                  xH              ?           E         dma-controller@48056000       "   ti,omap3630-sdma ti,omap3430-sdma            xH`                                                           `        ?           E         gpio@48310000            ti,omap3-gpio            xH1                          gpio1                                                              ?           E         gpio@49050000            ti,omap3-gpio            xI                          gpio2                                                   gpio@49052000            ti,omap3-gpio            xI                          gpio3                                                   gpio@49054000            ti,omap3-gpio            xI@                          gpio4                                                   gpio@49056000            ti,omap3-gpio            xI`                !         gpio5                                                     ?           E         gpio@49058000            ti,omap3-gpio            xI                "         gpio6                                                   serial@4806a000          ti,omap3-uart            xH                   H              1      2        tx rx            uart1           l         default                  serial@4806c000          ti,omap3-uart            xH                  I              3      4        tx rx            uart2           l         default                  serial@49020000          ti,omap3-uart            xI                   J              5      6        tx rx            uart3           l         default                  i2c@48070000             ti,omap3-i2c             xH                 8                            tx rx                                      i2c1            default                     '@   twl@48           x   H                     &            ti,twl4030                                default                  audio            ti,twl4030-audio       codec            rtc          ti,twl4030-rtc                    bci          ti,twl4030-bci              	                    watchdog             ti,twl4030-wdt        regulator-vaux1          ti,twl4030-vaux1          regulator-vaux2          ti,twl4030-vaux2          regulator-vaux3          ti,twl4030-vaux3          regulator-vaux4          ti,twl4030-vaux4          regulator-vdd1           ti,twl4030-vdd1         c 	'        {        regulator-vdac           ti,twl4030-vdac         c w@        { w@      regulator-vio            ti,twl4030-vio        regulator-vintana1           ti,twl4030-vintana1       regulator-vintana2           ti,twl4030-vintana2       regulator-vintdig            ti,twl4030-vintdig        regulator-vmmc1          ti,twl4030-vmmc1            c :        { 0        ?           E         regulator-vmmc2          ti,twl4030-vmmc2            c :        { 0      regulator-vusb1v5            ti,twl4030-vusb1v5          ?           E         regulator-vusb1v8            ti,twl4030-vusb1v8          ?           E         regulator-vusb3v1            ti,twl4030-vusb3v1          ?           E         regulator-vpll1          ti,twl4030-vpll1          regulator-vpll2          ti,twl4030-vpll2            c w@        { w@      regulator-vsim           ti,twl4030-vsim         c w@        { -        ?           E         gpio             ti,twl4030-gpio                                                    $        ?           E         twl4030-usb          ti,twl4030-usb              
           0           >           L           Z           c            ?           E         pwm          ti,twl4030-pwm          n         pwmled           ti,twl4030-pwmled           n         pwrbutton            ti,twl4030-pwrbutton                      keypad           ti,twl4030-keypad                       y                    madc             ti,twl4030-madc                                    i2c@48072000             ti,omap3-i2c             xH                 9                            tx rx                                      i2c2          i2c@48060000             ti,omap3-i2c             xH                 =                            tx rx                                      i2c3            default                  mailbox@48094000             ti,omap3-mailbox             mailbox          xH	@                                                    dsp                                                 spi@48098000             ti,omap2-mcspi           xH	                A                                   mcspi1                   @        #      $      %      &      '      (      )      *         tx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3       spi@4809a000             ti,omap2-mcspi           xH	                B                                   mcspi2                            +      ,      -      .        tx0 rx0 tx1 rx1       spi@480b8000             ti,omap2-mcspi           xH                [                                   mcspi3                                                      tx0 rx0 tx1 rx1       spi@480ba000             ti,omap2-mcspi           xH                0                                   mcspi4                           F      G        tx0 rx0       1w@480b2000          ti,omap3-1w          xH                 :         hdq1w         mmc@4809c000             ti,omap3-hsmmc           xH	                S         mmc1                           =      >        tx rx                      default                               (           8         mmc@480b4000             ti,omap3-hsmmc           xH@                V         mmc2                  /      0        tx rx           default                                  (           8            B      mmc@480ad000             ti,omap3-hsmmc           xH
                ^         mmc3                  M      N        tx rx         	  Pdisabled          mmu@480bd400            W             ti,omap2-iommu           xH                         mmu_isp         d           ?           E         mmu@5d000000            W             ti,omap2-iommu           x]                           mmu_iva       	  Pdisabled          wdt@48314000             ti,omap3-wdt             xH1@          
   wd_timer2         mcbsp@48074000           ti,omap3-mcbsp           xH@            tmpu                ;   <        ~common tx rx                        mcbsp1                               tx rx         	  Pdisabled          mcbsp@49022000           ti,omap3-mcbsp           xI     I            tmpu sidetone                   >   ?           ~common tx rx sidetone                       mcbsp2 mcbsp2_sidetone                !      "        tx rx           Pokay            default                    ?           E         mcbsp@49024000           ti,omap3-mcbsp           xI@    I            tmpu sidetone                   Y   Z           ~common tx rx sidetone                       mcbsp3 mcbsp3_sidetone                              tx rx         	  Pdisabled          mcbsp@49026000           ti,omap3-mcbsp           xI`            tmpu                6   7        ~common tx rx                        mcbsp4                              tx rx         	  Pdisabled          mcbsp@48096000           ti,omap3-mcbsp           xH	`            tmpu                Q   R        ~common tx rx                        mcbsp5                              tx rx         	  Pdisabled          sham@480c3000            ti,omap3-sham            sham             xH0    d            1              E        rx        smartreflex@480cb000             ti,omap3-smartreflex-core            smartreflex_core             xH                      smartreflex@480c9000             ti,omap3-smartreflex-iva             smartreflex_mpu_iva          xH                      timer@48318000           ti,omap3430-timer            xH1                %         timer1                 timer@49032000           ti,omap3430-timer            xI                 &         timer2        timer@49034000           ti,omap3430-timer            xI@                '         timer3        timer@49036000           ti,omap3430-timer            xI`                (         timer4        timer@49038000           ti,omap3430-timer            xI                )         timer5                 timer@4903a000           ti,omap3430-timer            xI                *         timer6                 timer@4903c000           ti,omap3430-timer            xI                +         timer7                 timer@4903e000           ti,omap3430-timer            xI                ,         timer8                          timer@49040000           ti,omap3430-timer            xI                 -         timer9                 timer@48086000           ti,omap3430-timer            xH`                .         timer10                timer@48088000           ti,omap3430-timer            xH                /         timer11                timer@48304000           ti,omap3430-timer            xH0@                _         timer12                         usbhstll@48062000            ti,usbhs-tll             xH                 N         usb_tll_hs        usbhshost@48064000           ti,usbhs-host            xH@             usb_host_hs                                       ohci@48064400            ti,ohci-omap3            xHD             &               L      ehci@48064800            ti,ehci-omap             xHH             &               M         gpmc@6e000000            ti,omap3430-gpmc             gpmc             xn                                                                   nand@0,0            micron,mt29c4g96maz          x                                         $bch8            4            E            S   ,        e   ,        w              "           ,           (           6           @           R           R           (                                        partition@0         %SPL          x             partition@80000         %U-Boot           x            partition@1c0000            %Environment          x (           partition@280000            %Kernel           x 8   0        partition@780000            %Filesystem           x h                usb_otg_hs@480ab000          ti,omap3-musb            xH
                \   ]        ~mc dma           usb_otg_hs          +           6           >           G            V           ^         	  cusb2-phy            ^           m   2      dss@48050000             ti,omap3-dss             xH           	  Pdisabled          	   dss_core             |            fck                                       dispc@48050400           ti,omap3-dispc           xH                      
   dss_dispc            |            fck       encoder@4804fc00             ti,omap3-dsi             xH    H    @H             tproto phy pll                     	  Pdisabled          	   dss_dsi1             |               fck sys_clk       encoder@48050800             ti,omap3-rfbi            xH          	  Pdisabled          	   dss_rfbi             |               fck ick       encoder@48050c00             ti,omap3-venc            xH          	  Pdisabled          	   dss_venc             |               fck tv_dac_clk           ssi-controller@48058000          ti,omap3-ssi             ssi         Pok           xH    H            tsys gdd             G        ~gdd_mpu                                             |   p                ssi_ssr_fck ssi_sst_fck ssi_ick    ssi-port@4805a000            ti,omap3-ssi-port            xH    H            ttx rx            &               C   D      ssi-port@4805b000            ti,omap3-ssi-port            xH    H            ttx rx            &               E   F         serial@49042000          ti,omap3-uart            xI                 P              Q      R        tx rx            uart4           l       regulator-abb-mpu         
   ti,abb-v1           Tabb_mpu_iva         s                          xH0r   H0h           tbase-address int-address                        |                               `   s                     O                     7                                              pinmux@480025a0           ti,omap3-padconf pinctrl-single          xH %   \                                                                         pinmux_leds_core2_pins          +   @           ?           E            isp@480bc000             ti,omap3-isp             xH   H                                   M                              ports                                         sound            ti,omap-twl4030         igep2                    regulator-vdd33          regulator-fixed         Tvdd33                  gpio_leds         
   gpio-leds           default               user0           %omap3:red:user0                           off       user1           %omap3:green:user1                             off       user2           %omap3:red:user1                           off       boot            %omap3:green:boot                              on           lbee1usjyc_pdn           regulator-fixed         Tregulator-lbee1usjyc-pdn            c 2Z        { 2Z              
              '         *        ?           E         lbee1usjyc_reset_n_w             regulator-fixed         Tregulator-lbee1usjyc-reset-n-w          c 2Z        { 2Z                           *        ?           E            	#address-cells #size-cells compatible interrupt-parent model i2c0 i2c1 i2c2 serial0 serial1 serial2 serial3 device_type reg clocks clock-names clock-latency operating-points interrupts ti,hwmods ranges #interrupt-cells interrupt-controller pinctrl-single,register-width pinctrl-single,function-mask pinctrl-single,pins linux,phandle syscon regulator-name regulator-min-microvolt regulator-max-microvolt #clock-cells ti,bit-shift dmas dma-names clock-frequency ti,max-div ti,index-starts-at-one clock-mult clock-div ti,set-bit-to-disable ti,clock-mult ti,clock-div ti,set-rate-parent ti,index-power-of-two ti,low-power-stop ti,lock ti,low-power-bypass ti,dividers #dma-cells dma-channels dma-requests ti,gpio-always-on gpio-controller #gpio-cells interrupts-extended pinctrl-names pinctrl-0 bci3v1-supply ti,use-leds usb1v5-supply usb1v8-supply usb3v1-supply usb_mode #phy-cells #pwm-cells keypad,num-rows keypad,num-columns #io-channel-cells #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx ti,spi-num-cs ti,dual-volt pbias-supply vmmc-supply vmmc_aux-supply bus-width non-removable status #iommu-cells ti,#tlb-entries reg-names interrupt-names ti,buffer-size ti,timer-alwon ti,timer-dsp ti,timer-pwm ti,timer-secure gpmc,num-cs gpmc,num-waitpins linux,mtd-name nand-bus-width gpmc,device-width ti,nand-ecc-opt gpmc,sync-clk-ps gpmc,cs-on-ns gpmc,cs-rd-off-ns gpmc,cs-wr-off-ns gpmc,adv-on-ns gpmc,adv-rd-off-ns gpmc,adv-wr-off-ns gpmc,we-off-ns gpmc,oe-off-ns gpmc,access-ns gpmc,rd-cycle-ns gpmc,wr-cycle-ns gpmc,wr-access-ns gpmc,wr-data-mux-bus-ns label multipoint num-eps ram-bits interface-type usb-phy phys phy-names power #address-cell ti,tranxdone-status-mask ti,settling-time ti,clock-cycles ti,abb_info iommus ti,phy-type ti,model ti,mcbsp regulator-always-on gpios default-state gpio startup-delay-us enable-active-high 