     8  (   (                                                                    (   ti,omap3-beagle-xm ti,omap36xx ti,omap3          &            7TI OMAP3 BeagleBoard xM    chosen        aliases          =/ocp/i2c@48070000            B/ocp/i2c@48072000            G/ocp/i2c@48060000            L/ocp/serial@4806a000             T/ocp/serial@4806c000             \/ocp/serial@49020000             d/ocp/serial@49042000             l/connector@0             u/connector@1          memory           ~memory                        cpus                                 cpu@0            arm,cortex-a8            ~cpu                                   cpu                      s 	' O 5  7                     pmu          arm,cortex-a8-pmu            T                           debugss       soc          ti,omap-infra      mpu          ti,omap3-mpu             mpu       iva       
   ti,iva2.2            iva    dsp          ti,omap3-c64                ocp          ti,omap3-l3-smx simple-bus           h                  	   
                                            l3_main    l4@48000000          ti,omap3-l4-core simple-bus                                       H         scm@2000             ti,omap3-scm simple-bus                                                                   pinmux@30             ti,omap3-padconf pinctrl-single             0  8                                                                   ,          Idefault         W           a           g      pinmux_uart3_pins           o  n     p            a           g         pinmux_hsusb2_pins        0  o                                a           g         pinmux_dss_dpi_pins2            o                                                                                                                                                            a           g         pinmux_twl4030_pins         o    A        a           g            scm_conf@270             syscon simple-bus              p  0                                        p  0        a           g      pbias_regulator          ti,pbias-omap3 ti,pbias-omap                                pbias_mmc_omap2430          pbias_mmc_omap2430           w@         -        a           g            clocks                               mcbsp5_mux_fck                       ti,composite-mux-clock                                        h        a   	        g   	      mcbsp5_fck                       ti,composite-clock                 	      mcbsp1_mux_fck                       ti,composite-mux-clock                                                a           g         mcbsp1_fck                       ti,composite-clock              
         mcbsp2_mux_fck                       ti,composite-mux-clock                                                a           g         mcbsp2_fck                       ti,composite-clock                       mcbsp3_mux_fck                       ti,composite-mux-clock                             h        a           g         mcbsp3_fck                       ti,composite-clock                       mcbsp4_mux_fck                       ti,composite-mux-clock                                        h        a           g         mcbsp4_fck                       ti,composite-clock                             clockdomains          pinmux@a00            ti,omap3-padconf pinctrl-single            
    \                                                                   ,     pinmux_gpio1_pins           o     A        a           g         pinmux_dss_dpi_pins1          0  o   
                                         a           g         pinmux_twl4030_vpins             o                                   a           g                  aes@480c5000             ti,omap3-aes             aes          HP    P                           A      B        tx rx         prm@48306000             ti,omap3-prm             H0`   @                clocks                               virt_16_8m_ck                        fixed-clock          Y         a           g         osc_sys_ck                       ti,mux-clock                                          @        a           g         sys_ck                       ti,divider-clock                                                 p                 a           g         sys_clkout1                      ti,gate-clock                          p                 dpll3_x2_ck                      fixed-factor-clock                      $           /         dpll3_m2x2_ck                        fixed-factor-clock                      $           /           a           g         dpll4_x2_ck                      fixed-factor-clock                      $           /         corex2_fck                       fixed-factor-clock                      $           /           a            g          wkup_l4_ick                      fixed-factor-clock                      $           /           a   O        g   O      corex2_d3_fck                        fixed-factor-clock                       $           /           a           g         corex2_d5_fck                        fixed-factor-clock                       $           /           a           g            clockdomains             cm@48004000          ti,omap3-cm          H @   @    clocks                               dummy_apb_pclk                       fixed-clock                   omap_32k_fck                         fixed-clock                    a   A        g   A      virt_12m_ck                      fixed-clock                   a           g         virt_13m_ck                      fixed-clock          ]@        a           g         virt_19200000_ck                         fixed-clock         $         a           g         virt_26000000_ck                         fixed-clock                 a           g         virt_38_4m_ck                        fixed-clock         I         a           g         dpll4_ck                         ti,omap3-dpll-per-j-type-clock                                  D  0        a           g         dpll4_m2_ck                      ti,divider-clock                           ?           H                 a   !        g   !      dpll4_m2x2_mul_ck                        fixed-factor-clock              !        $           /           a   "        g   "      dpll4_m2x2_ck                        ti,hsdiv-gate-clock             "                                9        a   #        g   #      omap_96m_alwon_fck                       fixed-factor-clock              #        $           /           a   *        g   *      dpll3_ck                         ti,omap3-dpll-core-clock                                    @  0        a           g         dpll3_m3_ck                      ti,divider-clock                                                 @                 a   $        g   $      dpll3_m3x2_mul_ck                        fixed-factor-clock              $        $           /           a   %        g   %      dpll3_m3x2_ck                        ti,hsdiv-gate-clock             %                                9        a   &        g   &      emu_core_alwon_ck                        fixed-factor-clock              &        $           /           a   c        g   c      sys_altclk                       fixed-clock                     a   /        g   /      mcbsp_clks                       fixed-clock                     a           g         dpll3_m2_ck                      ti,divider-clock                                                 @                 a           g         core_ck                      fixed-factor-clock                      $           /           a   '        g   '      dpll1_fck                        ti,divider-clock                '                                 	@                 a   (        g   (      dpll1_ck                         ti,omap3-dpll-clock                (           	  	$  	@  	4        a           g         dpll1_x2_ck                      fixed-factor-clock                      $           /           a   )        g   )      dpll1_x2m2_ck                        ti,divider-clock                )                      	D                 a   =        g   =      cm_96m_fck                       fixed-factor-clock              *        $           /           a   +        g   +      omap_96m_fck                         ti,mux-clock                +                         @        a   F        g   F      dpll4_m3_ck                      ti,divider-clock                                                  @                 a   ,        g   ,      dpll4_m3x2_mul_ck                        fixed-factor-clock              ,        $           /           a   -        g   -      dpll4_m3x2_ck                        ti,hsdiv-gate-clock             -                                9        a   .        g   .      omap_54m_fck                         ti,mux-clock                .   /                      @        a   9        g   9      cm_96m_d2_fck                        fixed-factor-clock              +        $           /           a   0        g   0      omap_48m_fck                         ti,mux-clock                0   /                      @        a   1        g   1      omap_12m_fck                         fixed-factor-clock              1        $           /           a   H        g   H      dpll4_m4_ck                      ti,divider-clock                                       @                 a   2        g   2      dpll4_m4x2_mul_ck                        ti,fixed-factor-clock               2        O           ]            j        a   3        g   3      dpll4_m4x2_ck                        ti,gate-clock               3                                9         j        a           g         dpll4_m5_ck                      ti,divider-clock                           ?           @                 a   4        g   4      dpll4_m5x2_mul_ck                        ti,fixed-factor-clock               4        O           ]            j        a   5        g   5      dpll4_m5x2_ck                        ti,hsdiv-gate-clock             5                                9         j        a   k        g   k      dpll4_m6_ck                      ti,divider-clock                                      ?           @                 a   6        g   6      dpll4_m6x2_mul_ck                        fixed-factor-clock              6        $           /           a   7        g   7      dpll4_m6x2_ck                        ti,hsdiv-gate-clock             7                                9        a   8        g   8      emu_per_alwon_ck                         fixed-factor-clock              8        $           /           a   d        g   d      clkout2_src_gate_ck                       ti,composite-no-wait-gate-clock             '                      p        a   :        g   :      clkout2_src_mux_ck                       ti,composite-mux-clock              '      +   9           p        a   ;        g   ;      clkout2_src_ck                       ti,composite-clock              :   ;        a   <        g   <      sys_clkout2                      ti,divider-clock                <                      @           p         }      mpu_ck                       fixed-factor-clock              =        $           /           a   >        g   >      arm_fck                      ti,divider-clock                >           	$                 emu_mpu_alwon_ck                         fixed-factor-clock              >        $           /           a   e        g   e      l3_ick                       ti,divider-clock                '                      
@                 a   ?        g   ?      l4_ick                       ti,divider-clock                ?                                 
@                 a   @        g   @      rm_ick                       ti,divider-clock                @                                 @               gpt10_gate_fck                       ti,composite-gate-clock                                   
         a   B        g   B      gpt10_mux_fck                        ti,composite-mux-clock              A                         
@        a   C        g   C      gpt10_fck                        ti,composite-clock              B   C      gpt11_gate_fck                       ti,composite-gate-clock                                   
         a   D        g   D      gpt11_mux_fck                        ti,composite-mux-clock              A                         
@        a   E        g   E      gpt11_fck                        ti,composite-clock              D   E      core_96m_fck                         fixed-factor-clock              F        $           /           a           g         mmchs2_fck                       ti,wait-gate-clock                         
                    a           g         mmchs1_fck                       ti,wait-gate-clock                         
                    a           g         i2c3_fck                         ti,wait-gate-clock                         
                    a           g         i2c2_fck                         ti,wait-gate-clock                         
                    a           g         i2c1_fck                         ti,wait-gate-clock                         
                    a           g         mcbsp5_gate_fck                      ti,composite-gate-clock                        
           
         a           g         mcbsp1_gate_fck                      ti,composite-gate-clock                        	           
         a   
        g   
      core_48m_fck                         fixed-factor-clock              1        $           /           a   G        g   G      mcspi4_fck                       ti,wait-gate-clock              G           
                    a           g         mcspi3_fck                       ti,wait-gate-clock              G           
                    a           g         mcspi2_fck                       ti,wait-gate-clock              G           
                    a           g         mcspi1_fck                       ti,wait-gate-clock              G           
                    a           g         uart2_fck                        ti,wait-gate-clock              G           
                    a           g         uart1_fck                        ti,wait-gate-clock              G           
                    a           g         core_12m_fck                         fixed-factor-clock              H        $           /           a   I        g   I      hdq_fck                      ti,wait-gate-clock              I           
                    a           g         core_l3_ick                      fixed-factor-clock              ?        $           /           a   J        g   J      sdrc_ick                         ti,wait-gate-clock              J           
                   a           g         gpmc_fck                         fixed-factor-clock              J        $           /         core_l4_ick                      fixed-factor-clock              @        $           /           a   K        g   K      mmchs2_ick                       ti,omap3-interface-clock                K           
                   a           g         mmchs1_ick                       ti,omap3-interface-clock                K           
                   a           g         hdq_ick                      ti,omap3-interface-clock                K           
                   a           g         mcspi4_ick                       ti,omap3-interface-clock                K           
                   a           g         mcspi3_ick                       ti,omap3-interface-clock                K           
                   a           g         mcspi2_ick                       ti,omap3-interface-clock                K           
                   a           g         mcspi1_ick                       ti,omap3-interface-clock                K           
                   a           g         i2c3_ick                         ti,omap3-interface-clock                K           
                   a           g         i2c2_ick                         ti,omap3-interface-clock                K           
                   a           g         i2c1_ick                         ti,omap3-interface-clock                K           
                   a           g         uart2_ick                        ti,omap3-interface-clock                K           
                   a           g         uart1_ick                        ti,omap3-interface-clock                K           
                   a           g         gpt11_ick                        ti,omap3-interface-clock                K           
                   a           g         gpt10_ick                        ti,omap3-interface-clock                K           
                   a           g         mcbsp5_ick                       ti,omap3-interface-clock                K           
           
        a           g         mcbsp1_ick                       ti,omap3-interface-clock                K           
           	        a           g         omapctrl_ick                         ti,omap3-interface-clock                K           
                   a           g         dss_tv_fck                       ti,gate-clock               9                               a           g         dss_96m_fck                      ti,gate-clock               F                               a           g         dss2_alwon_fck                       ti,gate-clock                                              a           g         dummy_ck                         fixed-clock                   gpt1_gate_fck                        ti,composite-gate-clock                                             a   L        g   L      gpt1_mux_fck                         ti,composite-mux-clock              A              @        a   M        g   M      gpt1_fck                         ti,composite-clock              L   M      aes2_ick                         ti,omap3-interface-clock                K                      
        a           g         wkup_32k_fck                         fixed-factor-clock              A        $           /           a   N        g   N      gpio1_dbck                       ti,gate-clock               N                               a           g         sha12_ick                        ti,omap3-interface-clock                K           
                   a           g         wdt2_fck                         ti,wait-gate-clock              N                               a           g         wdt2_ick                         ti,omap3-interface-clock                O                              a           g         wdt1_ick                         ti,omap3-interface-clock                O                              a           g         gpio1_ick                        ti,omap3-interface-clock                O                              a           g         omap_32ksync_ick                         ti,omap3-interface-clock                O                              a           g         gpt12_ick                        ti,omap3-interface-clock                O                              a           g         gpt1_ick                         ti,omap3-interface-clock                O                               a           g         per_96m_fck                      fixed-factor-clock              *        $           /           a           g         per_48m_fck                      fixed-factor-clock              1        $           /           a   P        g   P      uart3_fck                        ti,wait-gate-clock              P                               a           g         gpt2_gate_fck                        ti,composite-gate-clock                                            a   Q        g   Q      gpt2_mux_fck                         ti,composite-mux-clock              A              @        a   R        g   R      gpt2_fck                         ti,composite-clock              Q   R      gpt3_gate_fck                        ti,composite-gate-clock                                            a   S        g   S      gpt3_mux_fck                         ti,composite-mux-clock              A                         @        a   T        g   T      gpt3_fck                         ti,composite-clock              S   T      gpt4_gate_fck                        ti,composite-gate-clock                                            a   U        g   U      gpt4_mux_fck                         ti,composite-mux-clock              A                         @        a   V        g   V      gpt4_fck                         ti,composite-clock              U   V      gpt5_gate_fck                        ti,composite-gate-clock                                            a   W        g   W      gpt5_mux_fck                         ti,composite-mux-clock              A                         @        a   X        g   X      gpt5_fck                         ti,composite-clock              W   X      gpt6_gate_fck                        ti,composite-gate-clock                                            a   Y        g   Y      gpt6_mux_fck                         ti,composite-mux-clock              A                         @        a   Z        g   Z      gpt6_fck                         ti,composite-clock              Y   Z      gpt7_gate_fck                        ti,composite-gate-clock                                            a   [        g   [      gpt7_mux_fck                         ti,composite-mux-clock              A                         @        a   \        g   \      gpt7_fck                         ti,composite-clock              [   \      gpt8_gate_fck                        ti,composite-gate-clock                        	                    a   ]        g   ]      gpt8_mux_fck                         ti,composite-mux-clock              A                         @        a   ^        g   ^      gpt8_fck                         ti,composite-clock              ]   ^      gpt9_gate_fck                        ti,composite-gate-clock                        
                    a   _        g   _      gpt9_mux_fck                         ti,composite-mux-clock              A                         @        a   `        g   `      gpt9_fck                         ti,composite-clock              _   `      per_32k_alwon_fck                        fixed-factor-clock              A        $           /           a   a        g   a      gpio6_dbck                       ti,gate-clock               a                               a           g         gpio5_dbck                       ti,gate-clock               a                               a           g         gpio4_dbck                       ti,gate-clock               a                               a           g         gpio3_dbck                       ti,gate-clock               a                               a           g         gpio2_dbck                       ti,gate-clock               a                               a           g         wdt3_fck                         ti,wait-gate-clock              a                               a           g         per_l4_ick                       fixed-factor-clock              @        $           /           a   b        g   b      gpio6_ick                        ti,omap3-interface-clock                b                              a           g         gpio5_ick                        ti,omap3-interface-clock                b                              a           g         gpio4_ick                        ti,omap3-interface-clock                b                              a           g         gpio3_ick                        ti,omap3-interface-clock                b                              a           g         gpio2_ick                        ti,omap3-interface-clock                b                              a           g         wdt3_ick                         ti,omap3-interface-clock                b                              a           g         uart3_ick                        ti,omap3-interface-clock                b                              a           g         uart4_ick                        ti,omap3-interface-clock                b                              a           g         gpt9_ick                         ti,omap3-interface-clock                b                      
        a           g         gpt8_ick                         ti,omap3-interface-clock                b                      	        a           g         gpt7_ick                         ti,omap3-interface-clock                b                              a           g         gpt6_ick                         ti,omap3-interface-clock                b                              a           g         gpt5_ick                         ti,omap3-interface-clock                b                              a           g         gpt4_ick                         ti,omap3-interface-clock                b                              a           g         gpt3_ick                         ti,omap3-interface-clock                b                              a           g         gpt2_ick                         ti,omap3-interface-clock                b                              a           g         mcbsp2_ick                       ti,omap3-interface-clock                b                               a           g         mcbsp3_ick                       ti,omap3-interface-clock                b                              a           g         mcbsp4_ick                       ti,omap3-interface-clock                b                              a           g         mcbsp2_gate_fck                      ti,composite-gate-clock                                             a           g         mcbsp3_gate_fck                      ti,composite-gate-clock                                            a           g         mcbsp4_gate_fck                      ti,composite-gate-clock                                            a           g         emu_src_mux_ck                       ti,mux-clock                   c   d   e           @        a   f        g   f      emu_src_ck                       ti,clkdm-gate-clock             f        a   g        g   g      pclk_fck                         ti,divider-clock                g                                 @               pclkx2_fck                       ti,divider-clock                g                                 @               atclk_fck                        ti,divider-clock                g                                 @               traceclk_src_fck                         ti,mux-clock                   c   d   e                      @        a   h        g   h      traceclk_fck                         ti,divider-clock                h                                 @               secure_32k_fck                       fixed-clock                    a   i        g   i      gpt12_fck                        fixed-factor-clock              i        $           /         wdt1_fck                         fixed-factor-clock              i        $           /         security_l4_ick2                         fixed-factor-clock              @        $           /           a   j        g   j      aes1_ick                         ti,omap3-interface-clock                j                      
      rng_ick                      ti,omap3-interface-clock                j           
                 sha11_ick                        ti,omap3-interface-clock                j           
                 des1_ick                         ti,omap3-interface-clock                j           
                  cam_mclk                         ti,gate-clock               k                                 j      cam_ick                   !   ti,omap3-no-wait-interface-clock                @                               a           g         csi2_96m_fck                         ti,gate-clock                                              a           g         security_l3_ick                      fixed-factor-clock              ?        $           /           a   l        g   l      pka_ick                      ti,omap3-interface-clock                l           
                 icr_ick                      ti,omap3-interface-clock                K           
                 des2_ick                         ti,omap3-interface-clock                K           
                 mspro_ick                        ti,omap3-interface-clock                K           
                 mailboxes_ick                        ti,omap3-interface-clock                K           
                 ssi_l4_ick                       fixed-factor-clock              @        $           /           a   s        g   s      sr1_fck                      ti,wait-gate-clock                                           sr2_fck                      ti,wait-gate-clock                                           sr_l4_ick                        fixed-factor-clock              @        $           /         dpll2_fck                        ti,divider-clock                '                                  @                 a   m        g   m      dpll2_ck                         ti,omap3-dpll-clock                m               $   @   4                                   a   n        g   n      dpll2_m2_ck                      ti,divider-clock                n                       D                 a   o        g   o      iva2_ck                      ti,wait-gate-clock              o                                 a           g         modem_fck                        ti,omap3-interface-clock                           
                    a           g         sad2d_ick                        ti,omap3-interface-clock                ?           
                   a           g         mad2d_ick                        ti,omap3-interface-clock                ?           
                   a           g         mspro_fck                        ti,wait-gate-clock                         
                  ssi_ssr_gate_fck_3430es2                          ti,composite-no-wait-gate-clock                                     
         a   p        g   p      ssi_ssr_div_fck_3430es2                      ti,composite-divider-clock                                     
@      $                                        a   q        g   q      ssi_ssr_fck_3430es2                      ti,composite-clock              p   q        a   r        g   r      ssi_sst_fck_3430es2                      fixed-factor-clock              r        $           /           a           g         hsotgusb_ick_3430es2                      "   ti,omap3-hsotgusb-interface-clock               J           
                   a           g         ssi_ick_3430es2                      ti,omap3-ssi-interface-clock                s           
                    a           g         usim_gate_fck                        ti,composite-gate-clock             F           	                    a   ~        g   ~      sys_d2_ck                        fixed-factor-clock                      $           /           a   u        g   u      omap_96m_d2_fck                      fixed-factor-clock              F        $           /           a   v        g   v      omap_96m_d4_fck                      fixed-factor-clock              F        $           /           a   w        g   w      omap_96m_d8_fck                      fixed-factor-clock              F        $           /           a   x        g   x      omap_96m_d10_fck                         fixed-factor-clock              F        $           /   
        a   y        g   y      dpll5_m2_d4_ck                       fixed-factor-clock              t        $           /           a   z        g   z      dpll5_m2_d8_ck                       fixed-factor-clock              t        $           /           a   {        g   {      dpll5_m2_d16_ck                      fixed-factor-clock              t        $           /           a   |        g   |      dpll5_m2_d20_ck                      fixed-factor-clock              t        $           /           a   }        g   }      usim_mux_fck                         ti,composite-mux-clock        (         u   v   w   x   y   z   {   |   }                      @                 a           g         usim_fck                         ti,composite-clock              ~         usim_ick                         ti,omap3-interface-clock                O                      	        a           g         dpll5_ck                         ti,omap3-dpll-clock                             $  L  4                          a           g         dpll5_m2_ck                      ti,divider-clock                                      P                 a   t        g   t      sgx_gate_fck                         ti,composite-gate-clock             '                               a           g         core_d3_ck                       fixed-factor-clock              '        $           /           a           g         core_d4_ck                       fixed-factor-clock              '        $           /           a           g         core_d6_ck                       fixed-factor-clock              '        $           /           a           g         omap_192m_alwon_fck                      fixed-factor-clock              #        $           /           a           g         core_d2_ck                       fixed-factor-clock              '        $           /           a           g         sgx_mux_fck                      ti,composite-mux-clock                        +                       @        a           g         sgx_fck                      ti,composite-clock                       sgx_ick                      ti,wait-gate-clock              ?                               a           g         cpefuse_fck                      ti,gate-clock                          
                    a           g         ts_fck                       ti,gate-clock               A           
                   a           g         usbtll_fck                       ti,wait-gate-clock              t           
                   a           g         usbtll_ick                       ti,omap3-interface-clock                K           
                   a           g         mmchs3_ick                       ti,omap3-interface-clock                K           
                   a           g         mmchs3_fck                       ti,wait-gate-clock                         
                    a           g         dss1_alwon_fck_3430es2                       ti,dss-gate-clock                                                j        a           g         dss_ick_3430es2                      ti,omap3-dss-interface-clock                @                               a           g         usbhost_120m_fck                         ti,gate-clock               t                               a           g         usbhost_48m_fck                      ti,dss-gate-clock               1                                a           g         usbhost_ick                      ti,omap3-dss-interface-clock                @                               a           g         uart4_fck                        ti,wait-gate-clock              P                               a           g            clockdomains       core_l3_clkdm            ti,clockdomain                       dpll3_clkdm          ti,clockdomain                    dpll1_clkdm          ti,clockdomain                    per_clkdm            ti,clockdomain        l                                                                                          emu_clkdm            ti,clockdomain              g      dpll4_clkdm          ti,clockdomain                    wkup_clkdm           ti,clockdomain        $                                    dss_clkdm            ti,clockdomain                                core_l4_clkdm            ti,clockdomain                                                                                                                                cam_clkdm            ti,clockdomain                       iva2_clkdm           ti,clockdomain                    dpll2_clkdm          ti,clockdomain              n      d2d_clkdm            ti,clockdomain                          dpll5_clkdm          ti,clockdomain                    sgx_clkdm            ti,clockdomain                    usbhost_clkdm            ti,clockdomain                                counter@48320000             ti,omap-counter32k           H2               counter_32k       interrupt-controller@48200000            ti,omap3-intc                                  H              a           g         dma-controller@48056000       "   ti,omap3630-sdma ti,omap3430-sdma            H`                                                           `        a           g         gpio@48310000            ti,omap3-gpio            H1                          gpio1                                                              Idefault         W           a           g         gpio@49050000            ti,omap3-gpio            I                          gpio2                                                   gpio@49052000            ti,omap3-gpio            I                          gpio3                                                   gpio@49054000            ti,omap3-gpio            I@                          gpio4                                                   gpio@49056000            ti,omap3-gpio            I`                !         gpio5                                                     a           g         gpio@49058000            ti,omap3-gpio            I                "         gpio6                                                   serial@4806a000          ti,omap3-uart            H                    H              1      2        tx rx            uart1           l       serial@4806c000          ti,omap3-uart            H                   I              3      4        tx rx            uart2           l       serial@49020000          ti,omap3-uart            I                    J     n              5      6        tx rx            uart3           l         Idefault         W         i2c@48070000             ti,omap3-i2c             H                 8                            tx rx                                      i2c1             '@   twl@48              H                     &            ti,twl4030                                Idefault         W         audio            ti,twl4030-audio       codec            power         >   ti,twl4030-power-beagleboard-xm ti,twl4030-power-idle-osc-off            4      rtc          ti,twl4030-rtc                    bci          ti,twl4030-bci              	           D         watchdog             ti,twl4030-wdt        regulator-vaux1          ti,twl4030-vaux1          regulator-vaux2          ti,twl4030-vaux2            usb_1v8          w@         w@         R      regulator-vaux3          ti,twl4030-vaux3          regulator-vaux4          ti,twl4030-vaux4          regulator-vdd1           ti,twl4030-vdd1          	'                  a           g         regulator-vdac           ti,twl4030-vdac          w@         w@        a           g         regulator-vio            ti,twl4030-vio        regulator-vintana1           ti,twl4030-vintana1       regulator-vintana2           ti,twl4030-vintana2       regulator-vintdig            ti,twl4030-vintdig        regulator-vmmc1          ti,twl4030-vmmc1             :         0        a           g         regulator-vmmc2          ti,twl4030-vmmc2             :         0      regulator-vusb1v5            ti,twl4030-vusb1v5          a           g         regulator-vusb1v8            ti,twl4030-vusb1v8          a           g         regulator-vusb3v1            ti,twl4030-vusb3v1          a           g         regulator-vpll1          ti,twl4030-vpll1          regulator-vpll2          ti,twl4030-vpll2             w@         w@      regulator-vsim           ti,twl4030-vsim          w@         -        a           g         gpio             ti,twl4030-gpio                                                    f        r           }         a           g         twl4030-usb          ti,twl4030-usb              
                                                                   a           g         pwm          ti,twl4030-pwm                   pwmled           ti,twl4030-pwmled                      a           g         pwrbutton            ti,twl4030-pwrbutton                      keypad           ti,twl4030-keypad                                           madc             ti,twl4030-madc                                    i2c@48072000             ti,omap3-i2c             H                 9                            tx rx                                      i2c2                   i2c@48060000             ti,omap3-i2c             H                 =                            tx rx                                      i2c3                     a          g        mailbox@48094000             ti,omap3-mailbox             mailbox          H	@                                              &      dsp         8                    C                    spi@48098000             ti,omap2-mcspi           H	                A                                   mcspi1          N         @        #      $      %      &      '      (      )      *         tx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3       spi@4809a000             ti,omap2-mcspi           H	                B                                   mcspi2          N                  +      ,      -      .        tx0 rx0 tx1 rx1       spi@480b8000             ti,omap2-mcspi           H                [                                   mcspi3          N                                            tx0 rx0 tx1 rx1       spi@480ba000             ti,omap2-mcspi           H                0                                   mcspi4          N                 F      G        tx0 rx0       1w@480b2000          ti,omap3-1w          H                 :         hdq1w         mmc@4809c000             ti,omap3-hsmmc           H	                S         mmc1             \              =      >        tx rx           i           v                               mmc@480b4000             ti,omap3-hsmmc           H@                V         mmc2                  /      0        tx rx         	  disabled          mmc@480ad000             ti,omap3-hsmmc           H
                ^         mmc3                  M      N        tx rx         	  disabled          mmu@480bd400                         ti,omap2-iommu           H                         mmu_isp                    a           g         mmu@5d000000                         ti,omap2-iommu           ]                           mmu_iva       	  disabled          wdt@48314000             ti,omap3-wdt             H1@          
   wd_timer2         mcbsp@48074000           ti,omap3-mcbsp           H@            mpu                ;   <        common tx rx                        mcbsp1                               tx rx         	  disabled          mcbsp@49022000           ti,omap3-mcbsp           I     I            mpu sidetone                   >   ?           common tx rx sidetone                       mcbsp2 mcbsp2_sidetone                !      "        tx rx           okay            a           g         mcbsp@49024000           ti,omap3-mcbsp           I@    I            mpu sidetone                   Y   Z           common tx rx sidetone                       mcbsp3 mcbsp3_sidetone                              tx rx         	  disabled          mcbsp@49026000           ti,omap3-mcbsp           I`            mpu                6   7        common tx rx                        mcbsp4                              tx rx         	  disabled          mcbsp@48096000           ti,omap3-mcbsp           H	`            mpu                Q   R        common tx rx                        mcbsp5                              tx rx         	  disabled          sham@480c3000            ti,omap3-sham            sham             H0    d            1              E        rx        smartreflex@480cb000             ti,omap3-smartreflex-core            smartreflex_core             H                      smartreflex@480c9000             ti,omap3-smartreflex-iva             smartreflex_mpu_iva          H                      timer@48318000           ti,omap3430-timer            H1                %         timer1                 timer@49032000           ti,omap3430-timer            I                 &         timer2        timer@49034000           ti,omap3430-timer            I@                '         timer3        timer@49036000           ti,omap3430-timer            I`                (         timer4        timer@49038000           ti,omap3430-timer            I                )         timer5                 timer@4903a000           ti,omap3430-timer            I                *         timer6                 timer@4903c000           ti,omap3430-timer            I                +         timer7                 timer@4903e000           ti,omap3430-timer            I                ,         timer8                          timer@49040000           ti,omap3430-timer            I                 -         timer9                 timer@48086000           ti,omap3430-timer            H`                .         timer10                timer@48088000           ti,omap3430-timer            H                /         timer11                timer@48304000           ti,omap3430-timer            H0@                _         timer12                         usbhstll@48062000            ti,usbhs-tll             H                 N         usb_tll_hs        usbhshost@48064000           ti,usbhs-host            H@             usb_host_hs                                          	  "ehci-phy       ohci@48064400            ti,ohci-omap3            HD             &               L      ehci@48064800            ti,ehci-omap             HH             &               M        -                gpmc@6e000000            ti,omap3430-gpmc             gpmc             n                         2           >                                  usb_otg_hs@480ab000          ti,omap3-musb            H
                \   ]        mc dma           usb_otg_hs          P           [           c           l            {           -         	  usb2-phy                          2      dss@48050000             ti,omap3-dss             H             ok        	   dss_core                         fck                                            Idefault         W         dispc@48050400           ti,omap3-dispc           H                      
   dss_dispc                        fck       encoder@4804fc00             ti,omap3-dsi             H    H    @H             proto phy pll                     	  disabled          	   dss_dsi1                            fck sys_clk       encoder@48050800             ti,omap3-rfbi            H          	  disabled          	   dss_rfbi                            fck ick       encoder@48050c00             ti,omap3-venc            H            ok        	   dss_venc                            fck tv_dac_clk                port       endpoint                                  a          g              port       endpoint                                  a          g              ssi-controller@48058000          ti,omap3-ssi             ssi         ok           H    H            sys gdd             G        gdd_mpu                                                r                ssi_ssr_fck ssi_sst_fck ssi_ick    ssi-port@4805a000            ti,omap3-ssi-port            H    H            tx rx            &               C   D      ssi-port@4805b000            ti,omap3-ssi-port            H    H            tx rx            &               E   F         serial@49042000          ti,omap3-uart            I                 P              Q      R        tx rx            uart4           l       regulator-abb-mpu         
   ti,abb-v1           abb_mpu_iva                                   H0r   H0h           base-address int-address                                                       `   s                     O                     7                                              pinmux@480025a0           ti,omap3-padconf pinctrl-single          H %   \                                                                   ,          Idefault         W      pinmux_hsusb2_2_pins          0  o   P      R      T     V     X     Z          a           g            isp@480bc000             ti,omap3-isp             H   H                                                !                 ports                                         leds          
   gpio-leds      heartbeat           -beagleboard::usr0           3                
  9heartbeat         mmc         -beagleboard::usr1           3                  9mmc0             pwmleds       	   pwm-leds       pmu_stat            -beagleboard::pmu_stat           O       w5        T            sound            ti,omap-twl4030         comap3beagle         l         gpio_keys         
   gpio-keys      user            -user            3                  u                    hsusb2_power_reg             regulator-fixed         hsusb2_vbus          2Z         2Z                           p        a           g         hsusb2_phy           usb-nop-xceiv                                       a           g         encoder@0         
   ti,tfp410                       ports                                port@0                  endpoint@0                    a           g            port@1                 endpoint@0                    a          g                 connector@0          dvi-connector           -dvi                       port       endpoint                      a          g              connector@1          svideo-connector            -tv     port       endpoint                      a           g               etb@5401b000          "   arm,coresight-etb10 arm,primecell            T                g      	   apb_pclk       port       endpoint                               a          g              etm@54010000          "   arm,coresight-etm3x arm,primecell            T                 g      	   apb_pclk       port       endpoint                      a          g                 	#address-cells #size-cells compatible interrupt-parent model i2c0 i2c1 i2c2 serial0 serial1 serial2 serial3 display0 display1 device_type reg clocks clock-names clock-latency operating-points cpu0-supply interrupts ti,hwmods ranges #interrupt-cells interrupt-controller pinctrl-single,register-width pinctrl-single,function-mask pinctrl-names pinctrl-0 linux,phandle pinctrl-single,pins syscon regulator-name regulator-min-microvolt regulator-max-microvolt #clock-cells ti,bit-shift dmas dma-names clock-frequency ti,max-div ti,index-starts-at-one clock-mult clock-div ti,set-bit-to-disable ti,clock-mult ti,clock-div ti,set-rate-parent ti,index-power-of-two ti,low-power-stop ti,lock ti,low-power-bypass ti,dividers #dma-cells dma-channels dma-requests ti,gpio-always-on gpio-controller #gpio-cells interrupts-extended ti,use_poweroff bci3v1-supply regulator-always-on ti,use-leds ti,pullups ti,pulldowns usb1v5-supply usb1v8-supply usb3v1-supply usb_mode #phy-cells #pwm-cells keypad,num-rows keypad,num-columns #io-channel-cells #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx ti,spi-num-cs ti,dual-volt pbias-supply vmmc-supply vmmc_aux-supply bus-width status #iommu-cells ti,#tlb-entries reg-names interrupt-names ti,buffer-size ti,timer-alwon ti,timer-dsp ti,timer-pwm ti,timer-secure port2-mode phys gpmc,num-cs gpmc,num-waitpins multipoint num-eps ram-bits interface-type usb-phy phy-names power vdda-supply remote-endpoint ti,channels data-lines #address-cell ti,tranxdone-status-mask ti,settling-time ti,clock-cycles ti,abb_info iommus ti,phy-type label gpios linux,default-trigger pwms max-brightness ti,model ti,mcbsp linux,code gpio-key,wakeup gpio startup-delay-us reset-gpios vcc-supply powerdown-gpios digital ddc-i2c-bus slave-mode 