    8  ,   (            
d                                                        $   ti,omap3-gta04 ti,omap36xx ti,omap3          &            7Goldelico GTA04A3      chosen        aliases          =/ocp/i2c@48070000            B/ocp/i2c@48072000            G/ocp/i2c@48060000            L/ocp/serial@4806a000             T/ocp/serial@4806c000             \/ocp/serial@49020000             d/ocp/serial@49042000             l/spi_lcd/td028ttec1@0         memory           umemory                        cpus                                 cpu@0            arm,cortex-a8            ucpu                                   cpu                      s 	' O 5  7                     pmu          arm,cortex-a8-pmu            T                           debugss       soc          ti,omap-infra      mpu          ti,omap3-mpu             mpu       iva       
   ti,iva2.2            iva    dsp          ti,omap3-c64                ocp          ti,omap3-l3-smx simple-bus           h                  	   
                                            l3_main    l4@48000000          ti,omap3-l4-core simple-bus                                       H         scm@2000             ti,omap3-scm simple-bus                                                                   pinmux@30             ti,omap3-padconf pinctrl-single             0  8                                                                   #          @default         N      pinmux_hsusb2_pins        0  X                                l           r         pinmux_uart1_pins           X  R     L            l           r         pinmux_uart2_pins           X  J     H            l           r         pinmux_uart3_pins           X  n     p            l           r         pinmux_mmc1_pins          0  X                                l           r         pinmux_dss_dpi_pins         X                                                                                                                                                                                                            l           r         hdq_pins            X            l           r         pinmux_twl4030_pins         X    A        l           r            scm_conf@270             syscon simple-bus              p  0                                        p  0        l           r      pbias_regulator          ti,pbias-omap3 ti,pbias-omap                          z      pbias_mmc_omap2430          pbias_mmc_omap2430           w@         -        l           r            clocks                               mcbsp5_mux_fck                       ti,composite-mux-clock                                        h        l   	        r   	      mcbsp5_fck                       ti,composite-clock                 	      mcbsp1_mux_fck                       ti,composite-mux-clock                                                l           r         mcbsp1_fck                       ti,composite-clock              
         mcbsp2_mux_fck                       ti,composite-mux-clock                                                l           r         mcbsp2_fck                       ti,composite-clock                       mcbsp3_mux_fck                       ti,composite-mux-clock                             h        l           r         mcbsp3_fck                       ti,composite-clock                       mcbsp4_mux_fck                       ti,composite-mux-clock                                        h        l           r         mcbsp4_fck                       ti,composite-clock                             clockdomains          pinmux@a00            ti,omap3-padconf pinctrl-single            
    \                                                                   #     pinmux_twl4030_vpins             X                                   l           r                  aes@480c5000             ti,omap3-aes             aes          HP    P                           A      B        tx rx         prm@48306000             ti,omap3-prm             H0`   @                clocks                               virt_16_8m_ck                        fixed-clock          Y         l           r         osc_sys_ck                       ti,mux-clock                                          @        l           r         sys_ck                       ti,divider-clock                                                 p                 l           r         sys_clkout1                      ti,gate-clock                          p                 dpll3_x2_ck                      fixed-factor-clock                                 &         dpll3_m2x2_ck                        fixed-factor-clock                                 &           l           r         dpll4_x2_ck                      fixed-factor-clock                                 &         corex2_fck                       fixed-factor-clock                                 &           l            r          wkup_l4_ick                      fixed-factor-clock                                 &           l   O        r   O      corex2_d3_fck                        fixed-factor-clock                                  &           l           r         corex2_d5_fck                        fixed-factor-clock                                  &           l           r            clockdomains             cm@48004000          ti,omap3-cm          H @   @    clocks                               dummy_apb_pclk                       fixed-clock                   omap_32k_fck                         fixed-clock                    l   A        r   A      virt_12m_ck                      fixed-clock                   l           r         virt_13m_ck                      fixed-clock          ]@        l           r         virt_19200000_ck                         fixed-clock         $         l           r         virt_26000000_ck                         fixed-clock                 l           r         virt_38_4m_ck                        fixed-clock         I         l           r         dpll4_ck                         ti,omap3-dpll-per-j-type-clock                                  D  0        l           r         dpll4_m2_ck                      ti,divider-clock                           ?           H                 l   !        r   !      dpll4_m2x2_mul_ck                        fixed-factor-clock              !                   &           l   "        r   "      dpll4_m2x2_ck                        ti,hsdiv-gate-clock             "                                0        l   #        r   #      omap_96m_alwon_fck                       fixed-factor-clock              #                   &           l   *        r   *      dpll3_ck                         ti,omap3-dpll-core-clock                                    @  0        l           r         dpll3_m3_ck                      ti,divider-clock                                                 @                 l   $        r   $      dpll3_m3x2_mul_ck                        fixed-factor-clock              $                   &           l   %        r   %      dpll3_m3x2_ck                        ti,hsdiv-gate-clock             %                                0        l   &        r   &      emu_core_alwon_ck                        fixed-factor-clock              &                   &           l   c        r   c      sys_altclk                       fixed-clock                     l   /        r   /      mcbsp_clks                       fixed-clock                     l           r         dpll3_m2_ck                      ti,divider-clock                                                 @                 l           r         core_ck                      fixed-factor-clock                                 &           l   '        r   '      dpll1_fck                        ti,divider-clock                '                                 	@                 l   (        r   (      dpll1_ck                         ti,omap3-dpll-clock                (           	  	$  	@  	4        l           r         dpll1_x2_ck                      fixed-factor-clock                                 &           l   )        r   )      dpll1_x2m2_ck                        ti,divider-clock                )                      	D                 l   =        r   =      cm_96m_fck                       fixed-factor-clock              *                   &           l   +        r   +      omap_96m_fck                         ti,mux-clock                +                         @        l   F        r   F      dpll4_m3_ck                      ti,divider-clock                                                  @                 l   ,        r   ,      dpll4_m3x2_mul_ck                        fixed-factor-clock              ,                   &           l   -        r   -      dpll4_m3x2_ck                        ti,hsdiv-gate-clock             -                                0        l   .        r   .      omap_54m_fck                         ti,mux-clock                .   /                      @        l   9        r   9      cm_96m_d2_fck                        fixed-factor-clock              +                   &           l   0        r   0      omap_48m_fck                         ti,mux-clock                0   /                      @        l   1        r   1      omap_12m_fck                         fixed-factor-clock              1                   &           l   H        r   H      dpll4_m4_ck                      ti,divider-clock                                       @                 l   2        r   2      dpll4_m4x2_mul_ck                        ti,fixed-factor-clock               2        F           T            a        l   3        r   3      dpll4_m4x2_ck                        ti,gate-clock               3                                0         a        l           r         dpll4_m5_ck                      ti,divider-clock                           ?           @                 l   4        r   4      dpll4_m5x2_mul_ck                        ti,fixed-factor-clock               4        F           T            a        l   5        r   5      dpll4_m5x2_ck                        ti,hsdiv-gate-clock             5                                0         a        l   k        r   k      dpll4_m6_ck                      ti,divider-clock                                      ?           @                 l   6        r   6      dpll4_m6x2_mul_ck                        fixed-factor-clock              6                   &           l   7        r   7      dpll4_m6x2_ck                        ti,hsdiv-gate-clock             7                                0        l   8        r   8      emu_per_alwon_ck                         fixed-factor-clock              8                   &           l   d        r   d      clkout2_src_gate_ck                       ti,composite-no-wait-gate-clock             '                      p        l   :        r   :      clkout2_src_mux_ck                       ti,composite-mux-clock              '      +   9           p        l   ;        r   ;      clkout2_src_ck                       ti,composite-clock              :   ;        l   <        r   <      sys_clkout2                      ti,divider-clock                <                      @           p         t      mpu_ck                       fixed-factor-clock              =                   &           l   >        r   >      arm_fck                      ti,divider-clock                >           	$                 emu_mpu_alwon_ck                         fixed-factor-clock              >                   &           l   e        r   e      l3_ick                       ti,divider-clock                '                      
@                 l   ?        r   ?      l4_ick                       ti,divider-clock                ?                                 
@                 l   @        r   @      rm_ick                       ti,divider-clock                @                                 @               gpt10_gate_fck                       ti,composite-gate-clock                                   
         l   B        r   B      gpt10_mux_fck                        ti,composite-mux-clock              A                         
@        l   C        r   C      gpt10_fck                        ti,composite-clock              B   C      gpt11_gate_fck                       ti,composite-gate-clock                                   
         l   D        r   D      gpt11_mux_fck                        ti,composite-mux-clock              A                         
@        l   E        r   E      gpt11_fck                        ti,composite-clock              D   E      core_96m_fck                         fixed-factor-clock              F                   &           l           r         mmchs2_fck                       ti,wait-gate-clock                         
                    l           r         mmchs1_fck                       ti,wait-gate-clock                         
                    l           r         i2c3_fck                         ti,wait-gate-clock                         
                    l           r         i2c2_fck                         ti,wait-gate-clock                         
                    l           r         i2c1_fck                         ti,wait-gate-clock                         
                    l           r         mcbsp5_gate_fck                      ti,composite-gate-clock                        
           
         l           r         mcbsp1_gate_fck                      ti,composite-gate-clock                        	           
         l   
        r   
      core_48m_fck                         fixed-factor-clock              1                   &           l   G        r   G      mcspi4_fck                       ti,wait-gate-clock              G           
                    l           r         mcspi3_fck                       ti,wait-gate-clock              G           
                    l           r         mcspi2_fck                       ti,wait-gate-clock              G           
                    l           r         mcspi1_fck                       ti,wait-gate-clock              G           
                    l           r         uart2_fck                        ti,wait-gate-clock              G           
                    l           r         uart1_fck                        ti,wait-gate-clock              G           
                    l           r         core_12m_fck                         fixed-factor-clock              H                   &           l   I        r   I      hdq_fck                      ti,wait-gate-clock              I           
                    l           r         core_l3_ick                      fixed-factor-clock              ?                   &           l   J        r   J      sdrc_ick                         ti,wait-gate-clock              J           
                   l           r         gpmc_fck                         fixed-factor-clock              J                   &         core_l4_ick                      fixed-factor-clock              @                   &           l   K        r   K      mmchs2_ick                       ti,omap3-interface-clock                K           
                   l           r         mmchs1_ick                       ti,omap3-interface-clock                K           
                   l           r         hdq_ick                      ti,omap3-interface-clock                K           
                   l           r         mcspi4_ick                       ti,omap3-interface-clock                K           
                   l           r         mcspi3_ick                       ti,omap3-interface-clock                K           
                   l           r         mcspi2_ick                       ti,omap3-interface-clock                K           
                   l           r         mcspi1_ick                       ti,omap3-interface-clock                K           
                   l           r         i2c3_ick                         ti,omap3-interface-clock                K           
                   l           r         i2c2_ick                         ti,omap3-interface-clock                K           
                   l           r         i2c1_ick                         ti,omap3-interface-clock                K           
                   l           r         uart2_ick                        ti,omap3-interface-clock                K           
                   l           r         uart1_ick                        ti,omap3-interface-clock                K           
                   l           r         gpt11_ick                        ti,omap3-interface-clock                K           
                   l           r         gpt10_ick                        ti,omap3-interface-clock                K           
                   l           r         mcbsp5_ick                       ti,omap3-interface-clock                K           
           
        l           r         mcbsp1_ick                       ti,omap3-interface-clock                K           
           	        l           r         omapctrl_ick                         ti,omap3-interface-clock                K           
                   l           r         dss_tv_fck                       ti,gate-clock               9                               l           r         dss_96m_fck                      ti,gate-clock               F                               l           r         dss2_alwon_fck                       ti,gate-clock                                              l           r         dummy_ck                         fixed-clock                   gpt1_gate_fck                        ti,composite-gate-clock                                             l   L        r   L      gpt1_mux_fck                         ti,composite-mux-clock              A              @        l   M        r   M      gpt1_fck                         ti,composite-clock              L   M      aes2_ick                         ti,omap3-interface-clock                K                      
        l           r         wkup_32k_fck                         fixed-factor-clock              A                   &           l   N        r   N      gpio1_dbck                       ti,gate-clock               N                               l           r         sha12_ick                        ti,omap3-interface-clock                K           
                   l           r         wdt2_fck                         ti,wait-gate-clock              N                               l           r         wdt2_ick                         ti,omap3-interface-clock                O                              l           r         wdt1_ick                         ti,omap3-interface-clock                O                              l           r         gpio1_ick                        ti,omap3-interface-clock                O                              l           r         omap_32ksync_ick                         ti,omap3-interface-clock                O                              l           r         gpt12_ick                        ti,omap3-interface-clock                O                              l           r         gpt1_ick                         ti,omap3-interface-clock                O                               l           r         per_96m_fck                      fixed-factor-clock              *                   &           l           r         per_48m_fck                      fixed-factor-clock              1                   &           l   P        r   P      uart3_fck                        ti,wait-gate-clock              P                               l           r         gpt2_gate_fck                        ti,composite-gate-clock                                            l   Q        r   Q      gpt2_mux_fck                         ti,composite-mux-clock              A              @        l   R        r   R      gpt2_fck                         ti,composite-clock              Q   R      gpt3_gate_fck                        ti,composite-gate-clock                                            l   S        r   S      gpt3_mux_fck                         ti,composite-mux-clock              A                         @        l   T        r   T      gpt3_fck                         ti,composite-clock              S   T      gpt4_gate_fck                        ti,composite-gate-clock                                            l   U        r   U      gpt4_mux_fck                         ti,composite-mux-clock              A                         @        l   V        r   V      gpt4_fck                         ti,composite-clock              U   V      gpt5_gate_fck                        ti,composite-gate-clock                                            l   W        r   W      gpt5_mux_fck                         ti,composite-mux-clock              A                         @        l   X        r   X      gpt5_fck                         ti,composite-clock              W   X      gpt6_gate_fck                        ti,composite-gate-clock                                            l   Y        r   Y      gpt6_mux_fck                         ti,composite-mux-clock              A                         @        l   Z        r   Z      gpt6_fck                         ti,composite-clock              Y   Z      gpt7_gate_fck                        ti,composite-gate-clock                                            l   [        r   [      gpt7_mux_fck                         ti,composite-mux-clock              A                         @        l   \        r   \      gpt7_fck                         ti,composite-clock              [   \      gpt8_gate_fck                        ti,composite-gate-clock                        	                    l   ]        r   ]      gpt8_mux_fck                         ti,composite-mux-clock              A                         @        l   ^        r   ^      gpt8_fck                         ti,composite-clock              ]   ^      gpt9_gate_fck                        ti,composite-gate-clock                        
                    l   _        r   _      gpt9_mux_fck                         ti,composite-mux-clock              A                         @        l   `        r   `      gpt9_fck                         ti,composite-clock              _   `      per_32k_alwon_fck                        fixed-factor-clock              A                   &           l   a        r   a      gpio6_dbck                       ti,gate-clock               a                               l           r         gpio5_dbck                       ti,gate-clock               a                               l           r         gpio4_dbck                       ti,gate-clock               a                               l           r         gpio3_dbck                       ti,gate-clock               a                               l           r         gpio2_dbck                       ti,gate-clock               a                               l           r         wdt3_fck                         ti,wait-gate-clock              a                               l           r         per_l4_ick                       fixed-factor-clock              @                   &           l   b        r   b      gpio6_ick                        ti,omap3-interface-clock                b                              l           r         gpio5_ick                        ti,omap3-interface-clock                b                              l           r         gpio4_ick                        ti,omap3-interface-clock                b                              l           r         gpio3_ick                        ti,omap3-interface-clock                b                              l           r         gpio2_ick                        ti,omap3-interface-clock                b                              l           r         wdt3_ick                         ti,omap3-interface-clock                b                              l           r         uart3_ick                        ti,omap3-interface-clock                b                              l           r         uart4_ick                        ti,omap3-interface-clock                b                              l           r         gpt9_ick                         ti,omap3-interface-clock                b                      
        l           r         gpt8_ick                         ti,omap3-interface-clock                b                      	        l           r         gpt7_ick                         ti,omap3-interface-clock                b                              l           r         gpt6_ick                         ti,omap3-interface-clock                b                              l           r         gpt5_ick                         ti,omap3-interface-clock                b                              l           r         gpt4_ick                         ti,omap3-interface-clock                b                              l           r         gpt3_ick                         ti,omap3-interface-clock                b                              l           r         gpt2_ick                         ti,omap3-interface-clock                b                              l           r         mcbsp2_ick                       ti,omap3-interface-clock                b                               l           r         mcbsp3_ick                       ti,omap3-interface-clock                b                              l           r         mcbsp4_ick                       ti,omap3-interface-clock                b                              l           r         mcbsp2_gate_fck                      ti,composite-gate-clock                                             l           r         mcbsp3_gate_fck                      ti,composite-gate-clock                                            l           r         mcbsp4_gate_fck                      ti,composite-gate-clock                                            l           r         emu_src_mux_ck                       ti,mux-clock                   c   d   e           @        l   f        r   f      emu_src_ck                       ti,clkdm-gate-clock             f        l   g        r   g      pclk_fck                         ti,divider-clock                g                                 @               pclkx2_fck                       ti,divider-clock                g                                 @               atclk_fck                        ti,divider-clock                g                                 @               traceclk_src_fck                         ti,mux-clock                   c   d   e                      @        l   h        r   h      traceclk_fck                         ti,divider-clock                h                                 @               secure_32k_fck                       fixed-clock                    l   i        r   i      gpt12_fck                        fixed-factor-clock              i                   &         wdt1_fck                         fixed-factor-clock              i                   &         security_l4_ick2                         fixed-factor-clock              @                   &           l   j        r   j      aes1_ick                         ti,omap3-interface-clock                j                      
      rng_ick                      ti,omap3-interface-clock                j           
                 sha11_ick                        ti,omap3-interface-clock                j           
                 des1_ick                         ti,omap3-interface-clock                j           
                  cam_mclk                         ti,gate-clock               k                                 a      cam_ick                   !   ti,omap3-no-wait-interface-clock                @                               l           r         csi2_96m_fck                         ti,gate-clock                                              l           r         security_l3_ick                      fixed-factor-clock              ?                   &           l   l        r   l      pka_ick                      ti,omap3-interface-clock                l           
                 icr_ick                      ti,omap3-interface-clock                K           
                 des2_ick                         ti,omap3-interface-clock                K           
                 mspro_ick                        ti,omap3-interface-clock                K           
                 mailboxes_ick                        ti,omap3-interface-clock                K           
                 ssi_l4_ick                       fixed-factor-clock              @                   &           l   s        r   s      sr1_fck                      ti,wait-gate-clock                                           sr2_fck                      ti,wait-gate-clock                                           sr_l4_ick                        fixed-factor-clock              @                   &         dpll2_fck                        ti,divider-clock                '                                  @                 l   m        r   m      dpll2_ck                         ti,omap3-dpll-clock                m               $   @   4                                   l   n        r   n      dpll2_m2_ck                      ti,divider-clock                n                       D                 l   o        r   o      iva2_ck                      ti,wait-gate-clock              o                                 l           r         modem_fck                        ti,omap3-interface-clock                           
                    l           r         sad2d_ick                        ti,omap3-interface-clock                ?           
                   l           r         mad2d_ick                        ti,omap3-interface-clock                ?           
                   l           r         mspro_fck                        ti,wait-gate-clock                         
                  ssi_ssr_gate_fck_3430es2                          ti,composite-no-wait-gate-clock                                     
         l   p        r   p      ssi_ssr_div_fck_3430es2                      ti,composite-divider-clock                                     
@      $                                        l   q        r   q      ssi_ssr_fck_3430es2                      ti,composite-clock              p   q        l   r        r   r      ssi_sst_fck_3430es2                      fixed-factor-clock              r                   &           l           r         hsotgusb_ick_3430es2                      "   ti,omap3-hsotgusb-interface-clock               J           
                   l           r         ssi_ick_3430es2                      ti,omap3-ssi-interface-clock                s           
                    l           r         usim_gate_fck                        ti,composite-gate-clock             F           	                    l   ~        r   ~      sys_d2_ck                        fixed-factor-clock                                 &           l   u        r   u      omap_96m_d2_fck                      fixed-factor-clock              F                   &           l   v        r   v      omap_96m_d4_fck                      fixed-factor-clock              F                   &           l   w        r   w      omap_96m_d8_fck                      fixed-factor-clock              F                   &           l   x        r   x      omap_96m_d10_fck                         fixed-factor-clock              F                   &   
        l   y        r   y      dpll5_m2_d4_ck                       fixed-factor-clock              t                   &           l   z        r   z      dpll5_m2_d8_ck                       fixed-factor-clock              t                   &           l   {        r   {      dpll5_m2_d16_ck                      fixed-factor-clock              t                   &           l   |        r   |      dpll5_m2_d20_ck                      fixed-factor-clock              t                   &           l   }        r   }      usim_mux_fck                         ti,composite-mux-clock        (         u   v   w   x   y   z   {   |   }                      @                 l           r         usim_fck                         ti,composite-clock              ~         usim_ick                         ti,omap3-interface-clock                O                      	        l           r         dpll5_ck                         ti,omap3-dpll-clock                             $  L  4                          l           r         dpll5_m2_ck                      ti,divider-clock                                      P                 l   t        r   t      sgx_gate_fck                         ti,composite-gate-clock             '                               l           r         core_d3_ck                       fixed-factor-clock              '                   &           l           r         core_d4_ck                       fixed-factor-clock              '                   &           l           r         core_d6_ck                       fixed-factor-clock              '                   &           l           r         omap_192m_alwon_fck                      fixed-factor-clock              #                   &           l           r         core_d2_ck                       fixed-factor-clock              '                   &           l           r         sgx_mux_fck                      ti,composite-mux-clock                        +                       @        l           r         sgx_fck                      ti,composite-clock                       sgx_ick                      ti,wait-gate-clock              ?                               l           r         cpefuse_fck                      ti,gate-clock                          
                    l           r         ts_fck                       ti,gate-clock               A           
                   l           r         usbtll_fck                       ti,wait-gate-clock              t           
                   l           r         usbtll_ick                       ti,omap3-interface-clock                K           
                   l           r         mmchs3_ick                       ti,omap3-interface-clock                K           
                   l           r         mmchs3_fck                       ti,wait-gate-clock                         
                    l           r         dss1_alwon_fck_3430es2                       ti,dss-gate-clock                                                a        l           r         dss_ick_3430es2                      ti,omap3-dss-interface-clock                @                               l           r         usbhost_120m_fck                         ti,gate-clock               t                               l           r         usbhost_48m_fck                      ti,dss-gate-clock               1                                l           r         usbhost_ick                      ti,omap3-dss-interface-clock                @                               l           r         uart4_fck                        ti,wait-gate-clock              P                               l           r            clockdomains       core_l3_clkdm            ti,clockdomain                       dpll3_clkdm          ti,clockdomain                    dpll1_clkdm          ti,clockdomain                    per_clkdm            ti,clockdomain        l                                                                                          emu_clkdm            ti,clockdomain              g      dpll4_clkdm          ti,clockdomain                    wkup_clkdm           ti,clockdomain        $                                    dss_clkdm            ti,clockdomain                                core_l4_clkdm            ti,clockdomain                                                                                                                                cam_clkdm            ti,clockdomain                       iva2_clkdm           ti,clockdomain                    dpll2_clkdm          ti,clockdomain              n      d2d_clkdm            ti,clockdomain                          dpll5_clkdm          ti,clockdomain                    sgx_clkdm            ti,clockdomain                    usbhost_clkdm            ti,clockdomain                                counter@48320000             ti,omap-counter32k           H2               counter_32k       interrupt-controller@48200000            ti,omap3-intc                                  H              l           r         dma-controller@48056000       "   ti,omap3630-sdma ti,omap3430-sdma            H`                                                           `        l           r         gpio@48310000            ti,omap3-gpio            H1                          gpio1                                                              l          r        gpio@49050000            ti,omap3-gpio            I                          gpio2                                                     l           r         gpio@49052000            ti,omap3-gpio            I                          gpio3                                                     l           r         gpio@49054000            ti,omap3-gpio            I@                          gpio4                                                     l           r         gpio@49056000            ti,omap3-gpio            I`                !         gpio5                                                   gpio@49058000            ti,omap3-gpio            I                "         gpio6                                                     l           r         serial@4806a000          ti,omap3-uart            H                   H              1      2        tx rx            uart1           l         @default         N         serial@4806c000          ti,omap3-uart            H                  I              3      4        tx rx            uart2           l         @default         N         serial@49020000          ti,omap3-uart            I                   J              5      6        tx rx            uart3           l         @default         N         i2c@48070000             ti,omap3-i2c             H                 8                            tx rx                                      i2c1             '@   twl@48              H                     &            ti,twl4030                                @default         N         audio            ti,twl4030-audio            +      codec           ;            power            ti,twl4030-power             O      rtc          ti,twl4030-rtc                    bci          ti,twl4030-bci              	           _           m 0         y         watchdog             ti,twl4030-wdt        regulator-vaux1          ti,twl4030-vaux1             &%         -      regulator-vaux2          ti,twl4030-vaux2             *         *                 l           r         regulator-vaux3          ti,twl4030-vaux3             &%         &%      regulator-vaux4          ti,twl4030-vaux4             *         0        l           r         regulator-vdd1           ti,twl4030-vdd1          	'                  l           r         regulator-vdac           ti,twl4030-vdac          w@         w@        l           r         regulator-vio            ti,twl4030-vio        regulator-vintana1           ti,twl4030-vintana1       regulator-vintana2           ti,twl4030-vintana2       regulator-vintdig            ti,twl4030-vintdig        regulator-vmmc1          ti,twl4030-vmmc1             :         0        l           r         regulator-vmmc2          ti,twl4030-vmmc2             :         0      regulator-vusb1v5            ti,twl4030-vusb1v5          l           r         regulator-vusb1v8            ti,twl4030-vusb1v8          l           r         regulator-vusb3v1            ti,twl4030-vusb3v1          l           r         regulator-vpll1          ti,twl4030-vpll1          regulator-vpll2          ti,twl4030-vpll2             w@         w@        l           r         regulator-vsim           ti,twl4030-vsim          *         0      gpio             ti,twl4030-gpio                                                 twl4030-usb          ti,twl4030-usb              
                                                                   l           r         pwm          ti,twl4030-pwm                   pwmled           ti,twl4030-pwmled                    pwrbutton            ti,twl4030-pwrbutton                      keypad           ti,twl4030-keypad                                           	  disabled          madc             ti,twl4030-madc                                    i2c@48072000             ti,omap3-i2c             H                 9                            tx rx                                      i2c2                bmp085@77            bosch,bmp085                w         &                        bma180@41            bosch,bma180                A         &                        itg3200@68           invensense,itg3200              h         &                         tca6507@45           ti,tca6507                                        E                       red_aux@0           gta04:red:aux                      green_aux@1         gta04:green:aux                   red_power@3         gta04:red:power                     #default-on        green_power@4           gta04:green:power                     wifi_reset@6                         gpio             hmc5843@1e           honeywell,hmc5883l                    tsc2007@48           ti,tsc2007              H         &                           9                  ?  X      lis302@1d            st,lis331dlh st,lis3lv02d                        &                          O           Z            h         z                                          
           	           2                                    +         :         I         X        g            v                                                          i2c@48060000             ti,omap3-i2c             H                 =                            tx rx                                      i2c3                   mailbox@48094000             ti,omap3-mailbox             mailbox          H	@                                                    dsp                                                 spi@48098000             ti,omap2-mcspi           H	                A                                   mcspi1                   @        #      $      %      &      '      (      )      *         tx0 rx0 tx1 rx1 tx2 rx2 tx3 rx3       spi@4809a000             ti,omap2-mcspi           H	                B                                   mcspi2                            +      ,      -      .        tx0 rx0 tx1 rx1       spi@480b8000             ti,omap2-mcspi           H                [                                   mcspi3                                                      tx0 rx0 tx1 rx1       spi@480ba000             ti,omap2-mcspi           H                0                                   mcspi4                           F      G        tx0 rx0       1w@480b2000          ti,omap3-1w          H                 :         hdq1w           @default         N         mmc@4809c000             ti,omap3-hsmmc           H	                S         mmc1                           =      >        tx rx           "           @default         N           /           ;            E      mmc@480b4000             ti,omap3-hsmmc           H@                V         mmc2                  /      0        tx rx           /           ;            E         V      mmc@480ad000             ti,omap3-hsmmc           H
                ^         mmc3                  M      N        tx rx         	  disabled          mmu@480bd400            i             ti,omap2-iommu           H                         mmu_isp         v           l          r        mmu@5d000000            i             ti,omap2-iommu           ]                           mmu_iva       	  disabled          wdt@48314000             ti,omap3-wdt             H1@          
   wd_timer2         mcbsp@48074000           ti,omap3-mcbsp           H@            mpu                ;   <        common tx rx                        mcbsp1                               tx rx         	  disabled          mcbsp@49022000           ti,omap3-mcbsp           I     I            mpu sidetone                   >   ?           common tx rx sidetone                       mcbsp2 mcbsp2_sidetone                !      "        tx rx           okay            l          r        mcbsp@49024000           ti,omap3-mcbsp           I@    I            mpu sidetone                   Y   Z           common tx rx sidetone                       mcbsp3 mcbsp3_sidetone                              tx rx         	  disabled          mcbsp@49026000           ti,omap3-mcbsp           I`            mpu                6   7        common tx rx                        mcbsp4                              tx rx           okay            l          r        mcbsp@48096000           ti,omap3-mcbsp           H	`            mpu                Q   R        common tx rx                        mcbsp5                              tx rx         	  disabled          sham@480c3000            ti,omap3-sham            sham             H0    d            1              E        rx        smartreflex@480cb000             ti,omap3-smartreflex-core            smartreflex_core             H                      smartreflex@480c9000             ti,omap3-smartreflex-iva             smartreflex_mpu_iva          H                      timer@48318000           ti,omap3430-timer            H1                %         timer1                 timer@49032000           ti,omap3430-timer            I                 &         timer2        timer@49034000           ti,omap3430-timer            I@                '         timer3        timer@49036000           ti,omap3430-timer            I`                (         timer4        timer@49038000           ti,omap3430-timer            I                )         timer5                 timer@4903a000           ti,omap3430-timer            I                *         timer6                 timer@4903c000           ti,omap3430-timer            I                +         timer7                 timer@4903e000           ti,omap3430-timer            I                ,         timer8                          timer@49040000           ti,omap3430-timer            I                 -         timer9                 timer@48086000           ti,omap3430-timer            H`                .         timer10                timer@48088000           ti,omap3430-timer            H                /         timer11                timer@48304000           ti,omap3430-timer            H0@                _         timer12                         usbhstll@48062000            ti,usbhs-tll             H                 N         usb_tll_hs        usbhshost@48064000           ti,usbhs-host            H@             usb_host_hs                                          	  ehci-phy       ohci@48064400            ti,ohci-omap3            HD             &               L      ehci@48064800            ti,ehci-omap             HH             &               M                        gpmc@6e000000            ti,omap3430-gpmc             gpmc             n                                                                                 0         nand@0,0                                           %bch8            5            F            T   ,        f   ,        x              "           ,           (           6           @           R           R           (                    &                               x-loader@0        	  X-Loader                          bootloaders@80000           U-Boot                       bootloaders_env@260000          U-Boot Env            &           kernel@280000           Kernel            (   @        filesystem@680000           File System           h                usb_otg_hs@480ab000          ti,omap3-musb            H
                \   ]        mc dma           usb_otg_hs          8           C           K           T            c                    	  kusb2-phy                       u   2      dss@48050000             ti,omap3-dss             H             okay          	   dss_core                         fck                                            @default         N           {      dispc@48050400           ti,omap3-dispc           H                      
   dss_dispc                        fck       encoder@4804fc00             ti,omap3-dsi             H    H    @H             proto phy pll                     	  disabled          	   dss_dsi1                            fck sys_clk       encoder@48050800             ti,omap3-rfbi            H          	  disabled          	   dss_rfbi                            fck ick       encoder@48050c00             ti,omap3-venc            H            okay          	   dss_venc                            fck tv_dac_clk                port       endpoint                                           l  
        r  
            port       endpoint                                  l          r              ssi-controller@48058000          ti,omap3-ssi             ssi         ok           H    H            sys gdd             G        gdd_mpu                                                r                ssi_ssr_fck ssi_sst_fck ssi_ick    ssi-port@4805a000            ti,omap3-ssi-port            H    H            tx rx            &               C   D      ssi-port@4805b000            ti,omap3-ssi-port            H    H            tx rx            &               E   F         serial@49042000          ti,omap3-uart            I                 P              Q      R        tx rx            uart4           l       regulator-abb-mpu         
   ti,abb-v1           abb_mpu_iva                                   H0r   H0h           base-address int-address                                              		         `  	 s                     O                     7                                              pinmux@480025a0           ti,omap3-padconf pinctrl-single          H %   \                                                                   #          @default         N      pinmux_hsusb2_2_pins          0  X   P      R      T     V     X     Z          l           r         spi_gpio_pinmux          X   8      F      H      D          l          r           isp@480bc000             ti,omap3-isp             H   H                        	%          z             	,                 ports                                         gpio-keys         
   gpio-keys      aux-button          aux         	8           9                  	C         sound            ti,omap-twl4030         	Sgta04           	\        sound_telephony          simple-audio-card           	eGTA04 voice         	|          	          	i2s    simple-audio-card,cpu           	        simple-audio-card,codec         	          l          r           gsm_codec            option,gtm601           	            l          r        spi_lcd       	   spi-gpio                                      @default         N          	                 	                 
                 
                 
      td028ttec1@0             toppoly,td028ttec1                       
'          
9         
B        lcd    port       endpoint                      l           r                  hsusb2_phy           usb-nop-xceiv           
K                 l           r         connector@1          svideo-connector            tv     port       endpoint              	        l          r              opa362        
   ti,opa362           
W            ports                                port@0                  endpoint@0            
        l           r            port@1                 endpoint@0                    l  	        r  	                  	#address-cells #size-cells compatible interrupt-parent model i2c0 i2c1 i2c2 serial0 serial1 serial2 serial3 display0 device_type reg clocks clock-names clock-latency operating-points cpu0-supply interrupts ti,hwmods ranges #interrupt-cells interrupt-controller pinctrl-single,register-width pinctrl-single,function-mask pinctrl-names pinctrl-0 pinctrl-single,pins linux,phandle syscon regulator-name regulator-min-microvolt regulator-max-microvolt #clock-cells ti,bit-shift dmas dma-names clock-frequency ti,max-div ti,index-starts-at-one clock-mult clock-div ti,set-bit-to-disable ti,clock-mult ti,clock-div ti,set-rate-parent ti,index-power-of-two ti,low-power-stop ti,lock ti,low-power-bypass ti,dividers #dma-cells dma-channels dma-requests ti,gpio-always-on gpio-controller #gpio-cells interrupts-extended ti,enable-vibra ti,ramp_delay_value ti,use_poweroff bci3v1-supply ti,bb-uvolt ti,bb-uamp regulator-always-on usb1v5-supply usb1v8-supply usb3v1-supply usb_mode #phy-cells #pwm-cells keypad,num-rows keypad,num-columns status #io-channel-cells label linux,default-trigger gpios ti,x-plate-ohms Vdd-supply Vdd_IO-supply st,click-single-x st,click-single-y st,click-single-z st,click-thresh-x st,click-thresh-y st,click-thresh-z st,click-click-time-limit st,click-latency st,irq1-click st,wakeup-x-lo st,wakeup-x-hi st,wakeup-y-lo st,wakeup-y-hi st,wakeup-z-lo st,wakeup-z-hi st,min-limit-x st,min-limit-y st,min-limit-z st,max-limit-x st,max-limit-y st,max-limit-z #mbox-cells ti,mbox-num-users ti,mbox-num-fifos ti,mbox-tx ti,mbox-rx ti,spi-num-cs ti,dual-volt pbias-supply vmmc-supply bus-width ti,non-removable cap-power-off-card #iommu-cells ti,#tlb-entries reg-names interrupt-names ti,buffer-size ti,timer-alwon ti,timer-dsp ti,timer-pwm ti,timer-secure port2-mode phys gpmc,num-cs gpmc,num-waitpins nand-bus-width ti,nand-ecc-opt gpmc,sync-clk-ps gpmc,cs-on-ns gpmc,cs-rd-off-ns gpmc,cs-wr-off-ns gpmc,adv-on-ns gpmc,adv-rd-off-ns gpmc,adv-wr-off-ns gpmc,we-off-ns gpmc,oe-off-ns gpmc,access-ns gpmc,rd-cycle-ns gpmc,wr-cycle-ns gpmc,wr-access-ns gpmc,wr-data-mux-bus-ns gpmc,device-width multipoint num-eps ram-bits interface-type usb-phy phy-names power vdds_dsi-supply vdda-supply remote-endpoint ti,channels ti,invert-polarity data-lines #address-cell ti,tranxdone-status-mask ti,settling-time ti,clock-cycles ti,abb_info iommus ti,phy-type linux,code gpio-key,wakeup ti,model ti,mcbsp simple-audio-card,name simple-audio-card,bitclock-master simple-audio-card,frame-master simple-audio-card,format sound-dai #sound-dai-cells gpio-sck gpio-miso gpio-mosi cs-gpios num-chipselects spi-max-frequency spi-cpol spi-cpha reset-gpios enable-gpios 